Está en la página 1de 25

REPUBLICA BOLIVARIANA DE VENEZUELA MINISTERIO DEL PODER PODULAR PARA LA EDUCACION SUPERIOR MISION SUCRE ALDEA LOS PIJIGUAOS

INTEGRANTES: Libni Luna Yohan Carias Juan Perez Especialidad: PNF Electricidad Prof.: Elvis Lara Los Pijiguaos, Mayo del 2011.

INTRODUCCION

El siguiente trabajo tiene como finalidad plantear los conceptos y la terminologa necesaria para el anlisis y diseo de los circuitos combinacionales que son aquellos que no tienen en cuenta la variable tiempo, Y que estn formados por combinaciones de puertas lgicas. Tambin analizaremos sumadores, restadores, diseos de circuitos sencillos como

biestables sincrnicos y asincrnicos, los

amplificadores operacionales y los tipos de corriente (AC y DC) con sus respectivos lazos abierto y cerrado entre otros y sus aplicaciones.

CIRCUITOS SUMADORES

Un sumador es un circuito que realiza la suma aritmtica de dos palabras binarias. La suma de nmeros binarios de n bits nos da un nmero binario de n+1 bits. SUMADOR MEDIO Un sumador de dos bits deber tener 2 entradas y tres salidas. A este bit ms significativo en la salida se le conoce como el acarreo. Un dispositivo que realice esta operacin se denomina medio sumador:

Cuya tabla de la verdad es:

Supngase ahora que se desea sumar dos nmeros binarios de cuatro bits A y B, entonces:

SUMADOR COMPLETO Es un circuito que tiene, adems de las entradas correspondientes a los bits que se pretenden sumar, una entrada de acarreo. (Smbolo para la suma de palabras de n bits)

Tabla de funcionamiento para palabras de 1 bit:

Este sumador completo constituye el bloque bsico para sumar palabras de mayor nmero de bits. Smbolo estndar del sumador completo de 4 bits (74283)

APLICACIONES

En electrnica un sumador es un circuito lgico que calcula la operacin suma. En los computadores modernos se encuentra en lo que se denomina Unidad aritmtico lgica (ALU). Generalmente realizan las operaciones aritmticas en cdigo binario decimal o BCD exceso 3, por regla general los sumadores emplean el sistema binario

CIRCUITOS RESTADORES
Se realizan mediante sumadores, ya que la resta de dos nmeros es la suma de uno con el negativo del otro. Este circuito realiza la resta de a [0-3] y b [0-3] en c-1:

Este otro es un sumador/restador de a [0-3] y b [0-3], en c-2. La entrada sl es 0 para obtener a+b y 1 para obtener a-b.

BIESTABLE

Un biestable (flip-flop en ingls), es un multivibrador capaz de permanecer en uno de dos estados posibles durante un tiempo indefinido en ausencia de perturbaciones1 . Esta caracterstica es ampliamente utilizada en electrnica digital para memorizar informacin. El paso de un estado a otro se realiza variando sus entradas. Dependiendo del tipo de dichas entradas los biestables se dividen en:

Asncronos: slo tienen entradas de control. El ms empleado es el biestable RS. Sncronos: adems de las entradas de control posee una entrada de sincronismo o de reloj. Si las entradas de control dependen de la de sincronismo se denominan sncronas y en caso contrario asncronas. Por lo general, las entradas de control asncronas prevalecen sobre las sncronas.

La entrada de sincronismo puede ser activada por nivel (alto o bajo) o por flanco (de subida o de bajada). Dentro de los biestables sncronos activados por nivel estn los tipos RS y D, y dentro de los activos por flancos los tipos JK, T y D. Los biestables se crearon para eliminar las deficiencias de los latches

BIESTABLE RS

Cronograma del biestable RS. Dispositivo de almacenamiento no temporal de 14 estados (alto y bajo), cuyas entradas principales permiten al ser activadas:

R: el borrado (reset en ingls), puesta a 0 nivel bajo de la salida. S: el grabado (set en ingls), puesta a 1 nivel alto de la salida

Si no se activa ninguna de las entradas, el biestable permanece en el estado que posea tras la ltima operacin de borrado o grabado. En ningn caso deberan activarse ambas entradas a la vez, ya que esto provoca que la salida directa (Q) y negada (Q') queden con el mismo valor: abajo, si el flip-flop est construido con puertas NOR, o a alto, si est construido con puertas NAND. El problema de que ambas salidas queden al mismo estado est en que al desactivar ambas entradas no se podr determinar el estado en el que quedara la salida. Por eso, en las tablas de verdad, la activacin de ambas entradas se contempla como caso no deseado (N. D.).

BIESTABLE RS (SET RESET) ASNCRONO


Slo posee las entradas R y S. Se compone internamente de dos puertas lgicas NAND o NOR.

Biestables RS con puertas NOR (a), NAND (c) y sus smbolos normalizados respectivos (b) y (d). Tabla de verdad biestable RS R 0 0 1 1 S 0 1 0 1 Q (NOR) q 1 0 N. D. Q' (NAND) N. D. 0 1 q

N. D.= Estado no deseado q= Estado de memoria

BIESTABLE D (DELAY)

Smbolos normalizados: Biestables D a) activo por nivel alto y b) activo por flanco de bajada. El flip-flop D resulta til cuando se necesita almacenar un nico bit de datos (1 o 0). Si se aade un inversor a un flip-flop S-R obtenemos un flip-flop D bsico. El funcionamiento de un dispositivo activado por el flanco negativo es, por supuesto, idntico, excepto que el disparo tiene lugar en el flanco de bajada del impulso del reloj. Recuerde que Q sigue a D en cada flanco del impulso de reloj. Para ello, el dispositivo de almacenamiento temporal es de dos estados (alto y bajo), cuya salida adquiere el valor de la entrada D cuando se activa la entrada de sincronismo, C. En funcin del modo de activacin de dicha entrada de sincronismo, existen dos tipos:

Activo por nivel (alto o bajo), tambin denominado registro o cerrojo (latch en ingls). Activo por flanco (de subida o de bajada).

La ecuacin caracterstica del biestable D que describe su comportamiento es:

Y su tabla de verdad: D 0 1 Q X X Q siguiente 0 1

X=no importa

Esta bscula puede verse como una primitiva lnea de retardo o una retencin de orden cero (zero order hold en ingls), ya que los datos que se introducen, se obtienen en la salida un ciclo de reloj despus. Esta caracterstica es aprovechada para sintetizar funciones de procesamiento digital de seales (DSP en ingls) mediante la transformada Z.

BIESTABLE T (TOGGLE)

Smbolo normalizado: Biestable T activo por flanco de subida. Dispositivo de almacenamiento temporal de dos estados (alto y bajo). El biestable T cambia de estado ("toggle" en ingls) cada vez que la entrada de sincronismo o de reloj se dispara mientras la entrada T est a nivel alto. Si la entrada T est a nivel bajo, el biestable retiene el nivel previo. Puede obtenerse al unir las entradas de control de un biestable JK, unin que se corresponde a la entrada T. La ecuacin caracterstica del biestable T que describe su comportamiento es:

Y la tabla de verdad: T 0 0 1 1 Q Qsiguiente 0 1 0 1 0 1 1 0

BIESTABLE JK (JACK KILBY)


Es verstil y es uno de los tipos de flip-flop mas usados. Su funcionamiento es idntico al del flip-flop S-R en las condiciones SET, RESET y de permanencia de estado. La diferencia est en que el flip-flop J-K no tiene condiciones no validas como ocurre en el S-R. Este dispositivo de almacenamiento es temporal que se encuentra dos estados (alto y bajo), cuyas entradas principales, J y K, a las que debe el nombre, permiten al ser activadas:

J: El grabado (set en ingls), puesta a 1 nivel alto de la salida. K: El borrado (reset en ingls), puesta a 0 nivel bajo de la salida.

Si no se activa ninguna de las entradas, el biestable permanece en el estado que posea tras la ltima operacin de borrado o grabado. A diferencia del biestable RS, en el caso de activarse ambas entradas a la vez, la salida adquirir el estado contrario al que tena. La ecuacin caracterstica del biestable JK que describe su comportamiento es:

Y su tabla de verdad es: J 0 0 0 1 1 1 0 0 1 0 1 1 K 0 1 X X 0 1 Q Qsiguiente 0 1 0 1 1 0

X=no importa

Una forma ms compacta de la tabla de verdad es (Q representa el estado siguiente de la salida en el prximo flanco de reloj y q el estado actual): J 0 0 1 1 K 0 1 0 1 Q q 0 1

El biestable se denomina as por Jack Kilby, el inventor de los circuitos integrados en 1958, por lo cual se le concedi el Premio Nobel en fsica de 2000.

BIESTABLE JK ACTIVO POR FLANCO

Smbolos normalizados: Biestables JK activo a) por flanco de subida y b) por flanco de bajada Junto con las entradas J y K existe una entrada C de sincronismo o de reloj cuya misin es la de permitir el cambio de estado del biestable cuando se produce un flanco de subida o de bajada, segn sea su

diseo. Su denominacin en ingls es J-K Flip-Flop Edge-Triggered. De acuerdo con la tabla de verdad, cuando las entradas J y K estn a nivel lgico 1, a cada flanco activo en la entrada de reloj, la salida del biestable cambia de estado. A este modo de funcionamiento se le denomina modo de basculacin (toggle en ingls).

BIESTABLE JK MAESTRO-ESCLAVO

Smbolos normalizados: Biestable JK Maestro-Esclavo a) activo por nivel alto y b) activo por nivel bajo Aunque an puede encontrarse en algunos equipos, este tipo de biestable, denominado en ingls J-K Flip-Flop Master-Slave, ha quedado obsoleto ya que ha sido reemplazado por el tipo anterior. Su funcionamiento es similar al JK activo por flanco: en el nivel alto (o bajo) se toman los valores de las entradas J y K y en el flanco de bajada (o de subida) se refleja en la salida. Otra forma de expresar la tabla de verdad del biestable JK es mediante la denominada tabla de excitacin: q 0 0 1 1 Q 0 1 0 1 J 0 1 X X K X X 1 0

Siendo q el estado presente y Q el estado siguiente. La ecuacin caracterstica del flip flop jk es : Q(t+1)=JQ+KQ la cual se obtiene de la tabla caracterstica del flip flop.

APLICACIN
Un biestable puede usarse para almacenar un bit. La informacin contenida en muchos biestables puede representar el estado de un secuenciador, el valor de un contador, un carcter ASCII en la memoria de un ordenador, o cualquier otra clase de informacin. Un uso corriente es el diseo de mquinas de estado finitas electrnicas. Los biestables almacenan el estado previo de la mquina que se usa para calcular el siguiente. El T es til para contar. Una seal repetitiva en la entrada de reloj hace que el biestable cambie de estado por cada transicin alto-bajo si su entrada T est a nivel 1. La salida de un biestable puede conectarse a la entrada de reloj de la siguiente y as sucesivamente. La salida final del conjunto considerado como una cadena de salidas de todos los biestables es el conteo en cdigo binario del nmero de ciclos en la primera entrada de reloj hasta un mximo de 2n-1, donde n es el nmero de biestables usados. Uno de los problemas con esta configuracin de contador (ripple counter en ingls) es que la salida es momentneamente invlida mientras los cambios se propagan por la cadena justo despus de un flanco de reloj. Hay dos soluciones a este problema. La primera es muestrear la salida slo cuando se sabe que esta es vlida. La segunda, ms compleja y ampliamente usada, es utilizar un tipo diferente de contador sncrono, que tiene una lgica ms compleja para asegurar que todas las salidas cambian en el mismo momento predeterminado, aunque el precio a pagar es la reduccin de la frecuencia mxima a la que puede funcionar. Una cadena de biestables T como la descrita anteriormente tambin sirve para la divisin de la frecuencia de entrada entre 2n, donde n es el nmero de biestables entre la entrada y la ltima salida.

AMPLIFICADOR OPERACIONAL
Un amplificador operacional (comnmente abreviado A.O. u op-amp), es un circuito electrnico (normalmente se presenta como circuito integrado) que tiene dos entradas y una salida. La salida es la diferencia de las dos entradas multiplicada por un factor (G) (ganancia): Vout = G(V+ V) Originalmente los A.O. se empleaban para operaciones matemticas (suma, resta, multiplicacin, divisin, integracin, derivacin, etc.) en calculadoras analgicas. De ah su nombre. El A.O. ideal tiene una ganancia infinita, una impedancia de entrada infinita, un ancho de banda tambin infinito, una impedancia de salida nula, un tiempo de respuesta nulo y ningn ruido. Como la impedancia de entrada es infinita tambin se dice que las corrientes de entrada son cero.

NOTACIN
El smbolo de un amplificador es el mostrado en la siguiente figura:

Los terminales son:


V+: entrada no inversora V-: entrada inversora VOUT: salida VS+: alimentacin positiva VS-: alimentacin negativa

Los terminales de alimentacin pueden recibir diferentes nombres, por ejemplos en los A.O. basados en FET VDD y VSS respectivamente. Para los basados en BJT son VCC y VEE.

Normalmente los pines de alimentacin son omitidos en los diagramas elctricos por claridad.

TABLA DE CARACTERSTICAS IDEALES Y REALES


Parme tro Zi Zo Bw Av Ac 0 0 Valor ideal Valor real 1 M 100 1 MHz 100.000

Nota: Los valores reales dependen del modelo, estos valores son genricos y son una referencia. Si van a usarse amplificadores operacionales, es mejor consultar el datasheet o caractersticas del fabricante.

COMPORTAMIENTO EN CORRIENTE CONTINUA (DC)


LAZO ABIERTO Si no existe realimentacin la salida del A. O. ser la resta de sus dos entradas multiplicada por un factor. Este factor suele ser del orden de 100.000 (que se considerar infinito en clculos con el componente ideal). Por lo tanto si la diferencia entre las dos tensiones es de 1V la salida debera ser 100.000V. Debido a la limitacin que supone no poder entregar ms tensin de la que hay en la alimentacin, el A. O. estar saturado si se da este caso. Esto ser aprovechado para su uso en comparadores, como se ver ms adelante. Si la tensin ms alta es la aplicada a la patilla + la salida ser la que corresponde a la alimentacin VS+, mientras que si la tensin ms alta es la del pin - la salida ser la alimentacin VS-. LAZO CERRADO O REALIMENTADO

Se conoce como lazo cerrado a la realimentacin en un circuito. Aqu se supondr realimentacin negativa. Para conocer el funcionamiento de esta configuracin se parte de las tensiones en las dos entradas exactamente iguales, se supone que la tensin en la pata + sube y, por tanto, la tensin en la salida tambin se eleva. Como existe la realimentacin entre la salida y la pata -, la tensin en esta pata tambin se eleva, por tanto la diferencia entre las dos entradas se reduce, disminuyndose tambin la salida. Este proceso pronto se estabiliza, y se tiene que la salida es la necesaria para mantener las dos entradas, idealmente, con el mismo valor. Siempre que hay realimentacin negativa se aplican estas dos aproximaciones para analizar el circuito:

V+ = V- (lo que se conoce como principio del cortocircuito virtual). I+ = I- = 0

Cuando se realimenta negativamente un amplificador operacional, al igual que con cualquier circuito amplificador, se mejoran algunas caractersticas del mismo como una mayor impedancia en la entrada y una menor impedancia en la salida. La mayor impedancia de entrada da lugar a que la corriente de entrada sea muy pequea y se reducen as los efectos de las perturbaciones en la seal de entrada. La menor impedancia de salida permite que el amplificador se comporte como una fuente elctrica de mejores caractersticas. Adems, la seal de salida no depende de las variaciones en la ganancia del amplificador, que suele ser muy variable, sino que depende de la ganancia de la red de realimentacin, que puede ser mucho ms estable con un menor coste. Asimismo, la frecuencia de corte superior es mayor al realimentar, aumentando el ancho de banda. Asimismo, cuando se realiza realimentacin positiva (conectando la salida a la entrada no inversora a travs de un cuadripolo determinado) se buscan efectos muy distintos. El ms aplicado es obtener un oscilador para el generar seales oscilantes.

COMPORTAMIENTO EN CORRIENTE ALTERNA (AC)


En principio la ganancia calculada para continua puede ser aplicada para alterna, pero a partir de ciertas frecuencias aparecen limitaciones. (Ver seccin de limitaciones) Un ejemplo de amplificador operacional es el 741op

ANLISIS
Para analizar un circuito en el que haya A.O. puede usarse cualquier mtodo, pero uno habitual es: 1. Comprobar si tiene realimentacin negativa 2. Si tiene realimentacin negativa se pueden aplicar las reglas del apartado anterior 3. Definir las corrientes en cada una de las ramas del circuito 4. Aplicar el mtodo de los nodos en todos los nodos del circuito excepto en los de salida de los amplificadores (porque en principio no se puede saber la corriente que sale de ellos) 5. Aplicando las reglas del apartado 2 resolver las ecuaciones para despejar la tensin en los nodos donde no se conozca.

CONFIGURACIONES
COMPARADOR

Esta es una aplicacin sin la retroalimentacin. Compara entre las dos entradas y saca una salida en funcin de qu entrada sea mayor. Se puede usar para adaptar niveles lgicos.

SEGUIDOR

Es aquel circuito que proporciona a la salida la misma tensin que a la entrada.

Se usa como un buffer, para eliminar efectos de carga o para adaptar impedancias (conectar un dispositivo con gran impedancia a otro con baja impedancia y viceversa) Como la tensin en las dos patillas de entradas es igual: Vout = Vin Zin =

Presenta la ventaja de que la impedancia de entrada es elevadsima, la de salida prcticamente nula, y puede ser til, por ejemplo, para poder leer la tensin de un sensor con una intensidad muy pequea que no afecte apenas a la medicin. De hecho, es un circuito muy recomendado para realizar medidas de tensin lo ms exactas posibles, pues al medir la tensin del sensor, la corriente pasa tanto por el sensor como por el voltmetro y la tensin a la entrada del voltmetro depender de la relacin entre la resistencia del voltmetro y la resistencia del resto del conjunto formado por sensor, cableado y conexiones. Por ejemplo, si la resistencia interna del voltmetro es Re (entrada del amplificador), la resistencia de la lnea de cableado es Rl y la resistencia interna del sensor es Rg, entonces la relacin entre la tensin medida por el voltmetro (Ve) y la tensin generada por el sensor (Vg) ser la correspondiente a este divisor de tensin:

Por ello, si la resistencia de entrada del amplificador es mucho mayor que la del resto del conjunto, la tensin a la entrada del amplificador ser prcticamente la misma que la generada por el sensor y se podr despreciar la cada de tensin en el sensor y el cableado. Adems, cuanto mayor sea la intensidad que circula por el sensor, mayor ser el calentamiento del sensor y del resto del circuito por efecto Joule, lo cual puede afectar a la relacin entre la tensin generada por el sensor y la magnitud medida. INVERSOR

Se denomina inversor ya que la seal de salida es igual a la seal de entrada (en forma) pero con la fase invertida 180 grados.

El anlisis de este circuito es el siguiente: o V+ = V- = 0


o

Definiendo corrientes: despeja

y de aqu se

Para el resto de circuitos el anlisis es similar. Zin = Rin

Por lo cual podemos controlar la impedancia de entrada mediante la eleccin de Rin. Esta configuracin es una de las ms importantes, porque gracias a esta configuracin, se puede elaborar otras configuraciones, como la configuracin del derivador, integrador, sumador. En sistemas microelectrnicos se puede utilizar como buffer, poniendo 2 en cascada. NO INVERSOR

Como observamos, el voltaje de entrada, ingresa por el pin positivo, pero como conocemos que la ganancia del amplificador operacional es muy grande, el voltaje en el pin positivo es igual al voltaje en el pin negativo, conociendo el voltaje en el pin negativo podemos calcular, la relacin que existe entre el voltaje de salida con el voltaje de entrada haciendo uso de un pequeo divisor de tensin.

Zin = , lo cual nos supone una ventaja frente al amplificador inversor.

SUMADOR INVERSOR

La salida est invertida Para resistencias independientes R1, R2,... Rn


o

La expresin se simplifica bastante si se usan resistencias del mismo valor Impedancias de entrada: Zn = Rn

RESTADOR INVERSOR

Para resistencias independientes R1,R2,R3,R4:


o

Igual que antes esta expresin puede simplificarse con resistencias iguales La impedancia diferencial entre dos entradas es Zin = R1 + R2 Cabe destacar que este tipo de configuracin tiene una resistencia de entrada baja en comparacin con otro tipo de restadores como por ejemplo el amplificador de instrumentacin.

INTEGRADOR IDEAL

Integra e invierte la seal (Vin y Vout son funciones dependientes del tiempo)

o o

Vinicial es la tensin de salida en el origen de tiempos

Nota: El integrador no se usa en la prctica de forma discreta ya que cualquier seal pequea de DC en la entrada puede ser acumulada en el condensador hasta saturarlo por completo; sin mencionar la caracterstica de offset del mismo operacional, que tambin es acumulada. Este circuito se usa de forma combinada en sistemas retroalimentados que son modelos basados en variables de estado (valores que definen el estado actual del sistema) donde el integrador conserva una variable de estado en el voltaje de su condensador. DERIVADOR IDEAL

Deriva e invierte la seal respecto al tiempo

Este circuito tambin se usa como filtro

NOTA: Es un circuito que no se utiliza en la prctica porque no es estable. Esto se debe a que al amplificar ms las seales de alta frecuencia se termina amplificando mucho el ruido.

CONVERSOR DE CORRIENTE A VOLTAJE

El conversor de corriente a voltaje, se conoce tambin como Amplificador de transimpedancia, llegada a este una corriente (Iin), la transforma en un voltaje proporcional a esta, con una impedancia de entrada muy baja, ya que est diseado para trabajar con una fuente de corriente. Con el resistor R como factor de proporcionalidad, la relacin resultante entre la corriente de entrada y el voltaje de salida es:

FUNCIN EXPONENCIAL Y LOGARTMICA El logaritmo y su funcin inversa, la funcin exponencial, son ejemplos tambin de configuraciones no lineales, las cuales aprovechan el funcionamiento exponencial del diodo, logrando una seal de salida proporcional al logaritmo o a la funcin exponencial a la seal de entrada.

La seal de entrada, desarrollar una corriente proporcional al logaritmo de su valor en el diodo en aproximacin. Ello, en conjunto con la resistencia de salida R, la dependencia de la tensin de salida (Vout) como producto de la tensin de entrada (Vin) es:

Los factores n y m, son factores de correccin, que se determinan por la temperatura y de los parmetros de la ecuacin del diodo. Para lograr la potenciacin, simplemente se necesita cambiar la posicin del diodo y de la resistencia, para dar lugar a una nueva ecuacin,esta ecuacin tambin acompaada por los factores de correccin n y m, muestra la siguiente dependencia de la tensin de salida con relacin a la de entrada:

En la prctica, la realizacin de estas funciones en un circuito son ms complicadas de construir, y en vez de usarse un diodo se usan transistores bipolares, para minimizar cualquier efecto no deseado, como es, sobre todo, la temperatura donde se trabaja. No obstante queda claro que el principio de funcionamiento de la configuracin queda inalterado. En la realizacin de estos circuitos tambin podran hacerse conexiones mltiples, por ejemplo, en el amplificador antilogartmico las multiplicaciones son adiciones, mientras que en el logartmico, las adiciones son multiplicaciones. A partir de ello, por ejemplo, se podran realizar la combinacin de dos amplificadores logartmicos, seguidos de un sumador, y a la salida, un antilogartmico, con lo cual se habra logrado un multiplicador analgico, en el cual la salida es el producto de las dos tensiones de entrada.

APLICACIONES

Calculadoras analgicas Filtros Preamplificadores y buffers de audio y video Reguladores Conversores Evitar el efecto de carga Adaptadores de niveles (por ejemplo CMOS y TTL)

CONCLUSIONES

Los circuitos combinacionales son aquellos en los que las salidas dependen Exclusivamente de las entradas, luego para una misma entrada siempre se tiene la misma salida.

Un sumador es un circuito que realiza la suma aritmtica de dos palabras binarias. En electrnica un sumador es un circuito lgico que calcula la operacin suma. En los computadores modernos se encuentra en lo que se denomina Unidad aritmtico lgica.

Un biestable puede usarse para almacenar un bit. La informacin contenida en muchos biestables puede representar el estado de un secuenciador, el valor de un contador, entre otras.

El conversor de corriente a voltaje, se conoce tambin como Amplificador de transimpedancia, llegada a este una corriente (Iin), la transforma en un voltaje proporcional a esta, con una impedancia de entrada muy baja, ya que est diseado para trabajar con una fuente de corriente.

Un amplificador operacional es un circuito electrnico (normalmente se presenta como circuito integrado) que tiene dos entradas y una salida. La salida es la diferencia de las dos entradas multiplicada por un factor (G) (ganancia).

El biestable T cambia de estado cada vez que la entrada de sincronismo o de reloj se dispara mientras la entrada T est a nivel alto.

El flip-flop D resulta til cuando se necesita almacenar un nico bit de datos (1 o 0). Si se aade un inversor a un flip-flop S-R obtenemos un flip-flop D bsico.

También podría gustarte