Está en la página 1de 2

Laboratorio de Sistemas Electrónicos Interdisciplinaria

Dr. Ing. Pablo Fredes Donoso.

Tarea Nº 1
Sistemas Digitales en base a Puertas Lógicas

Consideraciones:
La tarea equivale al 20 % de la Nota de la PEP 1.
Puede trabajar en grupos de 2 o 3 integrantes, según indique el profesor.
Fecha de Entrega: Lunes 22 de mayo del 2023
Formato entrega: Exponer uno de los 4 circuitos solicitados, y explicar cada componente y
su función.Debe realizar los 4 circuitos ya que se le pedirá al azar uno de ellos

1.- Realizar compuertas lógicas en base a transistor BC337: utilizando tinkercad, adjuntar
justificación de elección de componentes.

Circuito 1: Puerta AND

Fig. 1 , Diagrama puerta AND

Circuito 2: Puerta OR

Fig. 2 , Diagrama puerta OR

UNIVERSIDAD DE SANTIAGO DE CHILE / FACULTAD DE INGENIERÍA / DEPARTAMENTO DE INGENIERÍA MECÁNICA /


LABORATORIO DE SISTEMAS ELECTRÓNICOS INTERDISCIPLINARIA / 1ER SEMESTRE 2023.
Laboratorio de Sistemas Electrónicos Interdisciplinaria
Dr. Ing. Pablo Fredes Donoso.

2.- Utilización de puertas lógicas con circuitos integrados:

Circuito 3: Usar circuito integrado para hacer un semi sumador (en base a puertas
AND(74HC08), XOR(74HC86)), utilizar método karnaugh.

Tabla de verdad semi sumador :

Circuito 4: Crear compuerta AND y XOR en base a integrado 74HC00 de sólo puertas
NAND, utilizar cualquier método visto en clases (1ra , 2da forma canónica,
karnaugh).

Tabla de verdad AND :

Tabla de verdad XOR :

UNIVERSIDAD DE SANTIAGO DE CHILE / FACULTAD DE INGENIERÍA / DEPARTAMENTO DE INGENIERÍA MECÁNICA /


LABORATORIO DE SISTEMAS ELECTRÓNICOS INTERDISCIPLINARIA / 1ER SEMESTRE 2023.

También podría gustarte