Está en la página 1de 1

PIC16F87XA

2.2.2.2 OPTION_REG: Registrador. Nota: Para lograr una asignación de escalador


El registro OPTION_REG es un registro legible y grabable, previo 1:1 para el registro TMR0, asigne el
que contiene varios bits de control para configurar el escalador previo a el temporizador de vigilancia.
preescalador TMR0/postescalador WDT (registro único
asignable conocido también como preescalador), la
interrupción INT externa, TMR0 y las pull-ups débiles en
PORTB.
REGISTRO 2-2: OPTION_REG REGISTER (DIRECCIÓN 81h, 181h)

Bit 7 RBPU: PORTB Pull-up Enable bit


1 = Las pull-ups PORTB están deshabilitadas
0 = Las pull-ups PORTB están habilitadas por valores de bloqueo de
puerto individuales

Bit 6 INTEDG: Bit de selección de borde de interrupción


1 = Interrupción en el borde ascendente del pin RB0/INT
0 = Interrupción en el borde descendente del pin RB0/INT

Bit 5 T0CS: Bit de selección de origen de reloj TMR0


1 = Transición en el pin RA4/T0CKI
0 = Reloj del ciclo de instrucciones interno (CLKO)

Bit 4 T0SE: Bit de selección de borde de origen TMR0


1 = Incremento en la transición de alta a baja en el pin RA4/T0CKI
0 = Incremento en la transición de baja a alta en el pin RA4/T0CKI

Bit 3 PSA: Bit de asignación de preescalador


1 = El preescalador está asignado al WDT
0 = El preescalador está asignado al módulo Timer0

Bit 2-0 PS2:PS0: Seleccionador de Bits de Rango Preesclador


Valor de Bits Velocidad de TMR0 Velocidad de WDT

Leyenda:
R = bit legible W = Bit escribible U = bit no implementado, leído como '0'
- n = Valor en POR '1' = El bit está establecido '0' = El bit está borrado x = El bit es desconocido
Nota:
Cuando se utiliza la programación ICSP de bajo voltaje (LVP) y las pull-ups en PORTB están habilitados, el bit 3 en el registro TRISB debe estar borrado
para deshabilitar la ventana emergente en RB3 y garantizar el correcto funcionamiento del dispositivo.

También podría gustarte