Está en la página 1de 3

Materia

Profesor:

Alumna:

1.1.1 ARQUITECTURA DE CMPUTO CLSICAS.


El trmino Arquitectura Harvard originalmente se refera a las arquitecturas de computadoras que utilizaban dispositivos de almacenamiento fsicamente separados para las instrucciones y para los datos. Todas las computadoras constan principalmente de dos partes, la CPU que procesa los datos, y la memoria que guarda los datos. La arquitectura Eckert-Mauchly, incorrectamente denominada de Von Neumann, se refiere a las arquitecturas de computadoras que utilizan el mismo dispositivo de almacenamiento tanto para las instrucciones como para los datos (a diferencia de la arquitectura Harvard).

1.1.2

ARQUITECTURAS DE CMPUTO SEGMENTADAS.

Un pipeline processor est compuesto por una lista de segmentos lineales y secuenciales en donde cada segmento lleva a cabo una tarea o un grupo de tareas computacionales. El computador realiza operaciones con los datos que tiene almacenados en memoria. Las arquitecturas y los conjuntos de instrucciones se pueden clasificar considerando los siguientes aspectos: Almacenamiento de operandos en la CPU: donde se ubican los operandos aparte de la memoria. Nmero de operandos explcitos por instruccin: cuantos operandos se expresan en forma explicita en una instruccin tpica. La arquitectura paralela o de lneas paralelas (pipe-line), es una tcnica en la que se descomponen un proceso secuencial en suboperaciones, y cada subproceso se ejecuta en un segmento dedicado especial que opera en forma concurrente con los otros segmentos. Una lnea puede considerarse como un conjunto de segmentos de procesamiento por el que fluye informacin binaria. El resultado obtenido del clculo en cada segmento se transfiere al siguiente segmento en la lnea. El nombre "lnea" implica un flujo reinformacin similar a una lnea de ensamblado industrial. La simultaneidad de los clculos es posible al asociar un registro con cada segmento en la lnea. El registro contiene los datos y el circuito combinatorio ejecuta la sub operacin en el segmento particular. La salida del circuito combinacional es un segmento dado se aplica al registro de entrada del siguiente segmento. La arquitectura pipe-line se aplica en dos lugares de la maquina, en la CPU y en la ALU.

1.1.3

ARQUITECTURAS DE COMPUTO DE MULTIPROCESAMIENTO

Esta arquitectura tambin llamada UMA (Uniform Memory Access), se caracteriza por que tiene dos o mas procesadores que comparte el trabajo de realizar los procesos que se le mande. Todos tiene la posibilidad de entrar. UMA (Uniform Memory Access): el tiempo de acceso a la memoria es independiente del procesador, o dicho de otra manera, todos los procesadores tardan el mismo tiempo de acceso a la memoria. Suelen utilizarse en sistemas SMP, donde se utiliza una memoria compartida (Shared Memory) para todos los procesadores. NUMA (NonUniform Memory Access). Utilizados en sistemas multiprocesador, donde el tiempo de acceso a memoria depende de la posicin relativa al procesador. Un ejemplo son los sistemas ccNUMA, donde cada procesador tiene una memoria reducida muy rpida y una memoria global compartida ms lenta. Por otro lado, si estos sistemas paralelos utilizan memoria distribuida (Distributed Memory) pueden verse como un cluster de procesadores (MPP). La principal desventaja de la arquitectura UMA respecto a la NUMA, es que cuando el nmero de procesadores aumenta por encima de un umbral no escala de forma adecuada. Alguna de estas arquitecturas han sido desarrolladas dentro de un chip con procesadores empotrados y memoria compartida, sin embargo, en este artculo se har un anlisis de la implementacin, de las arquitecturas NUMA con un modelo de memoria distribuido, los llamados sistemas Massive Parallel Processing (MPP).

También podría gustarte