Está en la página 1de 23

Memristor

El memristor (una contracción de las palabras


"memoria" y "resistor") fue un término acuñado en
1971 por el ingeniero eléctrico Leon Chua como el
Memristor
componente eléctrico pasivo de dos terminales no
lineal faltante, ya que relaciona la vinculación de la
carga eléctrica con un flujo magnético. 1 ​ La
operación de los dispositivos RRAM (también
llamados ReRAM) fue recientemente conectada con
el concepto de memristor. 2 ​ De acuerdo con
características relaciones matemáticas,
hipotéticamente el memristor podría operar de la
siguiente manera: la resistencia eléctrica del
memristor no es constante sino que depende de la
historia de la corriente que ha fluido previamente a
través del dispositivo; es decir, su resistencia actual
depende de la cantidad de carga eléctrica que ha

fluido, y en qué dirección, a través de él en el


pasado. El dispositivo recuerda su historia, la
llamada propiedad de no-volatilidad. 3 ​ Cuando el
suministro de energía eléctrica es desconectado, el
memristor recuerda su resistencia más reciente, hasta
que vuelva a ser encendido. 4 5​ ​

Leon Chua ha argumentado recientemente que la


definición podría ser generalizada para cubrir todas
las formas de dispositivos de memoria de dos
terminales, tanto volátiles como no volátiles, basados
en los efectos de resistencia conmutativa (resistencia
variable). 3 ​ Algunas pruebas experimentales
parecen contradecir esta afirmación, ya que el efecto Representación de un circuito con 17 memristores.
no-pasivo de una nanobatería es observable en la Tipo Pasivo
memoria de la resistencia conmutativa. 6 ​ Chua Principio de Memristancia
también argumentó que el memristor es el elemento funcionamiento
conocido más antiguo de los circuitos, con sus
Invención Leon Ong Chua
efectos precediendo al resistor, capacitor y al
(1971)
inductor. 7 ​
Primera producción HP Labs (2008)
En 2008, un equipo de HP Labs afirmó haber Símbolo electrónico
encontrado el memristor faltante de Chua, basado en
el análisis de una capa fina de dióxido de titanio; 8 ​
el resultado de los laboratorios fue publicado en la
revista Nature. 4 ​ El memristor se encuentra
actualmente en desarrollo por varios equipos, Terminales Entrada y salida
incluyendo Hewlett-Packard, SK Hynix y HRL
Laboratories.
Estos dispositivos fueron destinados a aplicaciones en memorias nanoelectrónicas, lógica computacional y
para arquitecturas computacionales neuromórficas/neuromemristivas. 9 ​ En octubre de 2011, el equipo
anunció que la disponibilidad comercial de la tecnología memristiva estaría al cabo de 18 meses, como un
reemplazo a las tarjetas Flash, SSD, DRAM y SRAM. 10 ​ Más recientemente, se anunció que su
disponibilidad comercial para una nueva memoria estaría estimada para el 2018. 11 ​En marzo del 2012, un
equipo de investigadores de HRL Laboratories y de la Universidad de Míchigan anunció el primer arreglo
de memristores funcional en un chip CMOS. 12 ​

Índice
Antecedentes
Definición y crítica del memristor
Pruebas experimentales en memristores
Teoría
Operación como un interruptor
Sistema memristivo
Histéresis pellizcada
Sistemas memristivos extendidos
Implementaciones
Memristor de dióxido de titanio
Memristor polimérico
Memristor en capas
Memristor ferroeléctrico
Sistemas memristivos giratorios
Memristor espintrónico
Memristancia en de efecto túnel de unión magnética
Mecanismo extrínseco
Mecanismo intrínseco
Sistemas memristivos giratorios
Aplicaciones
Memcapacitores y meminductores
Memfractancia y memfractor, segundo y tercer orden del memristor, memcapacitor y
meminductor
Cronología
1808
1960
1968
1971
1976
2008
2009
2010
2011
2012
2013
2014
2015
Referencias
Otras lecturas
Enlaces externos

Antecedentes
En 1971, Chua extrapoló una simetría conceptual entre el resistor
no-lineal (voltaje contra corriente), capacitor no-lineal (voltaje
contra carga eléctrica), y el inductor no-lineal (flujo magnético
contra corriente). Después infirió la posibilidad de un memristor
como otro elemento no-lineal fundamental conectando el flujo
magnético con la carga eléctrica. En contraste con un resistor lineal
(o no-lineal), el memristor tiene una relación dinámica entre la
corriente y el voltaje incluyendo una memoria del mismo voltaje y
corriente que tuvo en el pasado. Otros científicos han propuesto
resistores de memoria dinámica, tal como el memistor de Bernard
Widrow, pero Chua intentó introducir la generalidad matemática.

La resistencia del memristor depende de la integral de entrada Simetrías conceptuales de


aplicada a sus terminales (en lugar del valor instantáneo de la resistencia, capacitancia,
inductancia y memristancia.
entrada, como en un varistor). 4 ​ Dado que el elemento "recuerda"
la cantidad de corriente que ha pasado a través de él la última vez,
fue etiquetado por Chua con el nombre de "memristor". Otra forma
de describir al memristor, es como cualquier elemento pasivo de un circuito que posee dos terminales que
mantiene una relación funcional entre la integral de la corriente en relación al tiempo (llamada carga) y de la
integral del voltaje en relación al tiempo (a menudo llamado flujo, por su relación con el flujo magnético).
La pendiente de esta función se llama memristancia M y es similar a la resistencia variable.

La definición del memristor está basada únicamente en las variables fundamentales de circuitos de corriente
y tensión (voltaje) y sus integrales con respecto al tiempo, justo como el resistor, el capacitor y el inductor.
Sin embargo, a diferencia de estos tres elementos, en que se permite una invariante lineal del tiempo o
sistema teórico LTI, los memristores de interés tienen una función dinámica con la memoria, y se pueden
describir como una función de la carga neta. No hay tal cosa como un memristor estándar. En lugar de ello,
cada dispositivo implementa una función en particular, en donde la integral del voltaje determina la integral
de la corriente y viceversa. Un memristor lineal invariante en el tiempo, con un valor constante de M, es
simplemente un resistor convencional. 1 ​ Dispositivos manufacturados nunca son puramente memristores
(memristor ideal), pero también exhiben algo de capacitancia y resistencia.

Definición y crítica del memristor


De acuerdo con la definición original en 1971, el memristor fue el cuarto elemento fundamental de los
circuitos, formando una relación no-lineal entre la carga eléctrica y el flujo magnético. En 2011 Chua abogó
por una definición más amplia que incluyera a todos los dispositivos de memoria de dos terminales no-
volátiles basados en la conmutación de la resistencia. 3 ​Williams argumentó que la MRAM, la memoria de
cambio de fase y la RRAM eran tecnologías memristivas. 13 ​Algunos investigadores argumentaron que las
estructuras biológicas como la sangre 14 ​ y la piel 15 ​ se ajustaban a la definición. Otros argumentaron que
el dispositivo de memoria en desarrollo por los HP Labs y otras formas de RRAM no eran memristores,
sino más bien parte de una clase más amplia de sistemas de resistencia variable 16 ​ y que una definición
más amplia de memristor es una apropiación científica injustificable que favoreció las patente del memristor
de los HP Labs. 17 ​

En 2011, Meuffels y Schroeder señalaron que uno de los papeles de los primeros memristores incluían una
suposición errónea con respecto a la conducción de iones. 18 ​ En 2012, Meuffels y Soni discutieron
algunas cuestiones fundamentales en la realización de los memristores. 19 ​ Indicaron insuficiencias en el
modelado electroquímico presentado en artículo de Nature"The missing memristor found" 4 ​ ("Es
encontrado el memristor perdido") debido a que el impacto de los efectos de la polarización de
concentración en el comportamiento de las estructuras del óxido de titanio bajo estrés de un voltaje o una
corriente no se tomó en consideración. Ésta crítica fue mencionada por Valov et al 6 ​en 2013.

Además, Meuffels y Soni 19 ​ señalaron que las ecuaciones de estado dinámico creadas para un memristor
que controlado únicamente por corriente con la llamada propiedad de no-volatilidad 3 ​ viola el principio de
Landauer de la cantidad mínima de energía requerida para cambiar estados de "información" en un sistema:
Con el fin de exponer la propiedad de no-volatilidad se requiere "que el memristor interno o los estados de
información sean separados uno del otro por las barreras de energía libre de Gibbs". 19 ​ Siempre hay un
límite inferior de energía necesaria para cambiar un valor de bit en un dispositivo binario. 20 ​ Esta crítica
fue adoptada por Di Ventra y Pershin 21 ​en 2013. El concepto de un memristor controlado exclusivamente
por corriente no proporciona un mecanismo físico que permita dicho sistema del memristor para hacer
frente a las inevitables fluctuaciones térmicas. 19 ​Tal sistema puede cambiar erráticamente su estado bajo la
sola influencia de ruido en la corriente. 22 ​ Memristores cuyos estados de resistencia (memoria) dependen
solamente de la historia de corriente o voltaje, serían capaces de proteger sus estados de memoria contra el
inevitable ruido de Johnson-Nyquist, y permanentemente sufrir de pérdida de información, llamada
"catástrofe estocástica". 21 ​ Tales memristores previstos no pueden existir en dispositivos de estado sólido
en la realidad física.

Otros investigadores observaron que los modelos del memristor basados en la hipótesis de la derivada
iónica lineal no tienen en cuenta la asimetría entre el tiempo establecido (de alta a baja la variación de la
resistencia) y el restablecimiento del tiempo (variación de resistencia de alta a baja) y no proporcionan
valores de movilidad iónica coherentes con los datos experimentales. Se han propuesto modelos de esta
derivada para compensar su deficiencia. 23 ​

Un artículo del 2014 de investigadores de ReRAM (RRAM) concluyó que las ecuaciones del modelo
inicial del memristor de Strukov (HP) no reflejan la física del dispositivo actual, mientras que los modelos
posteriores (basados en la física) como los modelos de ECM de Menzel (coautor del artículo dicho) o el de
Pickett poseen previsibilidad adecuada, pero son computacionalmente prohibidos. A partir del 2014, la
búsqueda continua por un modelo que pueda equilibrar éstas cuestiones; el artículo identifica los modelos
de Chang y de Yakopcic como promesas potenciales. 24 ​

Martin Reynold, un analista de ingeniería eléctrica, con el equipo de investigación de Gartner, comentó que
mientras HP estaba haciendo descuidado en llamar a su dispositivo un memristor, los críticos estaban siendo
pedantes al decir que no era un memristor. 25 ​

Pruebas experimentales en memristores


Chua sugirió pruebas experimentales para determinar si un dispositivo podría ser categorizado como un
memristor: 26 ​
La curva de Lissajous en el plano de voltaje-corriente es un ciclo de histéresis pellizcado
cuando se maneja por cualquier voltaje o corriente periódico bipolar sin tomar en cuenta las
condiciones iniciales.

El área de cada lóbulo del ciclo de histéresis pellizcado se encoge cuando la frecuencia de
la señal forzada aumenta.

Cuando la frecuencia tiende a infinito, el ciclo de histéresis se degenera hasta ser una línea
recta a través del origen, cuya pendiente depende de la amplitud y de la forma de la señal
forzada.

De acuerdo con Chua, 27 28 ​ ​ Todas las memorias de resistencia conmutativas incluyendo ReRAM,
MRAM, y memorias de cambio de fase reúnen estos criterios y son memristores. Sin embargo, la falta de
datos para la curva de Lissajous sobre un rango de condiciones iniciales o sobre un rango de frecuencias,
complica las evaluaciones de esta afirmación.

La evidencia experimental demuestra que la memoria de resistencia de óxido-reducción (ReRAM) incluye


un efecto de nanobatería contrario al modelo del memristor de Chua. Esto indica que la teoría del memristor
necesita ampliarse o corregirse para permitir el modelado de una ReRAM precisa. 6 ​

Teoría
El memristor fue definido originalmente en términos de la relación funcional no-lineal entre el flujo
magnético Φm(t) y la cantidad de carga eléctrica que había fluido, q(t): 1 ​

El "flujo magnético", Φ m, se generaliza a partir de la característica del circuito de un inductor. No


representa un campo magnético en este caso; su significado físico se discute a continuación. El símbolo Φ
29 ​
m puede ser considerado como la integral del voltaje con respecto al tiempo.

En la relación entre Φ m y q (carga eléctrica), la derivada de una con respecto a otra depende del valor de
uno o del otro, por lo que cada memristor se caracteriza por su función de memristancia que describe la tasa
dependiente de cambio del flujo con respecto a la carga.

Sustituyendo el flujo por la integral del voltaje con respecto al tiempo, y la carga como la integral de la
corriente, la forma más conveniente es:

Para relacionar al memristor con un resistor, capacitor e inductor, es de ayuda el aislar el término M(q), que
caracteriza al dispositivo, y escribirlo como una ecuación diferencial.
Dispositivo Propiedad característica (unidades) Ecuación diferencial
Resistor (R) Resistencia (V por A, u ohm, Ω) R = dV / dI
Capacitor (C) Capacitancia (C por V, o farad) C = dq / dV

Inductor (L) Inductancia (Wb por A, o henry) L = dΦm / dI

Memristor (M) Memristancia (Wb por C, u ohm) M = dΦm / dq

La tabla anterior cubre todas las proporciones significativas de los diferenciales de I, Q, Φm, y V. Ningún
dispositivo puede relacionar dI con dq, o dΦ m con dV, debido a que I es la derivada de Q y Φ m es la
integral de V.

Con esto, se puede inferir que la memristancia es una resistencia dependiente de la carga. Si M(q(t)) es una
constante, entonces obtenemos la Ley de Ohm R(t) = V(t)/ I(t). Si M(q(t)) es no trivial, la ecuación no es
equivalente debido que q(t) y M (q(t)) pueden variar con el tiempo. Resolviendo para el voltaje como una
función del tiempo obtenemos:

Esta ecuación revela que la memristancia define una relación linear entre la corriente y el voltaje, siempre y
cuando M no varíe con respecto a la carga. La corriente diferente de cero implica que la carga varía con el
tiempo. En corriente alterna, se puede observar la existencia de la dependencia lineal en el funcionamiento
del circuito mediante la inducción de un voltaje medible sin el movimiento de la carga neta, siempre y
cuando el cambio máximo de q no ocasione un cambio significativo en M.

Además, el memristor es estático si no hay corriente que se le pueda aplicar. Si I (t) = 0, encontramos que V
(t) = 0 y M(t) se convierte en constante. Esta es la esencia del efecto de una memoria.

La característica del consumo de energía hace alusión a la de una resistencia, I2R.

Mientras que M(q(t)) varíe un poco, como en corriente alterna, el memristor aparecerá como una resistencia
constante. Si M(q(t)) aumenta rápidamente, el consumo de corriente y potencia se detendrá dramáticamente.

M(q) está restringida físicamente a ser positiva para todos los valores de q (asumiendo que el dispositivo es
pasivo y no se convierte en un superconductor en algún valor de q). Un valor negativo significaría que
suministraría energía constantemente cuando opere con corriente alterna.

En 2008, investigadores de HP Labs introdujeron un modelo para una función de memristancia basado en
láminas delgadas de dióxido de titanio. 4 ​Para RON menor a ROFF, la función de la memristancia es:

donde ROFF representa el estado de alta resistencia, RON representa el estado de baja resistencia, μv
representa la movilidad del dopaje en la lámina delgada, y D representa el grosor de la lámina. El grupo del
laboratorio señaló que “funciones de ventana” eran necesarias para compensar las diferencias entre las
medias experimentales con las de su modelo del memristor debido a la incertidumbre no lineal de iones y
efectos del límite.
Operación como un interruptor

Para algunos memristores, la corriente y voltaje aplicados sobre el provoca un cambio sustancial en la
resistencia. Tales dispositivos pueden ser categorizados como interruptores, esto investigando el tiempo y la
energía que deben gastarse para lograr un valor esperado de resistencia. Esto supone que el voltaje aplicado
permanece constante. Resolviendo para la disipación de energía durante un solo evento de cambio
(conmutación) revela que para cambiar a un memristor de Ron a Roff en el tiempo Ton hasta Toff, la carga
debe cambiar por ΔQ = Qon−Qoff.

Sustituyendo V=I(q)M(q), y luego dq/V = ∆Q/V por constante V, resulta en la expresión final. Esta
característica de potencia difiere fundamentalmente de la de un transistor, que está basado en un capacitor.
A diferencia del transistor, el estado final del memristor en términos de carga, no depende de la polarización
del voltaje.

El tipo de memristor descrito por Williams deja de ser ideal después de la conmutación en su rango de
valores resistivos, creando histéresis, llamado también en inglés como "hard-switching regime". 4 ​Otro tipo
de interruptor tendría una M(q) cíclica, de manera que cada conmutación (apagado/encendido) del evento
bajo una tendencia constante. Tal dispositivo actuaría como un memristor en todas las condiciones, pero
sería menos práctico.

Sistema memristivo

El memristor fue generalizado a sistemas memristivos por Chua en 1976. 26 ​ Mientras que un memristor
posee un estado matemáticamente escalar, un sistema tiene un estado vectorial. El número de variables de
estado es independiente del número de terminales.

Chua aplica este modelo a los fenómenos observados empíricamente, incluyendo el modelo de Hodgkin–
Huxley del axón y un termistor a una temperatura ambiente constante. También describió los sistemas
memristivos en términos de almacenamiento de energía y de características eléctricas de fácil observación.
Estas características podrían coincidir con la RRAM, relacionando la teoría con áreas activas de
investigación.

En un concepto más general de un sistema de n-ésimo orden memristivo, las ecuaciones que lo definen son:

Donde u(t) es una señal de entrada, y(t) es una señal de salida, el vector x representa un conjunto de n
variables de estado que describe el dispositivo, y g y f son funciones continuas. Para un sistema memristivo
controlado por corriente, la señal u(t) representa a la señal de corriente i(t) y la señal y(t) representa a la
señal de voltaje v(t). Para un sistema memristivo controlado por voltaje, la señal u(t) representa la señal de
voltaje v(t) y la señal y(t) representa la señal de corriente i(t).

El memristor puro es un caso particular de estas ecuaciones, es decir, cuando x depende solamente de la
carga (x=q) y puesto que la carga está relacionada con la derivada de la corriente a través del tiempo
dq/dt=i(t). Así, para memristores puros (es decir, ta tasa de cambio de estado) debe ser igual o proporcional
a la corriente i(t) .
Histéresis pellizcada

Una de las propiedades resultantes de los memristores y de sistemas


memristivos es la existencia del efecto de histéresis pellizcada.30 ​
Para un sistema memristivo controlado por corriente, la entrada u(t)
es la corriente i(t), la salida y(t) es el voltaje v(t), y la pendiente de la
curva representa la resistencia eléctrica. El cambio de la pendiente
de las curvas de histéresis demuestra que existe conmutación entre
diferentes estados resistivos, que es un fenómeno central para las
RRAM y otras formas de memoria resistiva de dos terminales. A Ejemplo de una curva de histéresis
altas frecuencias, la teoría memristiva predice que el efecto de la pellizcada, voltaje contra corriente.
histéresis pellizcada se degenerará, resultando en una línea recta
representativa de un resistor lineal. Se ha demostrado que algunos
tipos de curvaturas de tipo histéresis pellizcadas que no se cruzan (denotadas de tipo II) no pueden ser
descritas por memristores. 31 ​

Sistemas memristivos extendidos

Algunos investigadores han planteado la cuestión de la legitimidad científica de los modelos del memristor
de HP en la explicación que le dan al comportamiento de la RRAM. 16 17 ​ ​ Han sugerido modelos
6
memristivos extendidos para remediar las deficiencias que percibieron. ​

Un ejemplo 32 ​ intenta extender el marco de sistemas memristivos incluyendo sistemas dinámicos que
incorporan derivadas de alto orden de la señal de entrada u(t) como una expansión de la serie:

Donde m es un entero positivo, u(t) es una señal de entrada, y(t) es una señal de salida, el vector x
representa un conjunto de n variables de estado que describen al dispositivo, y las funciones g y f son
funciones continuas. Esta ecuación produce las mismas curvas de histéresis que cruzan en el origen como
sistemas memristivos, pero con una respuesta de frecuencia diferente a la predicción realizada de los
sistemas memristivos.

Otro ejemplo sugiere incluir un valor de desplazamiento "a" para hacer más notorio el efecto observado en
una nanobatería, el cual viola el efecto de la histéresis que cruza el origen. 6 ​

Implementaciones

Memristor de dióxido de titanio

El interés en el memristor revivió cuando una versión experimental de estado sólido fue reportado por R.
Stanley Williams de Hewlett Packard en el 2007. 33 34 ​ 35
​ ​ El artículo fue el primero en demostrar que un
dispositivo de estado sólido puede tener las características de un memristor basado en el comportamiento de
finas láminas a nanoescala. El dispositivo no utiliza un flujo magnético como el memristor teórico sugiere,
ni almacena una carga como un capacitor, sino que logra una resistencia que depende de la historia de la
corriente.

Aunque no es citado en los informes iniciales de HP de su memristor de TiO2, las características


conmutativas de resistencia del dióxido de titanio fueron descritas originalmente en los años 60's. 36 ​

El dispositivo de HP está compuesto de una lámina fina (50 nm) de dióxido de titanio entre dos electrodos
de 5 nm de espesor, uno de titanio, y el otro de platino. Inicialmente, había dos capas de lámina de dióxido
de titanio, uno de los cuales tenía un ligero agotamiento de los átomos de oxígeno. Las vacantes de oxígeno
actúan como portadores de carga, lo que significa que la capa empobrecida tiene una resistencia mucho
menor que la capa no empobrecida. Cuando se aplica un campo eléctrico, las vacantes de oxígeno viajan
(véase conductor iónico rápido), cambiando el límite entre las capas de alta resistencia y las de baja
resistencia. Por lo tanto, la resistencia de la lámina como un todo depende de la cantidad de carga que se ha
transmitido a través de él en una dirección en particular, que es reversible con solo cambiar el sentido de la
corriente.4 ​ Dado que el dispositivo de HP muestra una conducción iónica rápida a nanoescala, se
considera un dispositivo nanoiónico. 37 ​

La memristancia aparece solo cuando la capa dopada y la capa empobrecida contribuyen a la resistencia del
dispositivo. Cuando suficiente carga ha pasado a través del memristor, los iones ya no pueden moverse, el
dispositivo entra en histéresis. Deja de integrar q=∫Idt, pero mantiene q en un límite superior y M fijo,
actuando como una resistencia constante hasta que se invierte la corriente.

Aplicaciones en memorias de láminas finas de óxidos han sido un área activa de investigación por un
tiempo. IBM publicó un artículo en el 2000 con respecto a estructuras similares a las descritas por Williams.
38 ​ Samsung posee una patente de U.S. para conmutadores basados en óxido-vacantes, similares a los de

Williams.39 ​ Williams también tiene una solicitud de patente relacionada con la construcción de un
memristor.40 ​

En abril del 2010, laboratorios Hp anunció que tenían memristores prácticos trabajando a 1 ns (~1 GHz) de
un tamaño de 3x3 nm,41 ​ el cual es un buen augurio en el futuro de esta tecnología.42 ​ A estas densidades
podría rivalizar fácilmente la tecnología de memoria flash menor a 25 nm de la actualidad.

Memristor polimérico

En 2004, Krieger y Spitzer describieron un dopaje dinámico de polímeros y materiales dieléctricos


inorgánicos que mejoraron las características conmutativas y de la retención requerida para crear celdas de
memoria no-volátiles funcionales.43 ​Usaron una capa pasiva entre las láminas de electrodo y del activo, lo
que mejoró la extracción de iones del electrodo. Es posible utilizar un conductor iónico rápido como capa
pasiva, la cual permitiría una reducción significativa del campo de extracción de iones.

En julio de 2008, Erokhin y Fontana afirmaron haber desarrollado un memristor polimérico antes del
memristor de dióxido de titanio anunciado recientemente.44 ​

En 2012, Crupi, Pradhan y Tozer describieron una prueba de concepto de diseño para crear circuitos de
memoria sináptica usando memristores orgánicos basados en iones.45 ​ El circuito sináptico demostró una
potenciación a largo plazo en el aprendizaje, así como una inactividad basada en el olvido. Usando una red
de circuitos, un patrón de luz fue almacenado y después recuperado. Esto imita el comportamiento de las
neuronas V1 de la corteza visual primaria que actúan como filtros espacio-temporales que procesan las
señales visuales, tales como el movimiento de líneas y bordes.
Memristor en capas

En 2014, Bessonov et al. informaron sobre un dispositivo memristivo flexible que comprende una
heteroestructura MoOx/MoS2 intercalada entre electrodos de plata en una lámina plástica. 46 ​El método de
fabricación se basa totalmente en las tecnologías de impresión y de soluciones de procesamiento, usando
dicalcogenuros de metales en transición (TMDs) en capas bidimensionales. Los memristores son
mecánicamente flexibles, ópticamente transparentes y con un bajo costo de producción. Se encontró que el
comportamiento memristivo de interruptores estaba acompañado por un efecto prominente memcapacitivo.
El alto rendimiento de interruptores demostró la plasticidad y sostenibilidad sináptica a las deformaciones
mecánicas para emular características parecidas a sistemas neuronales biológicos en nuevas tecnologías
computacionales.

Memristor ferroeléctrico

El memristor ferroeléctrico47 ​ está basado en una delgada barrera ferroeléctrica intercalada entre dos
electrodos metálicos. El cambio de polarización de un material ferroeléctrico al aplicar un voltaje positivo o
negativo a través de su unión puede conducir a una orden de dos variaciones de magnitudes resistivas:
ROFF ≫ RON (un efecto llamado túnel de electro-resistencia). En general, la polarización no cambia
abruptamente. La inversión se produce gradualmente a través de la nucleación y del crecimiento de los
dominios ferroeléctricos con la polarización opuesta. Durante este proceso, la resistencia no se encuentra en
el estado RON ni ROFF, sino en medio. Cuando se active el voltaje, la configuración del dominio
ferroeléctrico evoluciona, permitiendo un ajuste en el valor resistivo. Las principales ventajas del memristor
ferroeléctrico son que la dinámica de dominio ferroeléctrico se pueden cambiar, ofreciendo una forma de
diseñar la respuesta del memristor, y que las variaciones de la resistencia se deben a fenómenos puramente
electrónicos, ayudando a la fiabilidad del dispositivo, sin implicar ningún cambio profundo en la estructura
del material.

Sistemas memristivos giratorios

Memristor espintrónico

Chen y Wang, investigadores del fabricante de discos duro Seagate Technology describieron tres ejemplos
de posibles memristores magnéticos.48 ​ Un dispositivo de resistencia se produce, cuando el espín de los
electrones en una sección de los puntos del dispositivo en una dirección distinta de los que están en otra
sección, creando la "la pared de dominio", un límite entre las dos secciones. Los electrones que fluyen a
través del dispositivo poseen un cierto espín, el cual altera el estado de magnetización del dispositivo.
Cambiando la magnetización, a su vez, mueve la pared de dominio y cambia la resistencia. La importancia
del trabajo llevó a una entrevista por la IEEE Spectrum.49 ​Una primera prueba experimental del memristor
espirotrónico basado en el movimiento de la pared de dominio por corrientes de espín en un túnel de unión
magnético fue dada en el 2011. 50 ​

Memristancia en de efecto túnel de unión magnética

El túnel de unión magnética se ha propuesto para actuar como un memristor por medio de varios
mecanismos potencialmente complementarios, tanto extrínsecos (reacciones redox, carga atrapada/liberada
y electromigración dentro de la barrera) como intrínsecos (torque de transferencia de espín).
Mecanismo extrínseco

Sobre la base de la investigación realizada entre 1999 y 2003, Bowen et al publicaron experimentos en
2006 sobre el efecto túnel de unión magnética (MTJ) dotado de estados biestables dependientes del espín
(conmutación resistiva).51 ​El MTJ consiste en a barrera de tipo túnel de SrTiO3 (STO) que separa al óxido
semimetálico LSMO y a los electrodos del metal ferromagnético CoCr. Los estados resistivos del
dispositivo MTJ, caracterizados por una alineación paralela o antiparalela de magnetización de un
electrodo, son alterados al aplicar un campo eléctrico. Cuando el campo eléctrico es aplicado desde el CoCr
hacia el electrodo del LSMO, el radio del túnel de magneto-resistencia (TMR) es positivo. Cuando la
dirección del campo eléctrico se invierte, el TMR es negativo. En ambos casos, se encuentran amplitudes
grandes del TMR en el orden del 30%. Debido a que una corriente de espín polarizado fluye desde el
electrodo del LSMO, dentro del modelo de Julliere, el cambio de signo sugiere un cambio de polarización
del espín efectivo de la interfaz del STO/CoCr. El origen de este efecto de multiestatal recae en la
migración observada de Cr en la barrera y en su estado de oxidación. El cambio de signo de la TMR puede
provenir de las modificaciones a la densidad de estados de la interfaz del STO/CoCr, así como de los
cambios en el túnel en la interfaz STO/CoCr inducido por reacciones de óxido reducción del CrOx.

Informes sobre conmutación memristiva basada en el MgO dentro del MTJ de MgO aparecieron a partir del
200852 ​y el 2009.53 ​ Mientras que el flujo de las vacantes de oxígeno dentro de la capa aislante del MgO
se ha propuesto para describir los efectos memristivos,53 ​otra explicación podría adjudicarse en los estados
localizados del oxígeno54 ​ y su impacto55 ​ en la espintrónica. Esto enaltece la importancia del
entendimiento del papel que las vacantes de oxígeno juegan en la operación memristiva de los dispositivos
que implementan óxidos complejos con una propiedad intrínseca, tales como la ferroelectricidad56 ​ o la
multiferrocidad.57 ​

Mecanismo intrínseco

El estado de magnetización de un MJT puede ser controlado por un torque de transferencia de espín, y por
lo tanto, puede a través de este mecanismo físico intrínseco, exhibir un comportamiento memristivo. Este
giro es inducido por la corriente que fluye a través de la unión, y conduce a un medio eficiente de lograr
una MRAM. Sin embargo, la longitud de tiempo en que la corriente fluye a través, determina la cantidad de
corriente necesaria, es decir, la carga es la variable clave.58 ​

La combinación de mecanismos intrínsecos (torque de transferencia de espín) y extrínsecos (resistencia


conmutativa) conduce naturalmente a un sistema memristivo de segundo orden descrito por el vector
x = (x1,x2), donde x1 describe el estado magnético de los electrodos, y x2 denota el estado resistivo de la
barrera de MgO. En este caso, el cambio de x1 es controlado por corriente (el torque del espín se debe a
una alta densidad de corriente) mientras que x2 es controlado por voltaje (el flujo de vacantes de oxígeno se
debe a altos campos eléctricos). La presencia de ambos efectos en una unión magnética de tipo túnel
memristivo llevó a la idea de un sistema nanoscópico de sinapsis neuronal.59 ​

Sistemas memristivos giratorios

Un mecanismo fundamentalmente diferente para el comportamiento memristivo ha sido propuesto por


Pershin60 ​ y Di Ventra.61 62​ ​ Los autores muestran que ciertos tipos de estructuras espintrónicas de
semiconductores pertenecen a una amplia clase de sistemas memristivos, como lo definen Chua y Kang.26 ​
El mecanismo del comportamiento memristivo en dichas estructuras se basa totalmente en el grado de
libertad de espín del electrón, el cual permite un control más conveniente que el transporte iónico en
nanoestructuras. Cuando se cambia un parámetro de control externo (como el voltaje), el ajuste de la
polarización del espín del electrón se retrasa debido a procesos de difusión y relajación, causando histéresis.
Este resultado fue anticipado en el estudio de la extracción del espín en interfaces
semiconductoras/ferromagnéticas,63 ​ pero no fue descrita en términos del comportamiento memristivo. En
una escala de corto tiempo, estas estructuras se comportan casi como un memristor ideal.1 ​ Este resultado
amplía la gama de posibilidades en aplicaciones de semiconductores espintrónicos y da un paso adelante en
futuras aplicaciones prácticas.

Aplicaciones
El memristor de estado sólido de Williams se puede combinar en dispositivos llamados crossbar latches, el
cual podría sustituir a los transistores en los ordenadores del futuro, dada su mayor densidad del circuito.

Se pueden formar potencialmente en memorias de estado sólido no-volátiles, lo que permitiría una mayor
densidad de datos que los discos duros con tiempos de acceso similares a DRAM, en sustitución de ambos
componentes.64 ​ HP prototipó una memoria de tipo "crossbar latch" que puede contener 100 gigabits por
centímetro cuadrado,8 ​y propuso un diseño escalable en 3D (que consta de hasta 1000 capas o de 1 petabit
por centímetro cúbico).65 ​ En mayo de 2008, HP informó que su dispositivo actualmente alcanza cerca de
una décima parte de la velocidad de DRAM.66 ​ La resistencia de los dispositivos se lee con corriente
alterna, para que así el valor almacenado no se vea afectado.67 ​En mayo de 2012 se informó que el tiempo
de acceso había sido mejorado a 90 nanosegundos, si no es que más rápido, aproximadamente cien veces
más rápido que la memoria Flash contemporánea, durante el uso de un 1% de energía.68 ​

Patentes del memristor incluyen aplicaciones en lógica programable,69 ​procesamiento de señales,70 ​ redes
neuronales,71 ​sistemas de control,72 ​ computación reconfigurable,73 ​ interfaces cerebro-computadora74 ​ y
RFID.75 ​ Dispositivos memristivos son utilizados potencialmente en implicación lógica, permitiendo un
reemplazo para la computación de lógica basada en CMOS. Se reportan varias obras tempranas en esta
dirección.76 77
​ ​

En 2009, un circuito electrónico sencillo78 ​ que consiste de una red LC y un memristor fue utilizado para
modelar experimentos sobre el comportamiento de la adaptación de organismos unicelulares.79 ​ Se
demostró que somete a un tren de impulsos periódicos, el circuito aprende y anticipa el siguiente pulso
similar al comportamiento de los modelos del limo Physarum polycephalum, donde la viscosidad de los
canales en el citoplasma responden a los cambios periódicos del entorno.79 ​ Las aplicaciones de tales
circuitos pueden incluir, por ejemplo, reconocimiento de patrones. El proyecto "SyNAPSE" de DARPA
financió los laboratorios HP, en colaboración con los Laboratorios Neuromórficos de la Universidad de
Boston, han estado desarrollando arquitecturas neuromórficas basados en sistemas memristivos. En 2010,
Versace y Chandler describieron el modelo de MoNETA (de sus siglas en inglés Modular Neuronal
Exploring Travelling Agent).80 ​ MoNETA es el primer modelo de redes neuronales a gran escala para
implementar circuitos en todo el cerebro para alimentar un agente virtual y robótico utilizando hardware
memristivo.81 ​ La aplicación de la estructura de travesaño ("crossbar") en la construcción de un sistema
análogo de software computacional fue demostrado por Merrikh-Bayat y Shouraki.82 ​ En 2011 se
mostraron83 ​ como unos memristores de tipo "crossbar" pueden ser combinados con lógica difusa para
crear un sistema analógico memristivo neuro-difuso de computación con terminales de entrada y salida
difusas. El aprendizaje se basa en la creación de relaciones difusas inspiradas en la regla de aprendizaje de
Hebbian.

En 2013, Leon Chua publicó un tutorial que subraya el amplio lapso de fenómenos complejos y
aplicaciones que abarcan los memristores y cómo pueden ser utilizados como memorias analógicas no
volátiles, y pueden imitar los fenómenos clásicos de habituación y de aprendizaje.84 ​
Memcapacitores y meminductores
En 2009, Di Ventra, Pershin y Chua extendieron 85 ​ la noción de sistemas memristivos a elementos
capacitivos e inductivos en forma de memcapacitores y meminductores, cuyas propiedades dependen del
estado y la historia del sistema, ampliado en 2013 por Di Ventra y Pershin.21 ​

Memfractancia y memfractor, segundo y tercer orden del


memristor, memcapacitor y meminductor
En septiembre de 2014, Mohamed-Salah Abdelouahab, Rene Lozi y Leon Chua, publicaron una teoría
general del primer, segundo, tercer y n-ésimo orden de un elemento memristivo utilizando derivados
fraccionarios.86 ​

Cronología

1808

Sir Humphry Davy es proclamado por Leon Chua al haber realizado los primeros experimentos que
muestran los efectos de un memristor.7 87
​ ​

1960

Bernard Widrow acuña el término memristor (es decir, resistencia de memoria) para describir los
componentes de una red neuronal artificial rudimentaria llamada ADALINE.

1968

Argall publica un artículo que muestra los efectos de la resistencia conmutativa frete al TiO2 , que más tarde
fue reclamado en 2008 al ser una evidencia de un memristor por los investigadores de Hewlett Packard.36 ​

1971

Leon Chua postula un nuevo elemento de circuitos de dos terminales que se caracteriza por una relación
entre la carga eléctrica y el flujo magnético como el cuarto elemento fundamental de circuitos.1 ​

1976

Chua y su estudiante Sung Mo Kang generalizaron la teoría de los memristores y sistemas memristivos
incluyendo una propiedad de la curva de Lissajous de cruce en el origen, que caracteriza el comportamiento
de la corriente contra el voltaje.26 ​

2008
El 1 de mayo, Strukov, Snider, Stewart y Williams publicaron un artículo en la revista Nature, identificando
un vínculo entre el comportamiento de conmutación de una resistencia de dos terminales que se encuentra
en los sistemas a nanoescala y en memristores.88 ​

El 10 de agosto, el Dr. Kris Campbell da a conocer un nuevo enfoque para desarrollar, fabricar y probar los
memristores en la parte superior de los chips CMOS.89 ​

2009

El 23 de enero Di Ventra, Pershin y Chua extendieron la noción de sistemas memristivos a los elementos
capacitivos e inductivos, a saber capacitores e inductores cuyas propiedades dependen del estado e historia
del sistema.85 ​

El 1 de mayo Kim, et al. describieron un material nuevo de un memristor basado en nanopartículas de


magnetita y propuso un modelo del memristor extendido que incluye tanto a la resistencia y capacitancia
dependiente del tiempo.90 ​

El 13 de julio Mouttet describe un circuito de reconocimiento de patrones basados en un memristor que


puede realizar una variación analóogica de la función XOR. La arquitectura del circuito se propuso como
una manera de evitar la arquitectura y el cuello de botella de Von Neumann para los procesadores utilizados
en los sistemas robóticos de control.91 ​

El 4 de agosto Choi, et al. describieron la realización física de una matriz eléctricamente modificable de las
sinapsis neuronales memristivas.92 ​

2010

El 8 de abril Borghetti, et al. describieron una matriz de memristores que demuestran la capacidad de
realizar operaciones lógicas.93 ​

El 20 de abril se introdujo la memoria de contenido direccionable basados en memristores (MCAM).94 ​

El 1 de junio Mouttet argumentó que la interpretación del memristor como cuarto elemento fundamental era
incorrecta, y que el dispositivo de los laboratorios HP fue parte de una clase más amplia de sistemas
memristivos.95 ​

El 31 de agosto HP anunció que se habían unido con Hynix en un equipo para la creación de un producto
comercial llamado "ReRAM".96 ​

El 7 de diciembre So y Koo desarrollaron un hidrogel de forma memristiva que se especula que es útil para
construir una interfaz cerebro-computadora.97 ​

2011

En octubre, Tse demostró que los contadores memristivos impresos basados en el procesamiento de
soluciones, con un potencial de aplicaciones como componente de bajo costo de embalaje (sin necesidad de
una batería; impulsados por mecanismos de captación de energía).98 ​
2012

El 23 de marzo HRL Laboratories y la Universidad de Míchigan anunciaron la primera matriz memristiva


funcional integrada en un chip CMOS para aplicaciones en arquitecturas neuromórficas de computación.12 ​

El 5 de julio, los investigadores italianos del Politecnico di Torino, Alon Ascoli y Fernando Corinto,
mostraron que un circuito puramente pasivo, que emplea componentes ya existentes, pueden exhibir
dinámica memristivas.99 ​ El circuito se compone de un puente de diodos ya existentes y un circuito RLC
en serie, introduciendo la no-linealidad y el comportamiento dinámico del sistema, respectivamente. En su
más reciente clasificación de los sistemas memristivos, que data de septiembre del 2013, el profesor L.O.
Chua clasificó este circuito como un ejemplo de un memristor generalizado.

El 31 de julio, Meuffels y Soni19 ​ se cuestionaron sobre la aplicabilidad del concepto de un memristor no


volátil controlado solamente por corriente a cualquier dispositivo físicamente realizable.

2013

El 27 de febrero Thomas et al., demostraron que un memristor puede utilizarse para imitar una sinapsis más
sencilla a comparación con la tecnología CMOS tradicional, y que puede ser utilizado como la base para la
construcción de circuitos físicos capaces de aprender. El enfoque utiliza memristores como componentes
clave en un modelo para un cerebro artificial.100 ​

El 23 de abril Valov, et al., argumentaron que la teoría memristiva actual debe extenderse a una teoría
completamente nueva para poder describir adecuadamente a los elementos conmutativos resistivos a base
de óxido-reducción (RRAM). La razón principal es que la existencia de nanobaterías en interruptores
resistivos basados en redox viola el requisito de la teoría del memristor para una histéresis pellizcada.6 ​

2014

El 10 de febrero, Nugent y Molter presentaron una nueva forma de computación denominada "AHaH
Computing", la cual utiliza pares diferenciales de memristores como medio de almacenamiento para pesos
sinápticos. La arquitectura propuesta proporciona una solución al "cuello de botella de Von Neumann"
mediante la fusión del procesador y la memoria, y el hardware del futuro basado en esta tecnología puede
reducir el consumo de energía de las aplicaciones de aprendizaje de máquina.101 ​

El 10 de noviembre, Bessonov et al. demostraron un nuevo tipo de memristor flexible que comprende
heteroestructuras MoOx/MoS2 intercaladas entre electrodos de plata en una lámina plástica.46 ​

2015

El 21 de marzo, Bio Inspired Technologies of Boise, Idaho introdujo el primer memristor discreto comercial
disponible en el mercado. El memristor está fabricado en silicio y está basado en el diseño de una batería
conductora de calcogenuro de plata. El dispositivo es analógico y está programado en varios estados de
programado y borrado por la aplicación de voltaje en corriente directa o pulsos discretos. El componente
forma un bloque de construcción para los investigadores interesados en el diseño y creación de prototipos
de circuitos neuromórficos y arquitecturas de memoria avanzada.

Referencias
1. Chua, L. O. (1971), «Memristor—The Scientist, consultado el 30 de abril de
Missing Circuit Element», IEEE 2008.
Transactions on Circuit Theory, CT-18 (5): 10. HP to replace flash and SSD in 2013 (http
507-519, doi:10.1109/TCT.1971.1083337 (https://d s://web.archive.org/web/20130117011447/
x.doi.org/10.1109%2FTCT.1971.1083337). http://www.electronicsweekly.com/Articles/0
2. D. B. Strukov, G. S. Snide, D. R. Stewart, 6/10/2011/51988/ief2011-hp-to-replace-flas
and R. S. Williams, “The missing memristor h-and-ssd-in-2013.htm), 7 de octubre de
found”, Nature 453, 80-83, 2008 2011, archivado desde el original (http://ww
3. Chua, L. O. (2011), «Resistance switching w.electronicsweekly.com/Articles/06/10/201
memories are memristors», Applied 1/51988/ief2011-hp-to-replace-flash-and-ss
Physics A 102 (4): 765-783, d-in-2013.htm) el 17 de enero de 2013.
Bibcode:2011ApPhA.102..765C (http://adsabs.harvar 11. HP 100TB Memristor drives by 2018 – if
d.edu/abs/2011ApPhA.102..765C), you're lucky, admits tech titan (http://www.th
doi:10.1007/s00339-011-6264-9 (https://dx.doi.org/1 eregister.co.uk/2013/11/01/hp_memristor_2
0.1007%2Fs00339-011-6264-9). 018/), 1 de noviembre de 2013.
4. Strukov, D. B.; Snider, G. S.; Stewart, D. R.; 12. Artificial synapses could lead to advanced
Williams, S. R. (2008), «The missing computer memory and machines that mimic
memristor found», Nature 453 (7191): 80- biological brains (http://www.hrl.com/hrlDoc
83, Bibcode:2008Natur.453...80S (http://adsabs.harv s/pressreleases/2012/prsRls_120323.html),
ard.edu/abs/2008Natur.453...80S), PMID  18451858 HRL Laboratories, 23 de marzo de 2012,
(https://www.ncbi.nlm.nih.gov/pubmed/18451858), consultado el 30 de marzo de 2012.
doi:10.1038/nature06932 (https://dx.doi.org/10.103 13. Mellor, C. (10 de octubre de 2011), «HP
8%2Fnature06932). and Hynix to produce the memristor goods
5. Memristor FAQ (http://www.hpl.hp.com/new by 2013» (http://www.theregister.co.uk/201
s/2008/apr-jun/memristor_faq.html), 1/10/10/memristor_in_18_months/), The
Hewlett-Packard, consultado el 3 de Register, consultado el 7 de marzo de
septiembre de 2010. 2012.
6. Valov, I. (2013), «Nanobatteries in redox- 14. Courtland, R. (1 de abril de 2011),
based resistive switches require extension «Memristors...Made of Blood?» (http://spect
of memristor theory», Nature rum.ieee.org/tech-talk/semiconductors/mate
Communications 4 (4), rials/blood-memristor), IEEE Spectrum,
Bibcode:2013NatCo...4E1771V (http://adsabs.harvar consultado el 7 de marzo de 2012.
d.edu/abs/2013NatCo...4E1771V), PMID  23612312 15. McAlpine, K. (2 de marzo de 2011), «Sweat
(https://www.ncbi.nlm.nih.gov/pubmed/23612312), ducts make skin a memristor» (http://www.n
arXiv:1303.2589 (https://arxiv.org/abs/1303.2589), ewscientist.com/article/mg20928024.500-s
doi:10.1038/ncomms2784 (https://dx.doi.org/10.103 weat-ducts-make-skin-a-memristor.html),
8%2Fncomms2784). New Scientist, consultado el 7 de marzo de
7. Clarke, P. (23 de mayo de 2012), 2012.
«Memristor is 200 years old, say 16. Clarke, P. (16 de enero de 2012),
academics» (http://www.eetimes.com/electr «Memristor brouhaha bubbles under» (htt
onics-news/4373652/Academics-Memristor p://www.eetimes.com/electronics-news/423
-is-200-years-old), EE Times, consultado el 4678/Memristor-brouhaha-bubbles-under),
25 de mayo de 2012. EETimes, consultado el 2 de marzo de
8. Johnson, R. C. (30 de abril de 2008), 2012.
« 'Missing link' memristor created» (http://w 17. Marks, P. (23 de febrero de 2012), «Online
ww.eetimes.com/electronics-news/407691 spat over who joins memristor club» (http://
0/-Missing-link-memristor-created-Rewrite-t www.newscientist.com/article/mg2132853
he-textbooks-), EE Times, consultado el 30 5.200-online-spat-over-who-joins-memristo
de abril de 2008. r-club.html), New Scientist, consultado el
9. Marks, P. (30 de abril de 2008), «Engineers 19 de marzo de 2012.
find 'missing link' of electronics» (http://ww 18. Meuffels, P.; Schroeder, H. (2011),
w.newscientist.com/article/dn13812), New «Comment on "Exponential ionic drift: fast
switching and low volatility of thin-film
memristors" by D.B. Strukov and R.S. missing link» (http://www.wired.com/wirede
Williams in Appl. Phys. A (2009) 94: 515- nterprise/2012/07/memristors/), Wired.com,
519», Applied Physics A 105: 65, consultado el 23 de septiembre de 2012.
Bibcode:2011ApPhA.105...65M (http://adsabs.harvar 26. Chua, L. O.; Kang, S. M. (1 de enero de
d.edu/abs/2011ApPhA.105...65M), 1976), «Memristive devices and systems»,
doi:10.1007/s00339-011-6578-7 (https://dx.doi.org/1 Proceedings of the IEEE 64 (2): 209-223,
0.1007%2Fs00339-011-6578-7). doi:10.1109/PROC.1976.10092 (https://dx.doi.org/10.
19. Meuffels, P.; Soni, R. (2012). «Fundamental 1109%2FPROC.1976.10092).
Issues and Problems in the Realization of 27. Chua, L. (13 de junio de 2012), Memristors:
Memristors». . Past, Present and future (https://web.archiv
20. Kish, L. B.; Granqvist, C. G. (2014). e.org/web/20140308025032/http://sti.epfl.c
«DEMONS: MAXWELL’S DEMON, h/files/content/sites/sti/files/shared/sel/pdf/A
SZILARD’S ENGINE AND LANDAUER’S bstract_Prof_Chua.pdf), archivado desde el
ERASURE–DISSIPATION». . original (http://sti.epfl.ch/files/content/sites/s
21. Di Ventra, M.; Pershin, Y. V. (2013), «On the ti/files/shared/sel/pdf/Abstract_Prof_Chua.p
physical properties of memristive, df) el 8 de marzo de 2014, consultado el 12
memcapacitive and meminductive de enero de 2013.
systems», Nanotechnology 24 (25): 28. Adhikari, S. P.; Sah, M. P.; Hyongsuk, K.;
255201, Bibcode:2013Nanot..24y5201D (http://ads Chua, L. O. (2013), «Three Fingerprints of
abs.harvard.edu/abs/2013Nanot..24y5201D), Memristor», IEEE Transactions on Circuits
PMID  23708238 (https://www.ncbi.nlm.nih.gov/pubm and Systems I 60 (11): 3008-3021,
ed/23708238), arXiv:1302.7063 (https://arxiv.org/abs/ doi:10.1109/TCSI.2013.2256171 (https://dx.doi.org/1
1302.7063), doi:10.1088/0957-4484/24/25/255201 (htt 0.1109%2FTCSI.2013.2256171).
ps://dx.doi.org/10.1088%2F0957-4484%2F24%2F2 29. Knoepfel, H. (1970), Pulsed high magnetic
5%2F255201). fields, New York: North-Holland, p. 37, Eq.
22. Slipko, V. A.; Pershin, Y. V.; Di Ventra, M. (2.80).
(2013), «Changing the state of a memristive 30. Pershin, Y. V.; Di Ventra, M. (2011),
system with white noise», Physical Review «Memory effects in complex materials and
E 87: 042103, Bibcode:2013PhRvE..87a2103L (ht nanoscale systems», Advances in Physics
tp://adsabs.harvard.edu/abs/2013PhRvE..87a2103L), 60 (2): 145, Bibcode:2011AdPhy..60..145P (http://
arXiv:1209.4103 (https://arxiv.org/abs/1209.4103), adsabs.harvard.edu/abs/2011AdPhy..60..145P),
doi:10.1103/PhysRevE.87.012103 (https://dx.doi.org/ arXiv:1011.3053 (https://arxiv.org/abs/1011.3053),
10.1103%2FPhysRevE.87.012103). doi:10.1080/00018732.2010.544961 (https://dx.doi.or
23. Hashem, N.; Das, S. (2012), «Switching- g/10.1080%2F00018732.2010.544961).
time analysis of binary-oxide memristors 31. Biolek, D.; Biolek, Z.; Biolkova, V. (2011),
via a non-linear model» (http://www.mitre.or «Pinched hysteresis loops of ideal
g/work/tech_papers/2012/11_3987/11_398 memristors, memcapacitors and
7.pdf), Applied Physics Letters 100 (26): meminductors must be 'self-crossing' »,
262106, Bibcode:2012ApPhL.100z2106H (http://ad Electronics Letters 47 (25): 1385-1387,
sabs.harvard.edu/abs/2012ApPhL.100z2106H), doi:10.1049/el.2011.2913 (https://dx.doi.org/10.104
doi:10.1063/1.4726421 (https://dx.doi.org/10.1063%2 9%2Fel.2011.2913).
F1.4726421), consultado el 9 de agosto de
32. Mouttet, B. (2012). «Memresistors and non-
2012.
memristive zero-crossing hysteresis
24. Linn, E.; Siemon, A.; Waser, R.; Menzel, S. curves». .
(23 de marzo de 2014). «Applicability of
33. Fildes, J. (13 de noviembre de 2007),
Well-Established Memristive Models for
Getting More from Moore's Law (http://new
Simulations of Resistive Switching
s.bbc.co.uk/2/hi/technology/7080772.stm),
Devices». Circuits and Systems I: Regular
BBC News, consultado el 30 de abril de
Papers, IEEE Transactions on 61 (8): 2402- 2008.
2410. arXiv:1403.5801 (https://arxiv.org/abs/1403.5
801). doi:10.1109/TCSI.2014.2332261 (https://dx.doi. 34. Taylor, A. G. (2007), «Nanotechnology in
org/10.1109%2FTCSI.2014.2332261). the Northwest» (http://www.ieee-or.org/bee
ep/2007/sep/beeep_sep07.pdf), Bulletin for
25. Garling, C. (25 de julio de 2012), «Wonks
question HP's claim to computer-memory
Electrical and Electronic Engineers of 43. Krieger, J. H.; Spitzer, S. M. (2004), «Non-
Oregon 51 (1): 1. traditional, Non-volatile Memory Based on
35. Stanley Williams (https://web.archive.org/w Switching and Retention Phenomena in
eb/20110719014357/http://www.hpl.hp.co Polymeric Thin Films», Proceedings of the
m/people/stan_williams/), HP Labs, 2004 Non-Volatile Memory Technology
archivado desde el original (http://www.hpl. Symposium, IEEE, p. 121, ISBN  0-7803-8726-
hp.com/people/stan_williams/) el 19 de 0, doi:10.1109/NVMT.2004.1380823 (https://dx.doi.or
julio de 2011, consultado el 20 de marzo g/10.1109%2FNVMT.2004.1380823).
de 2011. 44. Erokhin, V.; Fontana, M. P. (2008).
36. Argall, F. (1968), «Switching Phenomena in «Electrochemically controlled polymeric
Titanium Oxide Thin Films», Solid-State device: A memristor (and more) found two
Electronics 11 (5): 535-541, years ago». .
Bibcode:1968SSEle..11..535A (http://adsabs.harvar 45. Crupi, M.; Pradhan, L.; Tozer, S. (2012),
d.edu/abs/1968SSEle..11..535A), doi:10.1016/0038- «Modelling Neural Plasticity with
1101(68)90092-0 (https://dx.doi.org/10.1016%2F0038 Memristors» (http://www.ieee.ca/canrev/cr6
-1101%2868%2990092-0). 8/IEEECanadianReview_no68.pdf), IEEE
37. Terabe, K.; Hasegawa, T.; Liang, C.; Aono, Canadian Review 68: 10-14.
M. (2007), «Control of local ion transport to 46. Bessonov, A. A. (2014), «Layered
create unique functional nanodevices memristive and memcapacitive switches for
based on ionic conductors», Science and printable electronics», Nature Materials,
Technology of Advanced Materials 8 (6): Bibcode:2015NatMa..14..199B (http://adsabs.harvar
536-542, Bibcode:2007STAdM...8..536T (http://ads d.edu/abs/2015NatMa..14..199B),
abs.harvard.edu/abs/2007STAdM...8..536T), doi:10.1038/nmat4135 (https://dx.doi.org/10.1038%2
doi:10.1016/j.stam.2007.08.002 (https://dx.doi.org/1 Fnmat4135).
0.1016%2Fj.stam.2007.08.002). 47. Chanthbouala, A. (2012), «A ferroelectric
38. Beck, A. (2000), «Reproducible switching memristor», Nature Materials 11 (10): 860-
effect in thin oxide films for memory 864, Bibcode:2012NatMa..11..860C (http://adsabs.h
applications», Applied Physics Letters 77: arvard.edu/abs/2012NatMa..11..860C),
139, Bibcode:2000ApPhL..77..139B (http://adsabs.h arXiv:1206.3397 (https://arxiv.org/abs/1206.3397),
arvard.edu/abs/2000ApPhL..77..139B), doi:10.1038/nmat3415 (https://dx.doi.org/10.1038%2
doi:10.1063/1.126902 (https://dx.doi.org/10.1063%2F Fnmat3415).
1.126902). 48. Wang, X.; Chen, Y.; Xi, H.; Dimitrov, D.
39. US Patent 7,417,271 (http://patft.uspto.gov/ (2009), «Spintronic Memristor through Spin
netacgi/nph-Parser?Sect1=PTO1&Sect2= Torque Induced Magnetization Motion»,
HITOFF&d=PALL&p=1&u=%2Fnetahtml% IEEE Electron Device Letters 30 (3): 294-
2FPTO%2Fsrchnum.htm&r=1&f=G&l=50&s 297, Bibcode:2009IEDL...30..294W (http://adsabs.h
1=7417271.PN.&OS=PN/7417271&RS=P arvard.edu/abs/2009IEDL...30..294W),
N/7417271). doi:10.1109/LED.2008.2012270 (https://dx.doi.org/1
40. US Patent Application 11/542,986 (http://ap 0.1109%2FLED.2008.2012270).
pft1.uspto.gov/netacgi/nph-Parser?Sect1=P 49. Savage, N. (2009), «Spintronic Memristor»
TO2&Sect2=HITOFF&u=%2Fnetahtml%2F (https://web.archive.org/web/20101224201
PTO%2Fsearch-adv.html&r=1&p=1&f=G&l 054/http://spectrum.ieee.org/semiconductor
=50&d=PG01&S1=20080090337.PGNR.& s/devices/spintronic-memristors), IEEE
OS=dn/20080090337&RS=DN/200800903 Spectrum, archivado desde el original (htt
37). p://www.spectrum.ieee.org/semiconductors/
41. Finding the Missing Memristor - R. Stanley devices/spintronic-memristors) el 24 de
Williams (http://www..com/watch?v=bKGhv diciembre de 2010, consultado el 20 de
KyjgLY). marzo de 2011.
42. Markoff, J. (7 de abril de 2010), «H.P. Sees 50. Chanthbouala, A. (2011), «Vertical-current-
a Revolution in Memory Chip» (http://www. induced domain-wall motion in MgO-based
nytimes.com/2010/04/08/science/08chips.h magnetic tunnel junctions with low current
tml?hpw), New York Times. densities», Nature Physics 7: 626-630,
Bibcode:2011NatPh...7..626C (http://adsabs.harvard.
edu/abs/2011NatPh...7..626C), arXiv:1102.2106 (http
s://arxiv.org/abs/1102.2106), doi:10.1038/nphys1968 Majjad, H.; Henry, Y.; Leconte, B.; Boulard,
(https://dx.doi.org/10.1038%2Fnphys1968). A.; Spor, D.; Beyer, N.; Kieber, C.;
51. Bowen, M.; Maurice, J.-L.; Barthe´le´my, A.; Sternitzky, E.; Cregut, O.; Ziegler, M.;
Prod’homme, P.; Jacquet, E.; Contour, J.-P.; Montaigne, F.; Beaurepaire, E.; Gilliot, P.;
Imhoff, D.; Colliex, C. (2006). «Bias-crafted Hehn, M.; Bowen, M. (4 de agosto de
magnetic tunnel junctions with bistable 2014), «Localized states in advanced
spin-dependent states» (http://scitation.aip. dielectrics from the vantage of spin- and
org/content/aip/journal/apl/89/10/10.1063/1. symmetry-polarized tunnelling across
2345592). Applied Physics Letters 89 (10): MgO» (http://www.nature.com/doifinder/10.
103517. Bibcode:2006ApPhL..89j3517B (http://ads 1038/ncomms5547), Nature
abs.harvard.edu/abs/2006ApPhL..89j3517B). Communications 5,
ISSN  0003-6951 (https://portal.issn.org/resource/iss Bibcode:2014NatCo...5E4547S (http://adsabs.harvar
n/0003-6951). doi:10.1063/1.2345592 (https://dx.doi. d.edu/abs/2014NatCo...5E4547S), ISSN  2041-1723
org/10.1063%2F1.2345592). Consultado el 15 (https://portal.issn.org/resource/issn/2041-1723),
de diciembre de 2014. doi:10.1038/ncomms5547 (https://dx.doi.org/10.103
8%2Fncomms5547), consultado el 15 de
52. Halley, D.; Majjad, H.; Bowen, M.; Najjari,
N.; Henry, Y.; Ulhaq-Bouillet, C.; Weber, W.; diciembre de 2014.
Bertoni, G.; Verbeeck, J.; Van Tendeloo, G. 56. Garcia, V.; Bibes, M.; Bocher, L.; Valencia,
(2008). «Electrical switching in S.; Kronast, F.; Crassous, A.; Moya, X.;
Fe/Cr/MgO/Fe magnetic tunnel junctions» Enouz-Vedrenne, S.; Gloter, A.; Imhoff, D.;
(http://scitation.aip.org/content/aip/journal/a Deranlot, C.; Mathur, N. D.; Fusil, S.;
pl/92/21/10.1063/1.2938696). Applied Bouzehouane, K.; Barthelemy, A. (26 de
Physics Letters 92 (21): 212115. febrero de 2010), «Ferroelectric Control of
Bibcode:2008ApPhL..92u2115H (http://adsabs.harvar Spin Polarization» (http://www.sciencemag.
d.edu/abs/2008ApPhL..92u2115H). ISSN  0003-6951 org/cgi/doi/10.1126/science.1184028),
(https://portal.issn.org/resource/issn/0003-6951). Science 327 (5969): 1106-1110,
doi:10.1063/1.2938696 (https://dx.doi.org/10.1063%2 Bibcode:2010Sci...327.1106G (http://adsabs.harvard.
F1.2938696). Consultado el 15 de diciembre edu/abs/2010Sci...327.1106G), ISSN  0036-8075 (htt
de 2014. ps://portal.issn.org/resource/issn/0036-8075),
doi:10.1126/science.1184028 (https://dx.doi.org/10.1
53. Krzysteczko, P.; Günter, R.; Thomas, A.
126%2Fscience.1184028), consultado el 17 de
(2009), «Memristive switching of MgO
diciembre de 2014.
based magnetic tunnel junctions», Applied
Physics Letters 95 (11): 112508, 57. Pantel, D.; Goetze, S.; Hesse, D.; Alexe, M.
Bibcode:2009ApPhL..95k2508K (http://adsabs.harvar (26 de febrero de 2012), «Reversible
d.edu/abs/2009ApPhL..95k2508K), arXiv:0907.3684 electrical switching of spin polarization in
(https://arxiv.org/abs/0907.3684), multiferroic tunnel junctions» (http://www.na
doi:10.1063/1.3224193 (https://dx.doi.org/10.1063%2 ture.com/doifinder/10.1038/nmat3254),
F1.3224193). Nature Materials 11 (4): 289-293,
Bibcode:2012NatMa..11..289P (http://adsabs.harvar
54. Bertin, Eric; Halley, David; Henry, Yves;
d.edu/abs/2012NatMa..11..289P), ISSN  1476-1122
Najjari, Nabil; Majjad, Hicham; Bowen,
(https://portal.issn.org/resource/issn/1476-1122),
Martin; DaCosta, Victor; Arabski, Jacek et
doi:10.1038/nmat3254 (https://dx.doi.org/10.1038%2
al. (2011), «Random barrier double-well
Fnmat3254), consultado el 17 de diciembre
model for resistive switching in tunnel
barriers» (http://scitation.aip.org/content/aip/ de 2014.
journal/jap/109/8/10.1063/1.3561497), 58. Huai, Y. (2008), «Spin-Transfer Torque
Journal of Applied Physics 109 (8): MRAM (STT-MRAM): Challenges and
083712, Bibcode:2011JAP...109a3712D (http://ads Prospects» (https://web.archive.org/web/20
abs.harvard.edu/abs/2011JAP...109a3712D), 120323215048/http://www.cospa.ntu.edu.t
doi:10.1063/1.3530610 (https://dx.doi.org/10.1063%2 w/aappsbulletin/data/18-6/33spin.pdf),
F1.3530610), consultado el 15 de diciembre AAPPS Bulletin 18 (6): 33, archivado
de 2014 . desde el original (http://www.cospa.ntu.edu.
55. Schleicher, F.; Halisdemir, U.; Lacour, D.; tw/aappsbulletin/data/18-6/33spin.pdf) el
23 de marzo de 2012, consultado el 10 de
Gallart, M.; Boukari, S.; Schmerber, G.;
julio de 2014.
Davesne, V.; Panissod, P.; Halley, D.;
59. Krzysteczko, P.; Münchenberger, J.; fast memory (http://www.bbc.co.uk/news/sci
Schäfers, M.; Reiss, G.; Thomas, A. (2012), ence-environment-18103772), BBC News,
«The Memristive Magnetic Tunnel Junction consultado el 18 de mayo de 2012.
as a Nanoscopic Synapse-Neuron 69. Patente USPTO n.º 7203789 (http://patft.us
System», Advanced Materials 24 (6): 762, pto.gov/netacgi/nph-Parser?patentnumber=
doi:10.1002/adma.201103723 (https://dx.doi.org/10.1 7203789)
002%2Fadma.201103723). 70. Patente USPTO n.º 7302513 (http://patft.us
60. Yuriy V. Pershin (https://web.archive.org/we pto.gov/netacgi/nph-Parser?patentnumber=
b/20090927233948/http://www.physics.sc.e 7302513)
du/~pershin/) 71. Patente USPTO n.º 7359888 (http://patft.us
61. Massimiliano Di Ventra (http://physics.ucsd. pto.gov/netacgi/nph-Parser?patentnumber=
edu/~diventra/) 7359888)
62. Pershin, Y. V.; Di Ventra, M. (2008), «Spin 72. Patente USPTO n.º 7609086 (http://patft.us
memristive systems: Spin memory effects in pto.gov/netacgi/nph-Parser?patentnumber=
semiconductor spintronics», Physical 7609086)
Review B 78 (11): 113309, 73. Patente USPTO n.º 7902857 (http://patft.us
Bibcode:2008PhRvB..78k3309P (http://adsabs.harva pto.gov/netacgi/nph-Parser?patentnumber=
rd.edu/abs/2008PhRvB..78k3309P), arXiv:0806.2151 7902857)
(https://arxiv.org/abs/0806.2151),
74. Patente USPTO n.º 7902867 (http://patft.us
doi:10.1103/PhysRevB.78.113309 (https://dx.doi.org/
pto.gov/netacgi/nph-Parser?patentnumber=
10.1103%2FPhysRevB.78.113309).
7902867)
63. Pershin, Y. V.; Di Ventra, M. (2008),
75. Patente USPTO n.º 8113437 (http://patft.us
«Current-voltage characteristics of
pto.gov/netacgi/nph-Parser?patentnumber=
semiconductor/ferromagnet junctions in the
spin-blockade regime», Physical Review B 8113437)
77 (7): 073301, Bibcode:2008PhRvB..77g3301P 76. Lehtonen, E. (2010), «Two memristors
(http://adsabs.harvard.edu/abs/2008PhRvB..77g3301 suffice to compute all Boolean functions» (h
P), arXiv:0707.4475 ttps://capocaccia.ethz.ch/capo/Fraw-attach
(https://arxiv.org/abs/0707.4475), ment/wiki/2010/memris10/Lehtonen_implic
doi:10.1103/PhysRevB.77.073301 (https://dx.doi.org/ _Elett.pdf), Electronics Letters 46 (3): 239-
10.1103%2FPhysRevB.77.073301). 240, doi:10.1049/el.2010.3407 (https://dx.doi.org/10.
1049%2Fel.2010.3407). (enlace roto disponible en
64. Kanellos, M. (30 de abril de 2008), «HP
Internet Archive; véase el historial (https://web.a
makes memory from a once theoretical
rchive.org/web/*/https://capocaccia.ethz.ch/cap
circuit» (http://news.cnet.com/8301-10784_
o/Fraw-attachment/wiki/2010/memris10/Lehtone
3-9932054-7.html), CNET News,
n_implic_Elett.pdf), la primera versión (https://w
consultado el 30 de abril de 2008.
eb.archive.org/web/1/https://capocaccia.ethz.ch/
65. Finding the Missing Memristor - R. Stanley capo/Fraw-attachment/wiki/2010/memris10/Leht
Williams (http://www..com/watch?v=bKGhv onen_implic_Elett.pdf) y la última (https://web.ar
KyjgLY&t=37m45s). chive.org/web/2/https://capocaccia.ethz.ch/capo/
66. Markoff, J. (1 de mayo de 2008), «H.P. Fraw-attachment/wiki/2010/memris10/Lehtonen
Reports Big Advance in Memory Chip _implic_Elett.pdf)).
Design» (http://www.nytimes.com/2008/05/ 77. Chattopadhyay, A.; Rakosi, Z. (2011),
01/technology/01chip.html), New York Combinational logic synthesis for material
Times, consultado el 1 de mayo de 2008. implication, «2011 IEEE/IFIP 19th
67. Gutmann, E. (1 de mayo de 2008), International Conference on VLSI and
«Maintaining Moore's law with new System-on-Chip», VLSI-SoC: 200, ISBN 978-
memristor circuits» (http://arstechnica.com/ 1-4577-0170-2, doi:10.1109/VLSISoC.2011.6081665
old/content/2008/05/maintaining-moores-la (https://dx.doi.org/10.1109%2FVLSISoC.2011.60816
w-with-new-memristor-circuits.ars), Ars 65).
Technica, consultado el 1 de mayo de 78. Pershin, Y. V.; La Fontaine, S.; Di Ventra,
2008. M. (2009), «Memristive model of amoeba
68. Palmer, J. (18 de mayo de 2012), learning», Physical Review E 80 (2):
Memristors in silicon promising for dense, 021926, Bibcode:2009PhRvE..80b1926P (http://ad
sabs.harvard.edu/abs/2009PhRvE..80b1926P), 97 (10): 1717, arXiv:0901.3682 (https://arxiv.org/a
arXiv:0810.4179 (https://arxiv.org/abs/0810.4179), bs/0901.3682), doi:10.1109/JPROC.2009.2021077 (h
doi:10.1103/PhysRevE.80.021926 (https://dx.doi.org/ ttps://dx.doi.org/10.1109%2FJPROC.2009.2021077).
10.1103%2FPhysRevE.80.021926). 86. Abdelhouahad, M.-S.; Lozi, R.; Chua, L.
79. Saigusa, T.; Tero, A.; Nakagaki, T.; (September 2014), «Memfractance: A
Kuramoto, Y. (2008), «Amoebae Anticipate Mathematical Paradigm for Circuit
Periodic Events», Physical Review Letters Elements with Memory», International
100 (1): 018101, Bibcode:2008PhRvL.100a8101S Journal of Bifurcation and Chaos 24 (9):
(http://adsabs.harvard.edu/abs/2008PhRvL.100a8101 1430023 (29 pages),
S), PMID 18232821 (https://www.ncbi.nlm.nih.gov/pu Bibcode:2014IJBC...2430023A (http://adsabs.harvar
bmed/18232821), d.edu/abs/2014IJBC...2430023A),
doi:10.1103/PhysRevLett.100.018101 (https://dx.doi. doi:10.1142/S0218127414300237 (https://dx.doi.org/
org/10.1103%2FPhysRevLett.100.018101). 10.1142%2FS0218127414300237).
80. Versace, M.; Chandler, B. (2010), 87. Prodromakis, T.; Toumazou, C.; Chua, L.
«MoNETA: A Mind Made from Memristors» (June 2012), «Two centuries of
(https://web.archive.org/web/20150613125 memristors», Nature Materials 11 (6): 478-
619/http://spectrum.ieee.org/robotics/artifici 481, Bibcode:2012NatMa..11..478P (http://adsabs.h
al-intelligence/moneta-a-mind-made-from- arvard.edu/abs/2012NatMa..11..478P),
memristors/0), IEEE Spectrum 12 (12): 30- PMID  22614504 (https://www.ncbi.nlm.nih.gov/pubm
37, doi:10.1109/MSPEC.2010.5644776 (https://dx.d ed/22614504), doi:10.1038/nmat3338 (https://dx.doi.
oi.org/10.1109%2FMSPEC.2010.5644776), org/10.1038%2Fnmat3338).
archivado desde el original (http://spectrum. 88. Strukov, D. B.; Snider, G. S.; Stewart, D. R.;
ieee.org/robotics/artificial-intelligence/mone Williams, R. S. (2008), «The missing
ta-a-mind-made-from-memristors/0) el 13 memristor found» (http://www.nature.com/n
de junio de 2015, consultado el 10 de junio ature/journal/v453/n7191/full/nature06932.
de 2015. html), Nature 453 (7191): 80-83,
81. Snider, G. (2011), «From Synapses to Bibcode:2008Natur.453...80S (http://adsabs.harvard.
Circuitry: Using Memristive Memory to edu/abs/2008Natur.453...80S), PMID  18451858 (http
Explore the Electronic Brain», IEEE s://www.ncbi.nlm.nih.gov/pubmed/18451858),
Computer 44 (2): 21-28, doi:10.1038/nature06932 (https://dx.doi.org/10.103
doi:10.1109/MC.2011.48 (https://dx.doi.org/10.110 8%2Fnature06932).
9%2FMC.2011.48). 89. http://ieeexplore.ieee.org/xpl/login.jsp?
82. Merrikh-Bayat, F.; Bagheri-Shouraki, S.; tp=&arnumber=4616863&url=http%3A%2F%
Rohani, A. (2011), «Memristor crossbar- 90. Kim, T.H. (2009), «Nanoparticle
based hardware implementation of IDS Assemblies as Memristors», Nano Letters 9
method», IEEE Transactions on Fuzzy (6): 2229-2233, Bibcode:2009NanoL...9.2229K (ht
Systems 19 (6): 1083, tp://adsabs.harvard.edu/abs/2009NanoL...9.2229K),
doi:10.1109/TFUZZ.2011.2160024 (https://dx.doi.org/ doi:10.1021/nl900030n (https://dx.doi.org/10.1021%2
10.1109%2FTFUZZ.2011.2160024). Fnl900030n).
83. Merrikh-Bayat, F.; Bagheri-Shouraki, S. 91. Mouttet, B. (2009), «Memristor Pattern
(2011). «Efficient neuro-fuzzy system and Recognition Circuit Architecture for
its Memristor Crossbar-based Hardware Robotics» (https://web.archive.org/web/201
Implementation». . 50109003226/http://www.iiis2009.org/imeti/
84. Chua, L. (2013). «Memristor, Hodgkin- program/HTML/program-20.htm),
Huxley, and Edge of Chaos». Proceedings of the 2nd International Multi-
Nanotechnology 24 (38): 383001. Conference on Engineering and
Bibcode:2013Nanot..24L3001C (http://adsabs.harvar Technological Innovation 2, pp.  65-70,
d.edu/abs/2013Nanot..24L3001C). doi:10.1088/0957- archivado desde el original (http://www.iiis2
4484/24/38/383001 (https://dx.doi.org/10.1088%2F09 009.org/imeti/program/HTML/program-20.ht
57-4484%2F24%2F38%2F383001). m) el 9 de enero de 2015, consultado el 10
85. Di Ventra, M.; Pershin, Y. V.; Chua, L. de junio de 2015.
(2009), «Circuit elements with memory: 92. Choi, H. (2009), «An electrically modifiable
memristors, memcapacitors and synapse array of resistive switching
meminductors», Proceedings of the IEEE memory», Nanotechnology 20 (34):
345201, Bibcode:2009Nanot..20H5201C (http://ads 96. HP and Hynix to popularize new kind of
abs.harvard.edu/abs/2009Nanot..20H5201C), chip circuit dubbed "memristor" (http://www.
PMID  19652272 (https://www.ncbi.nlm.nih.gov/pubm reuters.com/article/idUS254583059320100
ed/19652272), doi:10.1088/0957-4484/20/34/345201 901), Reuters, 1 de septiembre de 2010.
(https://dx.doi.org/10.1088%2F0957-4484%2F20%2F
97. «Chemists Construct Squishy Memristors
34%2F345201).
and Diodes» (http://spectrum.ieee.org/semi
93. Borghetti, J.; Snider, G. S.; Kuekes, P. J.; conductors/materials/chemists-construct-sq
Yang, J. J.; Stewart, D. R.; Williams, R. S. uishy-memristors-and-diodes), IEEE
(2010), « 'Memristive' switches enable Spectrum, 7 de diciembre de 2010.
'stateful' logic operations via material 98. «Solution-Processed Memristive Junctions
implication», Nature 464 (7290): 873-6, Used in a Threshold Indicator», IEEE
Bibcode:2010Natur.464..873B (http://adsabs.harvard.
Transactions on Electronic Devices, Oct
edu/abs/2010Natur.464..873B), PMID 20376145 (http
2011, Bibcode:2011ITED...58.3435N (http://adsabs.
s://www.ncbi.nlm.nih.gov/pubmed/20376145),
harvard.edu/abs/2011ITED...58.3435N),
doi:10.1038/nature08940 (https://dx.doi.org/10.103
doi:10.1109/TED.2011.2162334 (https://dx.doi.org/1
8%2Fnature08940).
0.1109%2FTED.2011.2162334).
94. Eshraghian, K.; Rok Cho, K. R.; Kavehei, 99. Corinto, F.; Ascoli, A. (2012), «Memristive
O.; Kang, S. K.; Abbott, D.; Kang, S. M. diode bridge with LCR filter», Electronics
(2010), «Memristor MOS Content Letters 48 (14): 824-825,
Addressable Memory (MCAM): Hybrid doi:10.1049/el.2012.1480 (https://dx.doi.org/10.104
Architecture for Future High Performance 9%2Fel.2012.1480).
Search Engines», IEEE Transactions on
Very Large Scale Integration (VLSI) 100. «Memristor that "learns" provides blueprint
Systems 1005: 3687, for artificial brain» (http://www.rdmag.com/n
Bibcode:2010arXiv1005.3687E (http://adsabs.harvar
ews/2013/02/memristor-%E2%80%9Clearn
d.edu/abs/2010arXiv1005.3687E), arXiv:1005.3687
s%E2%80%9D-provides-blueprint-artificial-
(https://arxiv.org/abs/1005.3687),
brain), R&D magazine, Feb 2012.
doi:10.1109/TVLSI.2010.2049867 (https://dx.doi.org/ 101. Nugent, M. A.; Molter, T. W. (2014). «AHaH
10.1109%2FTVLSI.2010.2049867). Computing–From Metastable Switches to
95. Mouttet, B. (2010), The mythology of the Attractors to Machine Learning» (http://ww
memristor (https://web.archive.org/web/201 w.plosone.org/article/info%3Adoi%2F10.13
40714190907/http://www.slideshare.net/bla 71%2Fjournal.pone.0085175). PLoS ONE.
Bibcode:2014PLoSO...985175N (http://adsabs.harvar
isemouttet/mythical-memristor), ISCAS,
d.edu/abs/2014PLoSO...985175N).
Paris, France, archivado desde el original
doi:10.1371/journal.pone.0085175 (https://dx.doi.org/
(https://www.slideshare.net/blaisemouttet/m
10.1371%2Fjournal.pone.0085175).
ythical-memristor) el 14 de julio de 2014,
consultado el 10 de junio de 2015.

Otras lecturas
Ronald Tetzlaff, ed. (2013). Memristors and Memristive Systems. Springer. ISBN  978-1-4614-
9068-5.
Andrew Adamatzky and Leon Chua, ed. (2013). Memristor Networks. Springer. ISBN  978-3-
319-02630-5.
Keith Atkin (2013), "An introduction to the memristor", Phys. Educ. 48 317 doi 10.1088/0031-
9120/48/3/317 (https://dx.doi.org/10.1088/0031-9120/48/3/317).
Muthuswamy, B et al., "Memristor Modelling (http://www.harpgroup.org/muthuswamy/pubs/M
emristorModelling.pdf)", IEEE ISCAS 2014, doi 10.1109/ISCAS.2014.6865179 (https://dx.do
i.org/10.1109/ISCAS.2014.6865179).

Enlaces externos
Interactive database of memristor papers (2013) (http://memlinks.eu)
Simonite, Tom (21 de abril de 2015). «Machine Dreams» (http://www.technologyreview.com/f
eaturedstory/536786/machine-dreams). Technology Review. Consultado el April 2015.

Obtenido de «https://es.wikipedia.org/w/index.php?title=Memristor&oldid=145264606»

Esta página se editó por última vez el 9 ago 2022 a las 07:14.

El texto está disponible bajo la Licencia Creative Commons Atribución Compartir Igual 3.0;
pueden aplicarse
cláusulas adicionales. Al usar este sitio, usted acepta nuestros términos de uso y nuestra política de privacidad.
Wikipedia® es una marca registrada de la Fundación Wikimedia, Inc., una organización sin ánimo de lucro.

También podría gustarte