Está en la página 1de 6

“VALIDACION DEL MODELO CONMUTADO Y

PROMEDIADO DEL CD-CD ELEVADOR EN PSIM”

Alumna: Jacqueline Arellano Peregrino


ID: 189024

Materia: Electrónica de potencia


Maestro: Román Valle Rivero

14 de marzo del 2022


Desarrollo

Diagrama del circuito

Grafica del comparador de una señal triangular y una lineal para la obtención de los
pulsos.
Simulación de IL y Vc

Diagrama a bloques
Simulación en un tiempo 0.01s de las señales U, S, C, IL u VC

Grafica de corrientes iL, iLc y iLp


Grafica de voltajes VC, VCC y VCP
Analisis de resultados

Primeramente pudimos observar como es que se convertía la comparación de la


señal diente de cierra con la lineal de CD en un pulso, el cual duraba en valor alto
(1) cuando el valor de la diente de sierra se encontraba por debajo de la línea de
CD, y al comenzar a rebasar la línea de CD el pulso se convertía en bajo (0),
dándonos pulsos mas anchos cuando se encuentra en 1 y mas delgados cuando se
encuentra en 0, lo que se puede observar es que si la frecuencia se hiciera variar
los pulsos cambiarían su ancho.

Lo siguiente a analizar es el comportamiento de iL y Vc, los cuales se puede


observar que el valor de rizo es de 15.18 v dando un valor alto debido a que el
capacitor era pequeño, más adelante podremos aprender cómo es que se puede
diseñar y utilizar el capacitor perfecto para que el rizo sea mucho menor y la de iL
es de 13.04 A lo cual es demasiado pero podemos reducirlo haciendo la bobina mas
grande, ya que si se hace mas pequeña lo que provocaremos es que la corriente
pase al lado discontinuo.

Para analizar el voltaje de salida se desarrolló la siguiente formula:

Vo= Vs/(1-D) = 10/0.2 = 50 v

Observando que el voltaje de salida es de 50 v lo cual podemos corroborarlo al


analizar el comportamiento de VC, VCC y VCP donde se demuestra de manera
grafica que el voltaje de salida es de 50 v.

También podría gustarte