Está en la página 1de 25

c   

 
 

Los circuitos integrados son la base fundamental del desarrollo de la electrónica en la


actualidad, debido a la tendencia a facilitar y economizar las tareas del hombre.
Por esto es fundamental el manejo del concepto de circuito integrado, no sólo por aquellos
que están en contacto habitual con este, sino también por las personas en general, debido a
que este concepto debe de quedar inmerso dentro de los conocimientos mínimos de una
persona.
Un circuito integrado es una pieza o cápsula que generalmente es de silicio o de algún otro
material semiconductor, que utilizando las propiedades de los semiconductores, es capaz de
hacer las funciones realizadas por la unión en un circuito, de varios elementos electrónicos,
como: resistencias, condensadores, transistores, etc.

`? clasificación De Los circuitos Integrados

Existen dos clasificaciones fundamentales de circuitos integrados(cI): los análogos y los


digitales; los de operación fija y los programables; en este caso nos encargaremos de los
circuitos integrados digitales de operación fija. Estos circuitos integrales funcionan con
base en la lógica digital o álgebra de Boole, donde cada operación de esta lógica, es
representada en electrónica digital por una compuerta.

La complejidad de un cI puede medirse por el número de puertas lógicas que contiene. Los
métodos de fabricación actuales de fabricación permiten construir cis cuya complejidad
está en el rango de una a 105 o más puertas por pastilla.

Según esto los cis se clasifican en los siguientes niveles o escalas de integración :
SSI ( pequeñaescala ) : menor de 10 puertas.
MSI ( media escala ) : entre 10 y 100 puertas.
LSI ( alta escala ) : entre 100 y 10.000 puertas.
VLSI ( muy alta escala ) : a partir de 10.000 puertas.
La capacidad de integración depende fundamentalmente de dos factores :

`? El ÁREA ocupada por cada puerta, que depende a su vez del tipo y del número de
transistores utilizados para realizarla. cuanto menor sea esta área mayor será la
capacidad de integración a gran escala.
`? El c SUM de potencia. En un circuito integrado se realizan muchas puertas en
un espacio reducido. El consumo total del chip es igual al consumo de cada puerta
por el número de puertas. Si el consumo de cada puerta es elevado se generará
mucho calor en el chip debido al efecto Joule, de forma que si este calor no es
disipado convenientemente se producirá un aumento de temperatura que puede
provocar un funcionamiento anómalo de los circuitos.

[   
 

Los circuitos digitales emplean componentes encapsulados, los cuales pueden albergar
puertas lógicas o circuitos lógicos más complejos.
Estos componentes están estandarizados, para que haya una compatibilidad entre
fabricantes, de forma que las características más importantes sean comunes. De forma
global los componentes lógicos se engloban dentro de una de las dos familias siguientes:

TTL: diseñada para una alta velocidad.


cM S: diseñada para un bajo consumo.
Actualmente dentro de estas dos familias se han creado otras, que intentan conseguir lo
mejor de ambas: un bajo consumo y una alta velocidad.
La familia lógica EcL se encuentra a caballo entre la TTL y la cM S. Esta familia nació
como un intento de conseguir la rapidez de TTL y el bajo consumo de cM S, pero en raras
ocasiones se emplea.

cuadro comparativo De Las Familias

PARAMETR TTL TTL TTL Schottky Fairchild Fairchild 4000B


estándar 74L de baja 4000B cM S cM S (con
potencia (LS) (con Vcc=5V) Vcc=10V)
Tiempo de 10 ns 33 ns 5 ns 40 ns 20 ns
propagación de
puerta
Frecuencia máxima 35 MHz 3 45 MHz 8 MHz 16 MHz
de funcionamiento MHz
Potencia disipada 10 mW 1 mW 2 mW 10 nW 10 nW
por puerta
Margen de ruido 1V 1V 0'8 V 2V 4V
admisible
Fan out 10 10 20 50 (*) 50 (*)

(*) lo que permita el tiempo de propagación admisible

Dentro de la familia TTL encontramos las siguiente sub-familias:

1.? L: Lowpower = dsipación de potencia muy baja


2.?
3.? LS: LowpowerSchottky = disipación y tiempo de propagación pequeño.
4.? S: Schottky = disipación normal y tiempo de propagación pequeño.
5.? AS: AdvancedSchottky = disipación normal y tiempo de propagación
extremadamente pequeño.

Tension De Alimentacion
cM S: 5 a 15 V (dependiendo de la tensión tendremos un tiempo de propagación).
TTL : 5 V.
Parámetros de puerta
Las puertas lógicas no son dispositivos ideales, por lo que vamos a tener una serie de
limitaciones impuestas por el propio diseño interno de los dispositivos lógicos.
Internamente la familia TTL emplea transistores bipolares (de aquí su alto consumo),
mientras que la familia cM S emplea transistores M S (a lo que debe su bajo consumo).

1.? Margen Del cero


2.? Es el rango de tensiones de entrada en que se considera un cero lógico:

VIL máx: tensión máxima que se admite como cero lógico.


VIL mín: tensión mínima que se admite como cero lógico.

Es el rango de tensiones de entrada en que se considera un uno lógico:

VIH máx: tensión máxima que se admite como uno lógico.


VIHmín: tensión mínima que se admite como uno lógico.

3.? Margen Del Uno

Se corresponde con el rango de tensiones en que la entrada es indeterminada y


puede ser tomada como un uno o un cero. Esta zona no debe ser empleada nunca, ya
que la puerta se comporta de forma incorrecta.

MT = VIH mín - VIL máx

4.? Margen De Transicion

Debido a que dos puertas de la misma familia no suelen tener las mismas
características debemos emplear los valores extremos que tengamos, utilizando el
valor de VIL máx más bajo y el valor de VIH mín más alto.

AL máx: VH máx - VL mín


AL mín : VH mín - VL máx

5.? Amplitud Logica

El ruido es el elemento más común que puede hacer que nuestro circuito no
funcione habiendo sido diseñado perfectamente. El ruido puede ser inherente al
propio circuito (como consecuencia de proximidad entre pistas o capacidades
internas) o también como consecuencia de ruido exterior (el propio de un ambiente
industrial).

Si trabajamos muy cerca de los límitesimpuestos por VIH y VIL puede que el ruido
impida el correcto funcionamiento del circuito. Por ello debemos trabajar teniendo
en cuenta un margen de ruido:
VMH (margen de ruido a nivel alto) = V H mín - VIH mín
VML (margen de ruido a nivel bajo) = VIL máx - V L máx

V H y V L son los niveles de tensión del uno y el cero respectivamente para la


salida de la puerta lógica.

Supongamos que trabajamos a un nivel bajo de V L = 0'4 V con VIL máx = 0'8 V.
En estas condiciones tendremos un margen de ruido para nivel bajo de: VML = 0'8 -
0'4 = 0'4 V

6.? Ruido

Es el máximo número de puertas que podemos excitar sin salirnos de los márgenes
garantizados por el fabricante. os asegura que en la entrada de las puertas
excitadas:

V H es mayor que V H mín


V L es menor que V L mín

Para el caso en que el FA UT sea diferente a nivel bajo y a nivel alto,
escogeremos el FA UT más bajo para nuestros diseños.

Si además nos encontramos con que el fabricante no nos proporciona el FA UT


podemos calcularlo como:

FA UT = I L máx / IIL máx

Donde I L e IIL son las corrientes de salida y entrada mínimas de puerta.

7.? Fan ut

Es la media de potencia disipada a nivel alto y bajo. Se traduce en la potencia media


que la puerta va a consumir.

8.? Potencia Disipada

Definimos como tiempo de propagación el tiempo transcurrido desde que la señal


de entrada pasa por un determinado valor hasta que la salida reacciona a dicho
valor.

vamos a tener dos tiempos de propagación:

Tphl = tiempo de paso de nivel alto a bajo.


Tplh = tiempo de paso de nivel bajo a alto.
como norma se suele emplear el tiempo medio de propagación, que se calcula
como:

Tpd = (Tphl + Tplh)/2

9.? Tiempos De Propagacion


10.?Frecuencia Maxima De Funcionamiento

Se define como:
Fmáx = 1 / (4 * Tpd)
Familias Lógicas Del Ti

`? ABT
AdvancedBicM STechnology (Tecnología Avanzada De BicM S)

smo impulsor de alta velocidad, alto, 5 V Vcc

La familia del megabus-interfaz de ABT es manufacturada con un proceso de 0,8 micrones


BicM S y proporciona al alto mecanismo impulsor hasta 64 mA y retardos de la
propagación debajo del rango de 5 ns, mientras que mantiene el consumo de energía muy
bajo. Los productos de ABT se satisfacen bien para las aplicaciones de la vivir-inserción
con un I de la especificación de 0,1 mA. Para reducir efectos de la transmisión-línea, la
familia de ABT tiene opciones serie-series-damping del resistor. Además, hay las piezas
especiales de ABT que proporcionan al mecanismo impulsor extremadamente de gran
intensidad (180 mA) para transmitir abajo a las líneas de la transmisión de 25 ohmios. Las
funciones avanzadas del megabus, tales como transmisores-receptores universales del
megabus (UBT) emulan una variedad amplia de funciones del megabus-interfaz. Las
opciones de la multiplexación para la interpolación y el megabus de la memoriaupsizing o
downsizing también se proporcionan. Además, los dispositivos de Widebus tienen
megabus-sostienen el trazado de circuito en las entradas de información para eliminar la
necesidad de los resistores externos del pullup para flotar entradas de información.

`? ABTE/ETL
AdvancedBicM STechnology / EnhancedTransceiverLogic (La Tecnología
Avanzada De BicM S / Realzó Lógica Del Transmisor-receptor )mecanismo
impulsor de alta velocidad, alto, 5 V Vcc ABTE tiene márgenes más anchos del
ruido y es al revés compatible con lógica existente de la TTL. Los dispositivos de
ABTE utilizan la especificación de VME64-ETL con tolerancias apretadas el
tiempos de la posición oblicua y de la transición. ABTE es manufacturado con un
proceso de 0,8 micrones BicM S proporcionando al alto mecanismo impulsor
hasta 90 mA. tras características incluyen un contacto diagonal y los resistores
internos del pullup en los contactos del control para el máximo viven protección de
la inserción. Megabus-sostenga el trazado de circuito elimina los resistores externos
del pullup en las entradas de información y los resistores serie-series-damping en las
salidas para humedecer reflexiones.
`? Ac/AcT
Advanced cM S Logic (Lógica Avanzada Del cmos)
velocidad media, mecanismo impulsor medio, 5 V Vcc

La familia del AcL de dispositivos se fabrica en 1 µm cmos y tiene más de 70 funciones


incluyendo las puertas, los flip-flop, los programas pilotos, los contadores, y los
transmisores-receptores. La familia del AcL es una familia confiable, de baja potencia de
la lógica con 24 mecanismos impulsores de la salida de mA. Se incluyen en la familia los
productos estándares del extremo-contacto y el centro-contacto Vcc y los productos de la
configuración de la tierra con el salida-borde controlan el trazado de circuito ( Ec). El
trazado de circuito de Ec, disponible solamente con los productos del centro-contacto,
ayuda a reducir el ruido simultáneo de la conmutación asociado a alta lógica de la
velocidad. Se incluyen en los productos del centro-contacto 16 -, 18 -, y las funciones del
megabus-interfaz 20-bit. Los dispositivos de la cA ofrecen entradas de información de
Mc cS-compatible y los dispositivos del AcT ofrecen entradas de información de TTL-
compatible.

`? AHc/AHcT
Advanced High-Speed cM S Logic (Lógica De alta velocidad Avanzada Del
cmos)

velocidad media, mecanismo impulsor bajo, 5 V Vcc

La familia de la lógica de AHc/AHcT proporciona a una migración natural para los


utilizadores de HcM S que necesitan más velocidad para de baja potencia, de poco ruido,
y bajo-conducen aplicaciones. La familia de la lógica de AHc consiste en las puertas
básicas, los circuitos integrados a escala media, y las funciones octales fabricadas usando el
proceso de EPIc1-S que produce alto rendimiento en el bajo costo. Las características de
funcionamiento de la familia de AHc son:

1.Velocidad: con retardos típicos de la propagación de 5,2 ns (octals), que es cerca de tres
veces más rápidamente que los dispositivos de Hc, los dispositivos de AHc son la solución
rápida y reservada para la operación de la alto-velocidad.
2.Ruidobajo:La familia de AHc permite que los diseñadores combinen las características
de poco ruido de los dispositivos de HcM S con los niveles de funcionamiento de hoy sin
los problemas de overshoot/undershoot típicos de alto-conduce los dispositivos requeridos
generalmente para conseguir velocidades de AHc.
3.Potenciabaja:La familia de AHc, usando tecnología del cmos, exhibe el consumo de
energía bajo (corriente estática máxima, mitad de 40 µA el de HcM S).
4.Mecanismoimpulsor:Salida-conduzca la corriente es ±8 mA en 5 V Vcc y ±4 mA en 3,3
V Vcc.

`? ALB
Advanced Low-Voltage BicM S (Low-Voltage AvanzadoBicM S)

mecanismo impulsor de alta velocidad, alto, 3,3 V Vcc

La familia especial-diseñada de la ALB de 3,3 V utiliza las 0,6 tecnologías del µm


BicM S para las funciones del megabus-interfaz. Además, la ALB proporciona al
mecanismo impulsor de 25 mA en 3,3 V de retardos máximos de la propagación de 2,2 ns.
Las entradas de información tienen afianzar diodos con abrazadera para eliminar llegan más
allá y aterrizaje corto.

`? ALS
AdvancedLow-PowerSchottkyLogic (Lógica Avanzada De Low-PowerSchottky)
velocidad baja, alto mecanismo impulsor, 5 V Vcc

La familia de ALS proporciona a un espectro completo concluido de 130 funciones


bipolares de la lógica. Esta familia, combinada con la familia AS, puede ser utilizada para
optimizar sistemas con el presupuesto del funcionamiento. Usando AS en caminos speed-
critical y ALS donde está menos crítica la velocidad, los diseñadores pueden optimizar
funcionamiento de la velocidad y de la potencia. La familia de ALS incluye las puertas, los
flip-flop, los contadores, los programas pilotos, los transmisores-receptores, los
transmisores-receptores registrados, los cierres del repaso, los programas pilotos del reloj,
los ficheros del registro, y los multiplexores.

`? AS
AdvancedSchottkyLogic (Lógica Avanzada De Schottky) velocidad media, alto
mecanismo impulsor, 5 V Vcc

Mientras que la familia de la lógica bipolar de alto rendimiento incluye concluido 90


funciones que ofrezcan altas capacidades de mecanismo impulsor. Esta familia, combinada
con la familia de ALS, puede ser utilizada para optimizar velocidad y potencia del sistema
con el presupuesto del funcionamiento. Usando AS en caminos velocidad-críticos y ALS
donde está menos crítica la velocidad, los diseñadores pueden optimizar funcionamiento de
la velocidad y de la potencia. AS la familia incluye las puertas, los flip-flop, los contadores,
los programas pilotos, los transmisores-receptores, los transmisores-receptores registrados,
los cierres del repaso, los programas pilotos del reloj, los ficheros del registro, y los
multiplexores.

`? ALVc
AdvancedLow-Voltage cM S Technology (Tecnología Avanzada De Low-
Voltagecmos )

velocidad, mecanismo impulsor medio, 3,3 V Vcc

ALVc es una familia del megabus-interfaz del alto rendimiento 3.3-V. Estos productos
especialmente diseñados 3-V se procesan en 0,6 tecnologías del µm cmos, dando los
retardos típicos menos de 3 ns de la propagación junto con mecanismo impulsor actual de
24 mA y del consumo de energía estático de 40 µA para las funciones del megabus-
interfaz. Los dispositivos de ALVc tienen megabus-sostienen las células en entradas de
información para eliminar la necesidad de los resistores externos del pullup para flotar
entradas de información. La familia también incluye las funciones innovadoras para la
interpolación de la memoria, multiplexando, e interconectando a DRAMs síncrono.
`? ALVT
AdvancedLow-VoltageBicM STechnology (Tecnología Avanzada De Low-
VoltageBicM S ) mecanismo impulsor de alta velocidad, alto, 3,3 V Vcc

ALVT es una familia del megabus-interfaz del alto rendimiento 3.3-V. Éstos diseñaron
especialmente 5-V tolerante, productos 3.3-V utilizan las 0,6 µm tecnologías del BicM S
para las funciones del megabus-interfaz. ALVT proporciona al funcionamiento superior,
entregando 2,4 retardos de la propagación del ns, el mecanismo impulsor actual de 64 mA,
y el consumo de energía estático de 90 µA. Los dispositivos de ALVT tienen megabus-
sostienen las células en entradas de información para eliminar la necesidad de los resistores
externos del pullup para flotar entradas de información. La familia de ALVT también
proporciona a características innovadoras, tales como resistores serie-series-damping para
reducir efectos de la transmisión-línea, y a 3-state de ciclo inicial para eliminar el
cargamento megabus-actual. Los productos de ALVT también se satisfacen bien para las
aplicaciones de la vivir-inserción con un I apagado de 0,1 mA. Mirando al futuro,
especifican a la familia de ALVT ya para la operación 2.5-V.

`? BcT
BicM SBus-Interface Technology (Tecnología De BicM S Bus-Interface)
mecanismo impulsor de alta velocidad, alto, 5 V Vcc

BcT es una familia de 8 -, 9 -, y los programas pilotos 10-bit, los cierres, los transmisores-
receptores, y los transmisores-receptores registrados. Diseñado específicamente para las
aplicaciones del megabus-interfaz, BcT ofrece la entrada-salida de la TTL con el alto
mecanismo impulsor de las velocidades, de la salida 64-mA, y potencia muy baja en el
modo lisiado. Una familia de rápido, alto-conduce funciones del megabus-interfaz que
proporcione a incidente-agite la conmutación requerida por aplicaciones grandes de la placa
madre se ha incorporado en el ofrecimiento de BcT. Diseñado específicamente asegurarse
incidente-agite cambiar abajo a 25 ohmios, los dispositivos en la familia del programa
piloto de la bajo-impedancia de BicM S pueden maximizar la velocidad y la confiabilidad
de sistemas pesadamente cargados. cada dispositivo en esta serie entrega 188 mA de la
corriente de mecanismo impulsor de I L. También en nuestra familia de BcT incluyen a
una serie de programas pilotos de la memoria. Estos dispositivos incorporan un resistor
serie-series-damping para reducir llegan más allá y el aterrizaje corto que puede ocurrir en
aplicaciones memoria-memory-driving.

`? 64BcT
64-Series BicM STechnology (tecnología de 64-Series BicM S) mecanismo
impulsor de alta velocidad, alto, 5 V Vcc

La familia 64BcT ofrece todas las características encontradas en familia estándar de TÍs
BcT. Además, especifican de -40°c a 85°c e incorpora a la familia el trazado de circuito
para proteger el dispositivo en aplicaciones de la live-insertion.

`? BTA
Bus-Termination Arrays (Matrices De Bus-Termination)
La familia de BTA del TI ofrece un space-saving, eficiente, y la solución eficaz a los
requisitos del bus-termination. En sistemas digitales de la alta velocidad con las líneas
largas de la transmisión, las ondas de reflejo en la línea pueden causar los aterrizajes cortos
del voltaje y llegan más allá que conducen al mal funcionamiento de la entrada manejada.
Un BTA es una serie de diodos que las alertas un signo en un Bus o cualquier otro rastro
señalado que usa lógica de alta frecuencia elimina, rebasa problemas del undershoot.

`? cBT

crossbarTechnology
Interfaces de bus de velocidad altas
En el mercado de la informática de hoy, el poder y velocidad son dos de las preocupaciones
principales. cBT puede dirigirse los dos de estos problemas en aplicaciones de la bus-
interface. cBT permite a un dispositivo de la bus-interface funcione como un mismo
interruptor del bus rápido y aisla buses eficazmente cuando el interruptor está cerrado y
ofreciendo retraso de la propagación muy pequeño cuando el interruptor está abierto. Estos
dispositivos pueden funcionar como bus de gran velocidad une entre los componentes del
computadora-sistema como la unidad del proceso central ( cPU) y memoria. También
pueden usarse dispositivos de cBT como 5-V a 3.3-V traductores y pueden permitirse
diseñadores para mezclar 5-V o 3.3-V componentes en el mismo sistema.

`? cDc

clock-Distributioncircuits (circuitos reloj-distribución)

Los cDcs de TI proporcionan principio de circuitería de reloj-generación exacto a cada


sistema digital y producen cronometrando signos que se usan para sincronizar actividad del
sistema. Encontrarse el reloj-signo severo que cronometra requisitos de los sistemas de hoy,
TI ofrece a una serie de retraso de la propagación bajo y sesga, alto-entusiasta-fuera
chóferes del reloj manejar sistemas del clocking alto rendimiento eficazmente diseñaron.
Las funciones del reloj-driver especiales están disponibles en el AcL, ABT, y c M
tecnologías, así como 3 V y 5 V. Los drivers del reloj entran buffered (4341 función), flip-
flop (4304 función), y phase-locked con llave loop-based (PLL 4586 función) los
elementos.

`? 74F

FastLogic (Lógica rápida) velocidad elemento, paseo alto, 5 V Vcc,


74F lógica es una familia del general-propósito de lógica bipolar avanzada de gran
velocidad. TI proporciona más de 60 funciones incluso las verjas, buffer/drivers,
transrecibidores del autobús, flip-flop, latches, contadores, multiplexores, y demultiplexers
en la 74F familia de la lógica.

`? FB+/BTL

BackplaneTransceiverLogic
velocidad alta, paseo alto, 5 V Vcc,

Los FB serie dispositivos se usan para las aplicaciones del autobús de gran velocidad y son
totalmente compatible con el IEEE 1194.1-1991 (BTL) y IEEE 896-1991 (Futurebus+) las
normas. Estos transrecibidores están disponibles en 7 -, 8 -, 9 -, y 18-bit versiones con TTL
y traducción de BTL en baje que 5-ns actuación. tros rasgos incluyen paseo a a 100 MA y
alfileres del prejuicio para las aplicaciones de la vivir-inserción.

`? FIF

First-In, First- utMemories

TI ha extendido su producto de FIF que ofrece de cM S Avanzado (AcT ) y BicM S


Avanzado (ABT) FIF s. La FIF producto familia incluye clocked que FIF s
unidireccional y bidireccional ofreció en 64 a 8K profundidades de memoria y 1-bit a 36-bit
anchuras. Strobed que se ofrecen FIF s unidireccionales y bidireccionales en 16 a 4K
profundidades de memoria y 4-bit a 18-bit anchuras. Los FIF s aplicación-específicos de
TI se diseñan especialmente para el uso en telecomunicaciones, DSP, sistemas del
internetworking, y alto-bandwidth computando. Estos dispositivos incluyen rasgos como
paridad genere y verifique, retransmit, autobús emparejando, el byte cambalacheando,
modo de desviación, y microprocesador-como la interface del mando. FIF s aplicación-
específico, además del Widebus de TI los productos de FIF , oferta superficie-montaña
espacio-salvadora que empaqueta y clases de la múltiple-velocidad para la facilidad de
plan.

`? šTL

šunning-Transceiver-LogicTechnology

La tecnología de šTL es un nuevo reduced-voltage que cambia norma que proporciona de


gran velocidad, comunicaciones del punto-a-punto con dispersión de poder baja. TI les
ofrece a šTL / TTL traductores unir con los subsistemas TTL-basado. Esto les permite a
diseñadores usar las normas šTL-switching para los subsistemas velocidad-sensibles y usar
a los traductores para unir con el resto del sistema. Los dispositivos de šTL tienen
circuitería innovadora, como sostenimiento del bus en las entradas eliminar la necesidad
por las resistencias externas para entradas flotantes que reducen poder costo, y tiempo del
board-layout. Mando de edge-rate de rendimiento ( Ec) se ofrece en los rendimientos para
reducir interferencia electromagnética (EMI) causado por las frecuencias altas de šTL.

`? Hc/ HcT

High-Speed cM S Logic (Lógica de cM S de gran velocidad) velocidad baja, paseo bajo,


5 V Vcc,

Para los requisitos de lógica de bajo-poder, TI ofrece a una familia llena de lógica de
Hc/HcT. Más de 100 tipos del dispositivo están disponibles, incluso las verjas, pestillos,
flip-flops, buffer/drivers, contadores, multiplexores, transrecibidores, y los transrecibidores
registrado. El Hc familiar ofrece entradas cM S-compatibles y los HcT familiar ofrece
entradas TTL-compatibles.

`? IEEE 1149.1 (JTAš)

Boundary-ScanLogicDevices

El IEEE 1149.1 (JTAš) boundary-scan la familia de la lógica de octal, Widebus, y


examinar-apoyo funciones corporaciones circuitería que permiten estos dispositivos y los
sistemas electrónicos en los que ellos se usan para ser probados sin confianza en técnicas
sondeando tradicionales. Los dispositivos de lógica de Bus-interface están disponibles en
BcT, ABT, y tecnologías de LVT, en 8 -, 18 -, y 20-bit opciones de los pulidores normales,
pestillos, y transrecibidores. Las funciones de examinar-apoyo incluyen dispositivos por
controlar el autobús de la prueba, realizando a-velocidad la comprobación funcional, y
dividir el examine camino en los segmentos más pequeños, más manejables. Más de 40
dispositivos, compuestos de una selección ancha de BcT y octals de ABT, ABT y LVT
Widebus, y cada uno de las funciones de examinar-apoyo, está disponible. El autobús-
sostenimiento de LVTH y los rasgos de la resistencia serie-humedeciendo también están
disponibles.

`? LS

Low-PowerSchottkyLogic velocidad baja, paseo bajo, 5 V Vcc,

`? LV

Low-Voltage cM S Technology velocidad baja, paseo bajo, 3.3 V Vcc,


Los LV de TI que se diseñan cM S tecnología productos especialmente a las partes para 3
V impulsan uso del suministro. La familia de LV entera también ha sido recaracterizada
para operar a 5 V.. La familia de LV es 2 µm en un proceso cM S que proporciona a 8
MA de paseo y propagación tarda de 18 máximo del ns, mientras teniendo un consumo de
poder estático de sólo 20 µA para los dos la bus-interface y funciones de la verja.

`? LVc

Low-Voltage cM S Technology velocidad elemento, los meduim manejan, 3.3 V Vcc

Los LVc lógica productos de TI se diseñan especialmente para 3 V impulse suministros.


La familia de LVc es una versión alto rendimiento con 0.8 µm cM S procese tecnología,
24 MA el paseo actual, y 6.5 propagación de máximo de ns tarda para los funcionamientos
del driver. Todos los dispositivos de LVc están disponibles con 5 V las entradas tolerantes
y rendimientos.

`? LVT
Low-VoltageBicM STechnology

velocidad alta, paseo alto, 3.3 V Vcc,

Los especialmente diseñaron 3 V LVT los usos familiares la 0.8 µm BicM S-proceso
tecnología para las funciones de la bus-interface. como sus 5 V el colega de ABT, LVT
puede proporcionar a a 64 MA de paseo, 4-ns propagación tarda, y además, consume
menos de 100 µA de poder de reserva. Las entradas tienen el rasgo del bus-hold para
eliminar las resistencias del pullup externas y I/ s que pueden manejar a a 7 V que les
permiten actuar como 5-V/3-V traductores.

`? LVTZ

Low-VoltageBicM STechnology

velocidad alta, paseo alto, 3.3 V Vcc,

El LVTZ familiar ofrece todos los rasgos encontrados en la familia de LVT normal de TI.
Además, LVTZ incorpora circuitería para proteger los dispositivos en aplicaciones de la
live-insertion. El dispositivo sube al estado de powered-up durante poder y impulsa abajo
que se llama impulsar-a 3 estado (PU3S).

`? S

SchottkyLogic (Lógica de Schottky) velocidad baja, paseo bajo, 5 V Vcc,

`? SSTL

Series-StubTerminatedLogic
Lógica De Resistor-Transistor (RTL)
El circuito mostrado aquí es una puerta de  R/ R. Es decir, la puerta básica es la
compuerta  R.

La disipación de potencia de la compuerta RTL es alrededor de 12 mW y el retardo de


propagación promedia 25ns.

Lógica Diodo-Transistor (DTL)


El problema básico con compuertas DL es que ellos deterioran el signo lógico rápidamente.
Sin embargo, ellos trabajan para una fase en un momento, si el signo se re-amplifica entre
las compuertas. Lógica del diodo-transistor (DTL) logra esa meta.
VETAJA de este circuito encima de su RTL equivalente es que la lógica de R habida
realizada por los diodos, no son resistencias. o hay ninguna interacción por consiguiente
entre las entradas diferentes, y cualquier número de diodos puede usarse. Una desventaja de
este circuito es la resistencia de la entrada al transistor. Su presencia tiende a reducir la
velocidad el circuito y limita la velocidad en la que el transistor está cambiar estados así.
El circuito básico de la familia lógica digital DTL es la compuerta AD.
compuerta DTL básica AD
La disipación de potencia de una compuerta DTL es aproximadamente 12 mW y el retardo
de propagación promedia 30 ns. El margen de ruido es de alrededor de 1 V y es posible un
abanico de salida tan alto como 8. El abanico de salida de la compuerta DTL esta limitado
con la corriente máxima que puede fluir en el colector del transistor saturado.

Lógica Del cmos


La lógica del cmos es una nueva tecnología, basada en el uso de los transistores
complementarios del M S de realizar funciones de la lógica con casi ningún actual
requerido. Esto hace estas puertas muy útiles en aplicaciones con pilas. El hecho de que
trabajarán con los voltajes de fuente de hasta sólo 3 voltios y tan arriba como 15 voltios son
también muy provechosos.

Las puertas todas del cmos se basan en el circuito fundamental del inversor mostrado.
bserve que ambos transistores son el realce-modo M SFETs; un -canal con su fuente
puesto a tierra, y un P-canal con su fuente conectada con +V. sus puertas están conectados
juntos para formar la entrada de información, y sus drenes están conectados juntos para
formar la salida.

Los dos M SFETs se diseñan para tener características que son complementarios el uno al
otro. cuando esta apagado, su resistencia es con eficacia infinita; cuando encendido, su
resistencia del canal está sobre 200 ohms. Puesto que la puerta es esencialmente un circuito
abierto que no traza ninguna corriente, y el voltaje de la salida será igual o a molido o al
voltaje de la fuente de alimentación, dependiendo de el cual el transistor está conduciendo.
Este concepto se puede ampliar en las estructuras I y del AD combinando los
inversores en parcialmente una serie, estructura parcialmente paralela. El circuito mostrado
abajo es un ejemplo práctico de un cmos 2-input I puerta.

Familias Logicas Del Ldv

1.? LVDS

El diferencial de la baja tensión que señala (LVDS) es una nueva tecnología que trata las
necesidades de las aplicaciones de hoy de la transmisión de datos del alto rendimiento.
También se diseña para resolver las necesidades de las aplicaciones futuras puesto que la
fuente de alimentación puede ser tan baja como 2v. Esta tecnología se basa en el estándar
de interfaz de ASI/TIA/EIA-644 LVDS.
La tecnología de LVDS ofrece una señal diferenciada de la baja tensión de 330mV
(máximo del abd 450mV de 250mV minuto) y de los tiempos rápidos de la transición. Esto
permite que los productos traten las altas tarifas de datos que se extienden a partir de Mbps
del 100 a mayor de 1 šbps. Además, el oscilación de la baja tensión reduce al mínimo la
disipación de la potencia mientras que proporciona a las ventajas de la transmisión
diferenciada.
La tecnología de LVDS se utiliza en dispositivos del programa piloto de línea simple y de
la capa física del receptor así como chipsets más complejos de la comunicación del interfaz.
Los chipsets de la conexión del canal multiplexan y demultiplex líneas de señales lentas de
la TTL para proporcionar a un estrecho, velocidad, interfaz bajo de la potencia LVDS.
Estos chipsets proporcionan a ahorros dramáticos de los sistemas en costes del cable y del
conector, tan bien como una reducción en la cantidad de espacio físico requerida para la
huella del conector.

Las soluciones de LVDS proveen de diseñadores un nuevo alternativa a solucionar


problemas de alta velocidad del interfaz de la entrada-salida. LVDS entrega los milivatios
de los Megabites para las aplicaciones hambrientas de la transmisión de datos de la anchura
de banda de hoy y de mañana.

Evolucion De Las Familias Logicas

ü c       

TTL
La familia TTL usa transistores del tipo bipolar por lo que está dentro de las familias
lógicas bipolares.
Las familias TTL estándar.-
Texas Instruments (1964) introdujo la primera línea estándar de productos circuitales TTL.
La serie 5400/7400 ha sido una de las familias lógicas de circuitos Integrados más usadas.
La diferencia entre las versiones 5400 y 7400 es que la primera es de uso militar, operable
sobre rangos mayores de temperatura (de 55 a +125ºc) y suministro de alimentación
(cuya variación en el suministro de voltaje va de 4,5 a 5,5 V). La serie 7400 opera sobre el
rango de temperatura 0 70ºc y con una tensión de alimentación de 4,75 a 5,75 V. Ambas
tienen un fan-out típico de 10, por lo que pueden manejar otras 10 entradas.

TTL de baja potencia, serie 74L00:


Tienen menor consumo de energía, al costo de mayores retardos en propagación, esta serie
es ideal para aplicaciones en las cuales la disipación de potencia es más crítica que la
velocidad. circuitos de baja frecuencia operados por batería tales como calculadoras son
apropiados para la serie TTL.

TTL de alta velocidad, serie 74H00:


Poseen una velocidad de conmutación mucho más rápida con un retardo promedio de
propagación de 6ns. Pero la velocidad aumentada se logra a expensas de una disipación
mayor de potencia.

TTL Schotty, serie 74S00:


Tiene la mayor velocidad disponible en la línea TTL.
tras propiedades de los TTL son:
-En cualquier circuito Integrado TTL, todas las entradas son 1 a menos que estén
conectadas con alguna señal lógica.
-o todas las entradas en un circuito Integrado TTL se usan en una aplicación particular.
-Se presentan situaciones en que una entrada TTL debe mantenerse normalmente BAJA y
luego hecha pasar a ALTA por la actuación de un suiche mecánico.
-Las señales de entrada que manejan circuitos TTL deben tener transiciones relativamente
rápidas para una operación confiable. Si los tiempos de subida o de caída son mayores que
1 µs, hay posibilidad de ocurrencia de oscilaciones en la
salida.

cM S
Acrónimo de complementary Metal xide Semiconductor (Semiconductor
complementario de Óxido Metálico).
Utilizados por lo general para fabricar memoria RAM y aplicaciones de conmutación, estos
dispositivos se caracterizan por una alta velocidad de acceso y un bajo consumo de
electricidad. Pueden resultar dañados fácilmente por la electricidad estática.
La lógica cM S ha emprendido un crecimiento constante en el área MSI, mayormente a
expensas de TTL, con la cual es de directa competencia.
El proceso de fabricación del cM S es más simple que TTL y tiene una densidad de
empaque mayor, permitiendo por consiguiente más circuitería en un área dada y reduciendo
el costo por función.
cM S usa sólo una fracción de la potencia que se necesita para la serie TTL de baja
potencia (74L00) y es así apropiada idealmente para aplicaciones que usan potencia de
batería o potencia con batería de respaldo. La velocidad de operación de cM S no es
comparable aún con las series TTL más rápidas, pero se espera mejorar en este respecto.
La serie 4000A es la línea más usada de circuitos Integrados digitales cM S. contiene
algunas funciones disponibles en la serie TTL 7400 y está en expansión constante. Algunas
características más importantes de esta familia lógica son:
-La disipación de potencia de estado estático de los circuitos lógicos cM S es muy baja.
-Los niveles lógicos de voltaje cM S son 0 V para 0 lógico y + VDD para 1 lógico. El
suministro + VDD puede estar en el rango 3 V a 15 V para la serie 4000A, por lo que la
regulación de la fuente no es una consideración seria para cM S. cuando se usa cM S
con TTL, el voltaje de la fuente se hace 5 V, siendo los niveles de voltaje de las dos
familias los mismos.
-La velocidad de conmutación de la familia cM S 4000A varía con el voltaje de la fuente.
-Todas las entradas cM S deben estar conectadas a algún nivel de voltaje, preferiblemente
tierra o VDD. Entradas no usadas no pueden dejarse flotado (desconectadas), porque estas
entradas serían susceptibles al ruido. Estas entradas no usadas pueden también ser
conectadas a una de las entradas usadas, siempre y cuando no se exceda el fan-out de la
fuente de señal. Esto es altamente improbable debido al alto fan-out del cM S.

Diferencias mas importantes:

`? Los voltajes de alimentación son de 5V para los circuitos TTL y de 3 V a 15 V para


los circuitos cM S.
`? En la fabricación de los circuitos integrados se usan transistores bipolares par el
TTL y transistores M SFET para La tecnología cM S.
`? El circuito integrado cM S es de menor consumo de energía pero de menor
velocidad que los TTL.

·       

Una función de un Álgebra de Boole es una variable binaria cuyo valor es igual al de una
expresión algebraica en la que se relacionan entre sí las variables binarias por medio de las
operaciones básicas, producto lógico, suma lógica e inversión.
Se representa una función lógica por la expresión f = f (a, b, c,...)
El valor lógico de f, depende del de las variables a, b, c,...
Se llama termino canónico de una función lógica a todo producto o suma en la cual
aparecen todas las variables en su forma directa o inversa. Al primero de ellos se le llama
producto canónico y al segundo suma canónica. Por ejemplo sea una función de tres
variables f (a, b, c). El término abc es un producto canónico mientras que el término a + b +
c es una suma canónica.

El número máximo de productos canónicos o sumas canónicas viene dado por las
variaciones con repetición de dos elementos tomados de n en n. El número de productos o
sumas canónicas de n variables es por lo tanto 2n.

Para mayor facilidad de representación, cada termino canónico se expresa mediante un


número decimal equivalente al binario obtenido al sustituir las variables ordenadas con un
criterio determinado por un 1 o un 0 según aparezcan en su forma directa o complementada
respectivamente.
Los circuitos digitales operan en el sistema numérico binario, que implica que todas las
variables de circuito deben ser 1 o 0. El álgebra utilizada para resolver problemas y
procesar la información en los sistemas digitales se denomina álgebra de Boole, basada
sobre la lógica más que sobre el cálculo de valores numéricos reales. El álgebra booleana
considera que las proposiciones lógicas son verdaderas o falsas, según el tipo de operación
que describen y si las variables son verdaderas o falsas. Verdadero corresponde al valor
digital 1, mientras que falso corresponde a 0. Las tablas de verdad, llamadas tablas
booleanas, presentan todas las posibles combinaciones de entrada frente a las salidas
resultantes.

Los teoremas del álgebra de Boole son demostrables a diferencia de los del álgebra
convencional, por el método de inducción completa. Para poder realizar esto se emplean las
llamadas tablas de verdad que no son otra cosa que representaciones gráficas de todos los
casos que pueden darse en una relación y de sus respectivos resultados.

La tabla de verdad de una función lógica es una forma de representación de la misma en la


que se indica el valor 1 o 0 que toma la función para cada una de las combinaciones
posibles de las variables de las cuales depende. En la siguiente tabla se representa la tabla
de verdad de una función de tres variables. La deducción de la forma canónica de la
función por medio de la tabla de verdad resulta sencilla.

Si, para una determinada combinación de las entradas, la fusión toma el valor lógico 1, el
producto canónico de todos los posibles 2n, que vale 1 para dicha combinación, ha de
formar parte de la función. La deducción del producto canónico correspondiente es
inmediata asignando al estado 0 la variable inversa y al estado 1 la variable directa.

c ba f
0000
0011
0100
0111
1001
1010
1101
1111

o existe actualmente un criterio unico de minimizacion de la expresión de una función


lógica y además se prevé una gran evolución de este concepto debido a la cada día mayor
disponibilidad de sistemas funcionales complejos en circuitos integrados que permite
realizar cualquier función lógica.

circuitos Básicos

Los siguientes son pequeños circuitos digitales integrados cuyo funcionamiento se adapta a
la operaciones y postulados del álgebra de Boole . Los operadores o puertas lógicas mas
importantes aparecen en la siguiente tabla , junto a su nombre , símbolo mas extendido y
ecuación.

Simbolo Función Ecuación Lógica Tipos comerciales


Sumadora S = a+b Se fabrican en dos
entradas
( r)
Multiplicadora Y S = a.b Se fabrican en dos,
(AD) tres o cuatro
entradas
Inversora o S=ā Se fabrican en una
entrada
( T)
Sumadora egadora o S = a+b Se fabrican en dos,
( R) tres, cuatro o cinco
entradas
Multiplicadora S = ab Se fabrican en dos,
egadora o tres o cuatro, ocho,
Y(AD) doce o trece
entradas

Ahora pasaremos a especificar cada uno de los circuitos básicos que hemos resumido
anteriormente en la tabla.

circuito R
Es un dispositivo digital que entrega una salida baja cuando todas sus entradas son bajas, y
una salida alta cuando existe por lo menos un alto en cualquiera de sus entradas o en las dos
al mismo tiempo.
El signo (+) denota la función propia de una compuerta R y no se puede omitir, tampoco
debe confundirse con el signo más de la suma aritmética, a esta operación se le denomina
también suma lógica.

Es un circuito que tiene dos o más entradas y su salida es igual a la suma R de las
entradas. La figura siguiente muestra el símbolo correspondiente a una compuerta R de
dos entradas. Las entradas A y B son niveles de voltaje lógico y la salida S es un nivel de
voltaje lógico cuyo valor es el resultado de la operación R de A y B; esto es S = A+B, que
debe leerse como "S es igual a A o B"o "A o B es igual a S" y no como "S es igual a A más
B" En otras palabras, la compuerta R opera en tal forma que su salida es alta (nivel lógico
1)si la entrada A, B o ambas están en el nivel lógico 1.La salida de la compuerta R será
baja (nivel lógico 0)si todas sus entradas están en el nivel lógico 0 .

Esta misma idea puede ampliarse a más de dos entradas Por ejemplo si tuviéramos tres
entradas la tabla lógica que se muestra a continuación nos demuestra una vez más que la
salida 1 se dará en el caso de que una o más entradas sean 1.Este es el principio general es
el mismo que rige para compuertas R con cualquier número de entradas .

Mediante el uso del lenguaje del álgebra booleana , la salida x puede expresarse como X =
A + B + c, donde una vez debe hacerse hincapié en que el signo + representa la operación
R. Por consiguiente la salida de cualquier compuerta R se puede expresar como la suma
R de todas sus entradas.

A B c X=A+B+c
0 0 0 0
0 0 1 1
0 1 0 1
0 1 1 1
1 0 0 1
1 0 1 1
1 1 0 1
1 1 1 1

circuito AD

Una compuerta AD de dos entradas es un dispositivo lógico que entrega una salida alta
cuando todas sus entradas son altas y una salida baja cuando hay un alto en cualquiera de
sus entradas .

El signo (.) denota la función propia de una compuerta AD y se puede omitir, de modo
que da lo mismo si se coloca o no. A la función AD se le llama también producto lógico.

Es un circuito con dos o mas entradas, la salida de estas es igual al producto AD de las
entradas lógicas es decir S = A.B Es un circuito que opera en tal forma que su salida es alta
solamente cuando todas sus entradas son altas . En todos los otros casos la salida de la
compuerta AD es baja es decir 0,. Al igual que en el caso del circuito R también se
cumple que esta operación también se cumpla para más de dos entradas . En la figura que
se muestra a continuación se encuentra una tabla con tres entradas. cabe resaltar que la
salida de la compuerta es 1 solamente en el caso que A = B = c = 1. La expresión para la
salida sería la siguiente X =ABc.

Se debe tener cuidado a la hora de observar los símbolos para operar dado que como son un
poco parecidos podría haber una equivocación y obviamente esto sería realmente fatal si lo
que se busca es reducir o resolver el circuito.

A B c X=ABc
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 0
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 1

circuito  T
Esta operación se puede efectuar con una sola variable de entrada. En el caso de que la
variable fuera B si la sometemos a la operación  T el resultado sería X = Ā.Existen
varias formas de expresar esta operación una de ellas es: X es igual a la inversa de A o X es
igual a no A. Lo que indica la negación vendría a ser el simbolito que se encuentra encima
de la variable de entrada.

A este circuito también se le conoce con el nombre de inversor o complementador puesto


que también pudimos haber dicho Ā es el complemento de A.

En este circuito solo observamos dos casos cuando 1 se ha negado o complementado se


convierte en 0 y cuando 0 se ha negado o complementado se convierte en 1. A continuación
se muestra esto simbólicamente . Si lo quisiéramos representar en una tabla de
verdad sería de la forma siguiente:

A X= Ā
0 1
1 0

circuitos AD y  R

Una vez que se ha obtenida la expresión mínima de una función es necesario realizarla en la
practica mediante elementos físicos. El diseño de puertas lógicas con transistores en un
principio y la posterior aparición de los circuitos ha hecho que las puertas AD y  R
sean las mas utilizadas en la realización de las funciones lógicas Se ha demostrado que las
funciones AD y  R pueden realizar cualquiera de las tres funciones elementales
suma, producto e inversión.

Par realiza con puertas AD (  R) la expresión mínima de la función obtenida por el
método tabular o el método numérico, se aplicaran las siguientes reglas cuya validez se
deduce de los postulados y teoremas existentes.

a.? Se aplican a la expresión global de la función dos inversores con lo cual la misma
queda invariable.
b.? Si la operación más externa es una suma (producto)lógica, se opera una de las
inversiones aplicando el Teorema de Morgan y si es producto (suma) no se operan
ninguna de las dos.
c.? Si en el interior de la expresión existen sumas (producto) lógicas, se aplican a cada
una de ellas dos inversiones y se opera una de ellas par convertirla en el inverso del
producto (suma).
d.? Se continúa realizando esta operación hasta que todas las sumas (producto)hayan
llegado convertidas en inversos de productos (sumas).

Las reglas par realizar cualquier expresión con puertas AD no son iguales a las de la
puerta  R sustituyendo la palabra suma por producto, lo cual se ha indicado incluyendo
la palabra suma entre paréntesis en las reglas que acabamos de indicar.
^ c   c 

Los circuitos internos utilizan los chips, por ser más fiables y económicos. Una de sus
finalidades corresponde al funcionamiento del encendido totalmente electrónico; en donde
por medio de la UcE (Unidad central Electrónica) va a calcular el momento de encendido
correcto para todos los estados de servicio; entre los cuales tenemos:

`? Régimen r.p.m. motor y posición PMS que le envían los sensores.


`? Presión en colector Admisión medido por el Transmisor ó Resistencia PTc.
`? Temperatura motor enviada por el Transmisor ó Resistencia inversa Tc.
`? Posición mariposa según la posición del reóstato en eje mariposa.

componentes Digitales
Muchas veces, en la etapa de diseño de un circuito digital, se requiere utilizar una
compuerta. Utilizar un circuito integrado y sólo disponer de una compuerta de éste es muy
ineficaz. Para evitar este problema realizaremos algunos dispositivos digitales con
componentes discretos y/o con otros dispositivos, con el fin de optimizar algunos circuitos.

La primera compuerta lógica que fabricaremos con componentes discretos será la  T.


Algunos esquemas posibles son los siguientes:

 T:
El primer circuito es el más simple y el más usado. El transistor es cualquier transistor
pequeño. R1 es de 10k, mientras que R2 adopta un valor de 1k . Vcc es la tensión de
alimentación del circuito. Esta compuerta es útil en sistemas tanto TTL como cM S.

El segundo circuito, que es del tipo cM S, es un poco más complicado, pero su respuesta
es casi igual al de una compuerta del tipo cD4XXX. con lo cual debe ser utilizado en
circuitos con grandes exigencias a nivel de lógica.

AD:

La compuerta AD se realiza de la siguiente manera:


uevamente, el primer circuito es el más utilizado y el más versátil. Los diodos son
cualquier diodo pequeño y la resistencia es de 10k. Sin embargo, el segundo ofrece
características mucho más similares a las de un circuito integrado. Para agregar más
entradas a la compuerta, basta sólo colocar tantos diodos en paralelo con D1 y D2 como
entradas adicionales se requiera. Aquí se observa una nueva ventaja de la "fabricación" de
compuertas: es perfectamente factible realizar una AD ó una R con 30 ó 40 entradas,
algo muy difícil de conseguir en un circuito integrado convencional.

R:

De forma similar a las AD las compuertas R se crean de la siguiente manera:

De nuevo aparece el compromiso entre la versatilidad y facilidad o la similitud de respuesta


entre ambos diseños.

Las compuertas AD,  R, X- R, X- R surgen de la combinación de los tres diseños


anteriores.

Si bien, como se explicó arriba, realizar una compuerta con componentes discretos es útil
en algunas circunstancias, en otras es necesario crear un componente digital a partir de
otros. Por ejemplo: si se dispone de un circuito integrado con 4 compuertas AD, del que
se utilizan 3 y se requiere una compuerta " T", no hace falta colocar otro cI con una
compuerta  T es posible utilizar la compuerta AD como una  T.
Se pueden fabricar unos componentes con otros, por ejemplo:

‡ compuerta  T con AD:

‡ compuerta  T con  R:

‡ compuerta AD con  R:

‡ compuerta AD con  R:

‡ compuerta R con AD:


‡ compuerta  R con AD:

También podría gustarte