Está en la página 1de 9

lOMoARcPSD|9569238

Segunda Entrega sistemas digitales y ensambladores

Sistemas Digitales (Politécnico Grancolombiano)

StuDocu is not sponsored or endorsed by any college or university


Downloaded by Daniela Sofía *Wilson* (reunionvirtualjardin2021@gmail.com)
lOMoARcPSD|9569238

SEGUNDA ENTREGA
Sistemas digitales y ensambladores

Sistemas digitales y ensambladores


Politécnico gran colombiano

Downloaded by Daniela Sofía *Wilson* (reunionvirtualjardin2021@gmail.com)


lOMoARcPSD|9569238

1. Celda de almacenamiento de un bit para una memoria RAM utilizando cerrojos (latches).

Para diseñar el cerrojo hacemos uso del cerrojo SR básico, agregamos compuertas para
hacer que un dato de entrada en 1 habilite S y deshabilite R, con esto el cerrojo se vuelve un
cerrojo D. Agregamos entradas de lectura, escritura, selección para poder habilitar y
deshabilitar la lectura/escritura y una entrada de borrar (Clr) para iniciar la celda en cero. El
circuito resultante se muestra a continuación:

Downloaded by Daniela Sofía *Wilson* (reunionvirtualjardin2021@gmail.com)


lOMoARcPSD|9569238

2. Diseño Celda de 4 bits (nibble)

Para construir la celda de 4 bits empleamos 4 cerrojos de 1 bit y unimos las entradas de
habilitación y borrado, conectando todas las entradas a 4 pines de entrada y las salidas a 4
pines de salida. Agregamos una entrada de habilitación que permite habilitar y deshabilitar
el funcionamiento del circuito completo. El circuito resultante se muestra a continuación:

Downloaded by Daniela Sofía *Wilson* (reunionvirtualjardin2021@gmail.com)


lOMoARcPSD|9569238

3. Diseño matriz de memoria de 4x4

Para simplificar las conexiones necesarias en la memoria 64x4, diseñamos un circuito de


matriz 4x4. Esta matriz usa 4 celdas de 4 bits y permite seleccionar cada nibble
individualmente usando 4 entradas de selección, una para cada celda. Las salidas de todos
los nibbles se combina para tener una sola salida de 4 bits. El circuito resultante se muestra
a continuación:

Downloaded by Daniela Sofía *Wilson* (reunionvirtualjardin2021@gmail.com)


lOMoARcPSD|9569238

4. Diseño de matriz de memoria de 32x4

Para hacer el circuito de 64x4 necesitaríamos conectar 16 circuitos de matriz de 4x4, con lo
cual se complicaría bastante la conexión de las entradas y salidas. Para seguir simplificando
el diseño, hacemos otro circuito intermedio, esta vez combinando 8 matrices de 4x4, con
esto obtenemos una matrix de 32x4. Una vez más, hacemos que cada celda de 4 bits pueda
ser seleccionada individualmente por lo que es circuito tiene 32 entradas de selección
además de todas las entradas usuales de datos, escritura, lectura, habilitación y borrado. Al
igual que en la matriz de 4x4, las salidas de todos los subcircuitos se combinan mediante
compuertas OR para generar una salida de 4 bits única. El circuito resultante se muestra a
continuación:

Downloaded by Daniela Sofía *Wilson* (reunionvirtualjardin2021@gmail.com)


lOMoARcPSD|9569238

5. Diseño de matriz de memoria de 64x4


Para este último circuito, combinamos dos matrices de 32x4 y usamos los circuitos de
decodificador y de conversión a 7 segmentos previamente diseñados para tener una entrada
de dirección de 6 bits y entradas de habilitación de chip (CS), habilitación de escritura
(WE) y habilitación de lectura (OE). El circuito resultante se muestra a continuación:

Downloaded by Daniela Sofía *Wilson* (reunionvirtualjardin2021@gmail.com)


lOMoARcPSD|9569238

6. Circuito de prueba de la matriz de memoria de 64x4

Para probar el funcionamiento de la matriz de 64x4, conectamos el elemento de memoria a


el conversor de 7 segmentos diseñado con anterioridad, conectando un display de 7
segmentos a las salidas de éste para visualizar los datos en memoria. Agregamos las
entradas necesarias y un botón de borrado para inicializar el circuito de memoria. El
circuito resultante se muestra a continuación:

Downloaded by Daniela Sofía *Wilson* (reunionvirtualjardin2021@gmail.com)


lOMoARcPSD|9569238

Referencias

Tutoriales Ingenieria. (2016). Sistemas Electrónicos: LATCH. abril 12 2019, de YouTube


Sitio web: https://www.youtube.com/watch?v=MW0Sw85wRcc

Andres Iborra. (2013). Tema 1. Circuitos digitales. Latches (5/8). abril 16 2019, de
YouTube Sitio web: https://www.youtube.com/watch?v=GIhuLGEUe2M

Agustin Borrego. (2013). Logisim - Memorias RAM y ROM. abril 12 2019, de YouTube
Sitio web: https://www.youtube.com/watch?v=GIhuLGEUe2M

Jimmy Osores,. (2012). Latches y flip flops. abril 12 2019, de SlideShare Sitio web:
https://es.slideshare.net/otmolllllll/latches-y-flip-flops

Downloaded by Daniela Sofía *Wilson* (reunionvirtualjardin2021@gmail.com)

También podría gustarte