Está en la página 1de 21

Edgar Izquierdo, PhD.

eizquier@espol.edu.ec
2
✓ Realizar conversión de un Flip Flop a otro

✓ Realizar aplicaciones de los Flip Flops

3
Consiste en transformar un FF “original” a otro “deseado”. Hay que
encontrar un circuito combinatorial que convierta las entradas del FF
deseado en salidas que se conectan a las entradas del FF original.

Procedimiento:
1.-Escribir la tabla característica del FF deseado.
2.- Considerar tantas columnas como entradas tenga el FF original.
3.- Llenar las columnas con la tabla de excitación del FF original.
4.- Minimizar e implementar.
4
5
6
Tabla de excitación

7
8
Ejemplo:
Suponga que dispone de un Flip Flop “HM”, cuya tabla característica se
indica a continuación. Convierta el Flip Flop “HM” en un Flip Flop “JK”

9
Primero hay que encontrar la tabla de excitación del FF “HM”:
Para la combinación “0 1” en Qn y Qn+1
no se puede generalizar el resultado en
una sola expresión. Hay que
escoger una de las formas que
represente el cambio en Qn de 0 a
1.
Luego, se escribe la tabla característica del FF deseado agregando dos columnas
para H y M y llenándolas con la tabla de excitación descrita arriba:

10
11
Al ser asincrónicas, no dependen del CLK, por lo que ésta tienen mayor
prioridad que cualquier otra señal de entrada:
Clear ( Reset ):

Preset ( Set ):

12
Un FF D típico tiene las dos entradas asincrónicas.

Las señales CLR y PR no pueden ser verdaderas al mismo tiempo (ambas en


voltaje bajo). Solo cuando ambas son falsas (nivel H), el Flip Flop opera
normalmente bajo el comando de la señal de RELOJ.
13
Registros.- Dispositivo multibits que sirven para almacenar, manipular y
utilizar información.
Los registros se clasifican por el tipo de entrada que tienen.

Registro Paralelo (de Sostenimiento)


Cada Flip Flop procesa a la salida
un bit. El Registro paralelo es
capáz de procesar n bits de
información.
En el instante del flanco positivo
de Reloj, el valor de la entrada
“A” se almacena en la salida
“R”.
Incluye una señal de CLEAR
(Reset) asincrónica.

14
Como ejemplo, se
presenta la construcción de un
registro paralelo de 4 bits.
Para cada bit se tiene un Flip
Flop tipo D, de manera que las
entradas pasen a las salidas, en
el momento de los flancos
positivos de reloj.

15
Acumulador
Es un circuito secuencial construido en base a sumadores y registros
paralelo. Su propósito es que en el registro se contabilice el valor acumulado
del mismo registro más algún dato.

En cada flanco de reloj, el resultado


de la suma se carga a la salida del
registro, permitiendo que al siguiente
flanco el nuevo valor a cargar sea el
valor acumulado de la suma anterior
mas el Dato.
Se puede utilizar en conteos de
datos para aplicaciones en
personas, precios, etc.

16
Aquí se presenta la simulación de un acumulador, usando MAX PLUS II, de un
circuito acumulador con RESET asincrónico.

17
Registro de Desplazamiento ( serie )

En un registro serie, el valor de un bit se


Desplaza hacia los otros bits. Esto se logra
haciendo que la salida de un FF alimente a la
entrada “D” del siguiente:

18
19
Incorpora en un solo circuito integrado, los modos de operación
de los registros (paralelo y serie). EL 74194 es de 4 bits y el 74198
de 8 bits.

Las entradas de
modo definen el
funcionamiento del
Registro Universal :

20
21

También podría gustarte