0% encontró este documento útil (0 votos)
228 vistas1 página

Ejercicios de Direccionamiento en Microprocesadores

Este documento presenta 5 ejercicios sobre direccionamiento de memoria y mapeo de dispositivos para diferentes microprocesadores. Los ejercicios piden realizar el mapeo de memoria, diagrama de conexión y decodificador requerido para asignar espacios de memoria específicos a memoria ROM, RAM y periféricos de acuerdo a las restricciones dadas, como el tamaño de las memorias disponibles y las líneas de control permitidas.

Cargado por

Daniel Perez
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd
0% encontró este documento útil (0 votos)
228 vistas1 página

Ejercicios de Direccionamiento en Microprocesadores

Este documento presenta 5 ejercicios sobre direccionamiento de memoria y mapeo de dispositivos para diferentes microprocesadores. Los ejercicios piden realizar el mapeo de memoria, diagrama de conexión y decodificador requerido para asignar espacios de memoria específicos a memoria ROM, RAM y periféricos de acuerdo a las restricciones dadas, como el tamaño de las memorias disponibles y las líneas de control permitidas.

Cargado por

Daniel Perez
Derechos de autor
© © All Rights Reserved
Nos tomamos en serio los derechos de los contenidos. Si sospechas que se trata de tu contenido, reclámalo aquí.
Formatos disponibles
Descarga como PDF, TXT o lee en línea desde Scribd

FUNDACIÓN

UNIVERSIDAD DEL
NORTE
División de Ingenierías
Departamento de Ingenierías
Eléctrica y Electrónica

EJERCICIOS DE DIRECCIONAMIENTO
Asignatura Microprocesadores
Prof. Ing. Diego Gómez, M.Sc.

Nota: En todos los ejercicios se contempla el uso de microprocesadores de 8 bits.

1. Se tiene un microprocesador cuyo bus de direcciones consta de 16 líneas. Realice


el direccionamiento, mapa de memoria y diagrama de conexión (derivando el
decodificador de memoria) si se va a utilizar:
• 1 Memoria ROM de 3KBytes
• 1 Memoria RAM de 2KBytes
• Periféricos de 128Bytes
La única restricción es que en el mercado sólo se consiguen memorias ROM de
1Kbye. Utilice la mínima cantidad de líneas de control

2. Para un microprocesador de 8 líneas en el bus de direcciones, realice el


direccionamiento, mapa de memoria y diagrama de conexión (derivando el
decodificador de memoria) si se va a utilizar:
• Memoria ROM de 128 Bytes
• Dos Memorias RAM, una de 64 y otra de 32 Bytes
• Periféricos de 32 Bytes

3. Para un microprocesador de 8 líneas en el bus de direcciones, realice el


direccionamiento, mapa de memoria y diagrama de conexión (derivando el
decodificador de memoria) si se va a utilizar:
• Memoria ROM de 64 Bytes
• Memoria RAM de 32 Bytes
• Periféricos de 16 Bytes
El mapa de memoria debe quedar en ése mismo orden (primero ROM, luego RAM
y finalmente Periféricos) y las líneas de control que debe utilizar son A7 y A6

4. Para un diseño en particular se necesita una memoria ROM de 2KBytes, se va a


utilizar un microprocesador Z80 y además dos memorias RAM de 512Bytes. Los
periféricos necesitan 64 posiciones de memoria. Realice el mapa de memoria y
diagrama de conexión si sólo posee memorias ROM de 1K x 4. Las líneas de
control deben ser A15 y A14

5. Para un microprocesador con 16 líneas en el bus de direcciones, realice el


direccionamiento, mapa de memoria y diagrama de conexión (derivando el
decodificador de memoria) de forma que no quede espacio de memoria entre
dispositivo y dispositivo. Se van a utilizar:
• 2 Memorias ROM de 512Bytes
• 1 Memoria RAM de 256Bytes
• Periféricos de 64Bytes.

También podría gustarte