Está en la página 1de 1

UNIVERSIDAD DE SAN BUENAVENTURA

FACULTAD DE INGENIERÍAS
Asignatura: Arquitectura de Sistemas de Microproceso (78328 - 1) Semestre: VI
Profesor: Carlos Héctor Cruz Vergara.

Nombre: . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Código: . . . . . . . . . . . . . . . .

NOTAS:
 En todos los casos, haga dibujos claros y grandes.
 Tenga cuidado con el orden y la pulcritud.
 Escriba lo que quiera decir, NO de nada por hecho.
 Para cada punto presente todo el procedimiento de solución

Primer Parcial. ¡Cuaderno abierto!

Parte I. 2.0 puntos. 20 min.


a) ¿Porque se debe NO se debe multiplezar el bus de direcciones?
b) Que hace el procesador en el ciclo de Fetch.
c) Cuál es la importancia del vector de reset.
d) ¿Qué relación hay entre el PC y la ROM?
e) Qué es un procesador escalar.

Parte II. 3.0 puntos. 140 min.


1) 1.5 puntos: Diseñe un banco de memorias RAM para aumentar la capacidad de almacenamiento
con los integrados: un 62C256, dos 62C128 y tres 62C64.

2) 1.5 puntos: Diseñar un circuito secuencial con base en memorias ROM para generar la secuencia:
101011.

También podría gustarte