Está en la página 1de 2

SISTEMAS DE LOGICA SECUENCIAL

DEBER 4

NOTA: SE REALIZA EN SU CUADERNO, EN UN APARTADO PARA DEBERES, O


BIEN UTILIZA UN FOLDER DONDE ESTARAN SUS DEBERES.
1. El diagrama de tiempos muestra el reloj que se aplica simultaneamente a los dos FF siguientes,
se activan por flanco de subida, complete el diagrama proporcionado.

E
l

2. El Estado de un circuito Secuencial es:


a) Una combinación cualquiera de las variables internas
b) Una combinación cualquiera de las variables de entrada
c) Una combinación cualquiera de las variables de salida
d) Ninguna de las anteriores.

3. Un biestable JK asíncrono no tiene aplicación práctica porque:


a) Cuando J = 1 y K = 0, la salida Q fluctúa entre 1 y 0.
b) Cuando J = 0 y K = 0, la salida Q es siempre 0.
c) Cuando J = K = 1, la salida Q fluctúa entre 1 y 0.
d) Ninguna de las anteriores.
4. Los registros de desplazamiento serie-serie:
a) Se puede construir con biestables SR síncronos por nivel.
b) Se puede construir con biestables SR master-slave.
c) Se puede construir con biestables JK haciendo J = K = 1.
d) Ninguna de las anteriores.

5.Consulte el manual TTL y diga cuales circuitos integrados contienen FF JK


disparados con filo de disparo negativo.

6. La figura siguiente muestra un típico contador del tipo_____


a)Gray
b)Jhonnson
c)anillo
d)ascendente

También podría gustarte