Está en la página 1de 7
INSTITUTO POLITECNICO NACIONAL ESCUELA SUPERIOR DE INGENIERIA MECANICA Y ELECTRICA % DEPARTAMENTO DE INGENIERIA EN COMUNICACIONES Y ELECTRONICA PRACTICA 1 MEDIDOR DE PERIODO IMPLEMENTADO EN UN CPLD OBJETIVO: Que el alumno se familiarice con la programacién orientada a hardware mediante la implementacion de un medidor de periodo descrito en VHDL. EVALUACION: Para la evaluacién de la prictica se consideraré: 1, Funcionalidad del medidor. VHDL. 3. Evaluacién oral sobre la prictica. 4, Estilo de programacién, NOTA: Para la evaluacién de la prictica no es necesario presentar un reporte. DESCRIPCION DE LA PRACTICA: La prictica consiste en la realizacién de un medidor de periods en microsegundos. La medicién se mostrar en 4 displays de 7 segmentos de Anodo comin multiplexados. La lectura minima es 1 microsegundo y la maxima de 9999 microsegundos. CONDICIONES: Cada equipo debe de presentar un cédigo VHDL notoriamente distinto al de los dems equipos y debe de demostrar que su cédigo funciona (No es vilido presentar CPLDs previamente configurados). El cireuito se probard (generador de sedi) con una tarjeta Spartan 3E_previamente configurada por el profesor. Es obligatorio trabajar en equipo de 2 personas. ‘Sélo esti permitido utilizar programacién por integracién de entidades, programacién jerirquica y Core Generator. Se puede utilizar cualquier CPLD, aunque se recomienda el uso de una tarjeta Cool Runner 2 de Xilinx. FECHA LIMITE DE ENTREGA: 18/05/2015 INSTITUTO POLITECNICO NACIONAL ESCUELA SUPERIOR DE INGENIERIA MECANICA Y ELECTRICA . DEPARTAMENTO DE INGENIERIA EN COMUNICACIONES Y ELECTRONICA PRACTICA 2 IMPLEMENTACION DE LEDS VIRTUALES A TRAVES DE UN MONITOR XGA OBJETIVO: Que el alumno incremente su experiencia con Ia programacién orientada a hardware (VHDL), mediante la implementaciin de LEDs virtuales en un monitor XGA. EVALUACION: Para la evaluacién de la practica se considerard: 1. Funcionalidad de la préctica. 2. Descripcién de Hardware. 3. _Evaluacién oral sobre la préctica, 4. Estilo de programacién NOTA: Para la evaluacién de Ia préctica no es necesario presentar un reporte. DESCRIPCION DE LA PRACTICA: La prictica consiste en la implementacién de 4 LEDs virtales en un monitor XGA. Los LEDs deben de ser cuadrados, de color blanco cuando estin apagados y verde cuando estén encendidos. El encendido y apagado de los LEDs se hace con 4 interruptores de pulso. El fondo de la pantalla debe de ser negro. La préctica se realiza con un FPGA el cual debe generar Ia seftal de video (XGA). CONDICIONES: Cada equipo debe de presentar un cédigo VHDL notoriamente distinto al de los dems equipos y debe de demostrar que su cédigo funciona, El cireuito se probars con un monitor de video con resolucién nativa XGA o superior. Es obligatorio trabajar en equipo de 2 personas. Sélo esta permitido utilizar programacién jerarquica y Core Generator. ‘Se puede utilizar cualquier FPGA, aunque se recomienda el uso de una tarjeta “Spartan 3E Starter Board” de Xilinx. FECHA LIMITE DE ENTREGA: 25/05/2015 INSTITUTO POLITECNICO NACIONAL ESCUELA SUPERIOR DE INGENIERIA MECANICA Y ELECTRICA DEPARTAMENTO DE INGENIERIA EN COMUNICACIONES Y ELECTRONICA PRACTICA 3 CODIFICADOR/DECODIFICADOR DE AUDIO OBJETIVO: Que el alumno incremente su experiencia en programacién orientada a hardware, @ través del uso de interfaces digitales con un ADC y un DAC. EVALUACION: Para la evaluacién de la préctica se consideraré Funcionalidad de la prictica. Descripcidn de Hardware. Evaluacién oral sobre la prictica. Estilo de programacién. PeRe NOTA: Para la evaluacién de la prictica no es necesario presentar un reporte. La préctica consiste en la implementacién de un DESCRIPCION DE LA PRACTICA: ‘be acondicionarse de manera analégica para la codificador/decodificador de audio. El audio det éntrada de un ADC, entonces el ADC envia al FPGA la informacién de audio de manera digital y gate tiltimo codifica los datos de acuerdo a una lave de cifrado de 8 bits. La salida de datos del Codiffcador y entrada de datos del decodificador deben tener una terminal. El decodificador recibe ta sefal y decodifica la sefial digital basado en Ia Have de cifrado de 8 bits (interruptores deslizables) para finalmente enviar los datos a un DAC, cuya salida analégica se conecta a un altavoz a través de un amplificador de audio. CONDICIONES Cada equipo debe de presentar un cédigo VHDL notoriamente distinto al de os demés equipos y debe de demostrar que su cédigo funciona. Se debe implementar un acondicionador de sefaly un amplificador de audio para esta préctica, Es obligatorio trabajar en equipo de 2 personas. Sélo esté permitido utilizar programacién jerarquica y Core Generator. cualquier FPGA, aunque se recomienda el uso de una tarjeta “Spartan 3E Starter Se puede utili Board” de Xilinx. FECHA LiMITE DE ENTREGA: 08/06/2015 INSTITUTO POLITECNICO NACIONAL ESCUELA SUPERIOR DE INGENIERIA MECANICA Y ELECTRICA, DEPARTAMENTO O& INGENIERIA EN COMUNICACIONES Y ELECTRONICA PRACTICA 4 INTRUMENTO VIRTUAL CON 2 SENSORES Y DAQ OBJETIVO: Quc ct alunno aprenda a trabajar con las estrcturas bisicas de progranacidn en le {nstrumentacion vial mediante el uso de Labview y una tarjeta de adquisici. EVALUACION: Para la evaluscidn dela prictca se considera Fncionalidad del instrumento vital Estructura del diagrama de bloques de programacién. Evaluacign orl sobre el instrumento virtua Disefo del panel frontal det instrumento virtual Funciones especiales agregadas al instrument, NOTA: Para la evaluacin de la peti no es necesario presentar un reports DESCRIPCION DE LA PRACTICA: La prictica consist en la realizaci6n de un instrumento Pec tay cn 2 sesores cualesquicr. Las sefises de los sensores deben coneciarse a una USaa de adguisicgn ya sen de manera directa 0 2 ravés de un acondicionador d= seal EL cae evca debe mostar al menos 2 mediciones directas y una indirecta, por ejemplo: con los ae LM3S p HINS6O2L, se muestra Ia temperatura, la humedad relativa(mediciones directs) J el punto de roco (medicién indirect). ‘CONDICIONES: Se puede utilizar culauer tarjeta de adgusicin comercial. Se suger una tarjeta de adausicén ‘de National Instruments (USB6008, MyDAQ, MyRIO) o Keithley. ‘se debe de realizar el instrument virtual como proyecto y debe de ineluir subvis, Es obligatoro trabajar en equipo de 2 personas. tos sensores pueden ser analégicos 0 digitales, siempre y cuando sean compatibles con Ia tarjeta de adquisicion elegida Los scnsoreselegidos no deben de coincidir con ls de otro equipo. FECHA LIMITE DE ENTREGA: 15/06/2015 INSTITUTO POLITECNICO NACIONAL ESCUELA SUPERIOR DE INGENIERIA MECANICA Y ELECTRIC DEPARTAMENTO DE INGENIERIA EN COMUNICACIONES ¥ ELECTRONICA PRACTICA & CONTROL DE UN PROCESO CON 2 SENSORES, UN ACTUADOR, Y UNA DAQ OBJETIVO: Que 1 ahumno aprenda 2 trabajar con las estructures de prosremaret de ante el uso de Labview y una tarjeta dé complejidad media en a instrumentacién virwal, medi adquisicisn EVALUACION: Para Ia evaluacisn de la prictica se considerart: Funcionalidad del instrumento virtual Estructura del diagrama de bloques de programacin. Evaluacién oral sobre el instrumento virtual Diseiio del panel frontal del instrumento virtual. Funciones especiales agregadas al instrumento. NOTA: Para la evatuacién de Ia prictica no es necesario presentar un reports DESCRIPCION DE LA PRACTICA: La prictica consist en la realizacion de 8 OCESS ae tipo industrial basado en 2 sensores y un actuador cualesquiers, as sefiales de los sensores ¥ el pe ae deben conectarse a una tarjeta de aduisicin ya sea de manera direcis © a través de un scriteronador de sefal. El coniol de proceso debe mostrar claramente ins ‘mediciones de 10s scree esatus del actuador. Ademds de os indicadores en tempo real. ef insrumenio debe spastrar almacenar en un archivo el historia de las mediciones. CONDICIONES: Se puede utilizar cualquier de National Instruments (USBF se debe de realizar el instrumento virtual como proyecto y debe de incluir subvis. tarjeta de adquisicin comercial. Se sugiere una tarjeta de adquisicibn 16008, MyDAQ, MyRIO) o Keithley. Es obligatorio trabajar en equipo de 2 personas. Los sensores pueden ser analégicos 0 digitales, sempre y cuando sean compatibles con Ia tarjeta de adquisicién clegida Se pueden utilizar fos sensores de fa prictica otro equipo. pasada, siempre y cuando no coincidan con los de FECHA LIMITE DE ENTREGA: 29/06/2015 INSTITUTO POLITECNICO NACIONAL ESCUELA SUPERIOR DE INGENIERIA MECANICA Y ELECTRICA DEPARTAMENTO DE INGENIERIA EN COMUNICACIONES Y ELECTROMIOA PRACTICA 6 CONTROL DE UN PROCESO CON 2 SENSORES, UN ACTUADOR, Y UN MCU CONECTADO A TRAVES DE VISA. OBJETIVO: Que el alumno sprenda a trabyjar con los comunicacion USB-RS232, mediante el uso de VISA y unm tarjeta de ‘micracontrolader. + instruments virunles pats I ilo asl en EVALUACION: Para la evaluacin de le prictca e considera Funcionalidad del insumento virtua. Estructura del diagrama de bloques de programacién raluaciin oral sobre el instrumento virtual i del panel frontal del instrumento viet uneiones especiales agregadas a instrumento i 2 3 4 5 xcidn de ln prctica noes necesaro presenlar un report NOTA: Pata Ia eval ftica consste en Ia ceafizacin de un proces de iuiera, Las sefales de lox sensores ¥ 6b ide manera directa 0 através de un te law medicianes de low fl instrumiento debe DESCRIPCION DE LA PRACTICA: La pri ipo industrial basado en 2 sensores y un actuador cuales eiuador deben conectarse un mierocontrolador (MCU) ya sea dtcondietonador de sefal, El contol de proceso debe mostrar clarament ido. Adem de los indicadores en tiempo re hivo el historia! de las mediciones, asl como publicar lax mostrar y almacenar en un arc ediciones en una red local aravés de WiFi ICION + cualquier misocontrolador. Se sugiere el uso de tarjetas de desarrollo (Vreedom, Se puede ut LLaunchPad, PICDEM, etc.) ‘Se debe de realizar el insrumento virtual como proyecto y debe de incluir subvis, Es obligatoro trabajar en equipo de 2 personas. Los sensores pueden ser analdgicos o digitale, siempre y cuando sean compatibles con la tarjeta de adquisicion elegida Se pueden utilizar los sensores de las prictcas anteriores, siempre y cuando no coincidan con tox de otro equipo. FECHA LIMITE DE ENTREGA: 13/07/2015 4 oe omure POLITECNICO NACIONAL RIOR DE INGENIERIA MECANICA Y ELECTRICA ‘DEPARTAMENTO DE INGENIERIA EN COMUNICACIONES ¥ ELECTRONICA PROYECTO 2 IMPLEMENTACION DE 16 LEDS VIRTUALES EN 3 MONITORES XGA OBJETIVO: Que e! alumno demueste en la prctica, fos conocimientos adquiridos en le unidad de aprendizaje “insteumentacin III" y que se Familiarice eon la forma y ritmo de trabajo real con lun proyecto que le ayude # ser mis competiivo en el érea de la instrumentaciéa virtual y el ‘manejo de dispositivos ligios programables como los FPGA. EVALUACION: Para la evaluacin de la prctica se considers 1, Funcionalad del proyecto. 2. Programacisn (Labview y/o VHDL). 3. Evaluacign oral sobre el proyecto. 44. Presentacin del proyecto 5. Reporte eserto del proyecto. Valor: 100% del creer parcial DESCRIPCION DEL PROYECTO: £1 proyecto consiste en la implementaciin y prueba de 12 LEDs virtuales denro de 3 monitores XGA (1024x768, 60H). Cada monitor contene + leds los ‘cuales deben scr de color Blanco cuando estén apagados y de color rojo para el primer monitor. erde para el segundo » azul para el ‘ercero cuando estén encendidos. Los leds pueden ser cudrados 0 circulares. El fondo de pantalla es negro. Los leds se controlan mediante botones de £1 FPGA debe de generar las 3 seRales de video a mismo piso yo interrupores deslizables, tempo. CONDICIONES. Se debe de trabajar en equipo. ‘Se puede utilizar cualquier FPGA, aunque se recomienda el uso de una tarjeta “Spartan 3E Starter Kit” de Xilinx Se debe de hacer una tarjeta de circuito impreso para implementar 2 puertos VGA de salida con Capacidad de B colores cada uno. Sila tarjeta de desarrollo utlizada no euenta con puerto VGA. se Aiche de hacer la placa para 3 puerios VGA. El equipo reportar al prfesor de los avances del proyecto semanalmente El profesor fangird como un asesor de proyecto fs alunos rom01s FECHA LIMITE DE ENTREGA:

También podría gustarte