Está en la página 1de 7

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

FACULTAD DE INGENIERÍA ELÉCTRICA


Y ELECTRÓNICA

TEMA:
Niveles de voltaje en TTL.
Circuitos Lógicos.
Habilitación / inhabilitación.

CURSO:
Circuitos Digitales I

CICLO:
V Ciclo

HORARIO:
Martes 12 pm – 2 pm

ALUMNO:
ROMERO LEÓN, Jefferson Richard John

CÓDIGO:
09190082

PROFESOR:
Oscar Casimiro Pariasca.
Informe Final
LABORATORIO DE CIRCUITOS DIGITALES I
I. TEMA
Niveles de voltaje en TTL. Circuitos lógicos básicos. Habilitación /
inhabilitación.

II. OBJETIVOS
 Verificar y medir los niveles de voltaje en TTL.
 Verificar la tabla de diversos circuitos lógicos básicos TTL.
 Verificar la habilitación / inhabilitación de puertas lógicas.

III. MATERIAL Y EQUIPO UTILIZADO


o TTL 7400, 7402, 7404, 7408, 7432, 7486.
o Leds
o Diodo de cristal
o Resistencias
o Fuente de voltaje
o Multímetro
o Osciloscopio
o Generedor de pulsos

IV. PROCEDIMIENTO
1. Niveles lógicos en TTL:
a) Implementar, utilizando el 74LS04, el circuito mostrado en la
figura. Aplique un nivel de voltaje alto (5 V) a la entrada del primer
inversor, mida y anote los voltajes de entrada y de salida de cada
inversor. Compare con los niveles lógicos de la familia TTL. Repita
el procedimiento alimentando el primer inversor con un nivel
lógico bajo (0 V) ¿Qué se observa en el led?
Para una entrada de 5 V se tiene:
1A: 5 V 1Y: 0.172 V
2A: 0.172 V 2Y:4.713 V
3A: 4.713 V 3Y: 0.068 V
El led se enciende.

Para una entrada de 0 V se tiene:


1A: 0 V 1Y: 4.713 V
2A: 4.713 V 2Y: 0.987 V
3A: 0.987 V 3Y: 2.145 V
El led está apagado.

b) Implementar, con el 74LS04, el circuito mostrado. Aplicar un


voltaje de entrada Vin y observe el voltaje de salida Vout. En el
instante que Vout supera el umbral de nivel alto, mida el voltaje de
entrada.
Continuar aumentando Vin hasta que Vout llega hasta el nivel de
umbral bajo. Medir el voltaje Vin correspondiente. Tenga cuidada
que Vin no sobrepase los 5 V.
Aplicar un voltaje de entrada Vin = 5 V y medir el voltaje de salida
Vout. En el instante que Vout supera el umbral de nivel bajo, mida el
voltaje de entrada.

Vin (V) Vout (V)


0 4.55
0.8 4.55
2.5 0
5 0
2. Curvas características de transferencia de voltaje: Obtener la curva
de transferencia Vi – Vo para la compuerta inversora mostrada.
Considere R = 390 Ω y R = 3.9 kΩ. Utilice el modo x – y del
osciloscopio, grafique las formas de onda obtenidas y verifique los
valores VIH, VOL, VIL, VOH.

Se obtiene la siguiente gráfica:

Se tiene:
VIH: 0.5 V
VOL: 0.4 V
VIL: 1 V
VOH: 3.75 V

3. Tabla de verdad: Obtener experimentalmente la tabla de verdad de


cada CI básico.
Se logra obtener de manera experimental las tablas de cada CI.

4. Habilitación / inhabilitación, formas de onda: Para cada compuerta


OR, AND, NOR, NAND, XOR, verifique la operación de habilitación /
inhabilitación.
V. CUESTIONARIO FINAL
1. ¿Cuáles son las tecnologías utilizadas en la fabricación de
componentes digitales? Explique las características de los TTL y
CMOS, indicando sus ventajas y desventajas.
La tecnología TTL se caracteriza por tener tres etapas, siendo la primera
la que le nombra:
 Etapa de entrada por emisor: se utiliza un transistor multiemisor en
lugar de la matriz de diodos de DTL.
 Separador de fase: es un transistor conectado en emisor común que
produce en su colector y emisor señales en contrafase.
 Driver: está formada por varios transistores, separados en dos grupos.
El primero va conectado al emisor del separador de fase y drenan la
corriente para producir el nivel bajo a la salida. El segundo grupo va
conectado al colector del divisor de fase y produce el nivel alto.
Esta configuración general varía ligeramente entre dispositivos de cada
familia, principalmente la etapa de salida, que depende de si son búferes
o no y si son de colector abierto, tres estados (ThreeState), etc.
Se presentan mayores variaciones entre las distintas familias: 74N, 74L y
74H que difieren principalmente en el valor de las resistencias de
polarización, pero los 74LS (y no 74S) carecen del transistor multiemisor
característico de TTL. En su lugar llevan una matriz de diodos Schottky
(como DTL). Esto les permite aceptar un margen más amplio de tensiones
de entrada, hasta 15V en algunos dispositivos, para facilitar su interfaz
con CMOS.
También es bastante común, en circuitos conectados a buses, colocar un
transistor PNP a la entrada de cada línea para disminuir la corriente de
entrada y así cargar menos el bus. Existen dispositivos de interfaz que
integran impedancias de adaptación al bus para disminuir la reflexiones o
aumentar la velocidad.

2. Muestre y defina en la curva característica de transferencia de voltaje


para una compuerta inversora VIH, VOL, VIL, VOH.
Se tiene la siguiente gráfica:
De aquí se observa que:
VIH: 0.5 V
VOL: 0.4 V
VIL: 1 V
VOH: 3.75 V

3. Definir: velocidad o tiempo de propagación, disipación de potencia,


inmunidad al ruido, carga del circuito (fan in, fan out).

4. Dibujar símbolos lógicos alternativos (normal estándar y normal IEC)


para cada una de las compuertas lógicas básicas.
5. Utilizando un CI 7400 implementar teóricamente un circuito que
produzca:
a) Un inversor
b) una compuerta AND de dos puertas
c) una compuerta OR de dos puertas
d) una compuerta NOR de dos puertas
e) Una compuetra XOR de dos puertas
6. Según los resultados obtenidos en la parte 4 del experimento,
indique si para cada una de las compuertas básicas se cumplen las
condiciones para que esté habilitado o inhabilitado.
7. Se cumple la equivalencia de la compuerta XOR con el circuito de
compuertas básicas que implementó en el laboratorio? Demostrar
algebraicamente.
8. ¿Cómo se representan un número decimal en el sistema de
numeración binaria, y en el sistema hexadecimal?
9. ¿Cómo se representan los números decimales utilizando códigos
binarios?
10. Explique la forma de representación binaria utilizando el
complemento a uno y el complemento a dos. Indique aplicaciones
de estas formas de representación.
VI. CONCLUSIONES Y RECOMENDACIONES
VII. BIBLIOGRAFIA

También podría gustarte