Está en la página 1de 14

Electrónica digital

Circuitos combinaciones

NOMBRE:

Yuheidy Barrios Fragozo

GRUPO:
243004_33

TUTOR:
Sandra Milena García

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA – UNAD


ESCUELA DE CIENCIAS BASICAS E INGENIERIA
MARZO 19 2019
INTRODUCCION
En el siguiente trabajo se les dará solución a varios ejercicios de
circuitos digitales combinacionales y se implementarán o se describirán
los circuitos digitales combinacionales en VHDL; utilizando la sentencia
with-select y también la sentencia when-else. en el cual se evidencia
el correcto funcionamiento del diseño(pantallazos)todo esto
representados en el software vivados.
OBJETIVOS
 conocer a fondo los circuitos lógicos combinacionales, es decir,
saber cómo están formados y ser capaces de utilizarlos con
agilidad, hasta el punto de familiarizarnos totalmente con ellos.

 resolver ejercicios de circuitos digitales combinacionales.

 conocer la funcionalidad de un conjunto de bloques


combinacionales básicos y ser capaces de utilizarlos en el diseño
de circuitos.

 investigar y comprender conceptos teóricos with-select, when-


else.
 comprobar mediante el uso del software vivados los resultados
que se obtienen en las puertas lógicas básicas y para circuitos
combinacionales.
Actividades para desarrollar

Resolver los siguientes ejercicios:


1. Describa en VDHL dos multiplexores utilizando la sentencia with-
select. Los dos multiplexores deben tener un tamaño diferente (4 a
1, 8 a 1, etc.) y cada entrada un número de bits diferente.
R/ Multiplexor 4 a 1 a 8 bits
Multiplexor 8 a 1 a 8 bits
a. Un pantallazo de la descripción en VHDL (Ver la advertencia
al final de la guía, con respecto a las impresiones de
pantallas válidos)
R/ 4 a 1

8a1

b. Un pantallazo del resultado (diagrama) de la simulación, en el


cual se debe evidenciar el correcto funcionamiento del diseño. NO
se debe incluir el código VHDL de la simulación.
R/ 4 a 1

8a1

2. Describa en VDHL un decodificador 2 a 4 utilizando la sentencia


with-select.
El diseño debe contener:
a. Un pantallazo de la descripción en VHDL.
R/ 2 a 4
b. Un pantallazo de la simulación, en el cual se debe evidenciar el
correcto funcionamiento del diseño.
R/

R/
3. Describa en VDHL un codificador de 4 entradas, sin prioridad,
utilizando la sentencia with-select.
El diseño debe contener:
a. Un pantallazo de la descripción en VHDL.
b. Un pantallazo de la simulación, en el cual se debe evidenciar el
correcto funcionamiento del diseño.

4. Describa en VDHL el circuito que se muestra en la siguiente figura:


Utilizando la sentencia with-select.

a. Utilizando la sentencia when-else.

Figura 1

El diseño debe contener:


a. Un pantallazo de la descripción en VHDL.
b. Un pantallazo de la simulación, en el cual se debe evidenciar el
correcto funcionamiento del diseño.
5. Describa en VDHL el circuito que se muestra en la siguiente figura,
utilizando la sentencia when-else.

<
Figura 2

El diseño debe contener:


a. Un pantallazo de la descripción en VHDL.

b. Un pantallazo de la simulación, en el cual se debe evidenciar el


correcto funcionamiento del diseño.
6. Describa en VDHL el circuito que se muestra en la siguiente figura.
El diseño debe contener tres módulos diferentes (tres Componentes)
y un archivo de alto nivel, tal como se muestra en la siguiente figura.
Describa en VDHL un decodificador 2 a 4 utilizando la sentencia
with-select.
El diseño debe contener:
a. Un pantallazo de la descripción en VHDL.
b. Un pantallazo de la simulación, en el cual se debe evidenciar el
correcto funcionamiento del diseño.

También podría gustarte