Está en la página 1de 10

FAMILIAS TECNOLOGIA CARACTERISTICAS Y VENTAJAS Y

LOGICAS DETALLES DESVENTAJAS


ACTIVAS
FAMILIA DE DTL (DIODE DTL es una categoría de Cuando cualquiera de
CIRCUITOS TRANSISTOR circuitos digitales sus entradas está en
LÓGICOS LOGIC) inmediatamente anterior a la nivel bajo el transistor
INTEGRADOS TTL (lógica transistor- de salida pasa al corte y
CON transistor). Recibe ese nombre la tensión de su colector
TRANSISTORES porque la función de la puerta pasa a nivel alto. Sólo
BIPOLARES lógica (p.e., AND) la realiza una cuando todas las
red de diodos mientras que la entradas están a nivel
función de amplificación es alto, conducirá el
realizada por un transistor (esto transistor y la tensión de
contrasta con la lógica RTL y la su colector será baja.
TTL). Esta puerta realiza la
función NAND en lógica
positiva, y la NOR en
lógica negativa.

FIGURA 1-1

DTL.
CARACTERISTICAS
a) Disipación de potencia
12Mw.
b) Tiempo de retardo 30ns
a 80ns.
c) Margen de ruido
cercano a 1v.
d) Fan out 12mA.

FIGURA 1-2

ESQUEMA DE UNA PUERTA


NAND DTL BÁSICA DE DOS
ENTRADAS
Esta puerta realiza la función
NAND en lógica positiva, y la
NOR en lógica negativa.

TTL La tecnología TTL se Las principales


(Transistor- caracteriza por tener tres diferencias en las
Transistor etapas: diversas series TTL
Logic) a) Etapa de entrada por emisor: tienen que ver con sus
Se utiliza un transistor características
multiemisor en lugar de la eléctricas tales como la
matriz de diodos de DTL. disipación de potencia y
b) Separador de fase: Es un la velocidad de
transistor conectado en emisor conmutación.
común que produce en su
colector y emisor señales en No difieren en cuanto a
contrafase la distribución de las
c) Driver: Está formada por terminales o las
varios transistores, separados operaciones lógicas
en dos grupos. El primero va realizadas por los
conectado al emisor del circuitos en el chip. Por
separador de fase. El segundo ejemplo, los Cls 7 404,
grupo va conectado al colector 74S04, 74LS04,
del divisor de fase y produce el 74AS04 y 74ALS04 son
nivel alto. circuitos de
INVERSORES, cada
uno de los cuales
contiene seis
INVERSORES en un
solo chip.

FIGURA 1-3

PUERTA NAND EN
TECNOLOGÍA TTL ESTÁNDAR
(N).

CARACTERISTICAS
a) Su tensión de
alimentación
característica se halla
comprendida entre los
4,75V y los 5,25V.
Normalmente TTL
trabaja con 5V.
b) Los niveles lógicos
vienen definidos por el
rango de tensión
comprendida entre 0,0V
y 0,8V para el estado L
(bajo) y los 2,2V y Vcc
para el estado H (alto).
c) La velocidad de
transmisión entre los
estados lógicos es su
mejor base, si bien esta
característica le hace
aumentar su consumo
siendo su mayor
enemigo. Motivo por el
cual han aparecido
diferentes versiones de
TTL como FAST, LS, S,
etc. Y últimamente los
CMOS: HC, HCT y
HCTLS.
d) Las señales de salida
TTL se degradan
rápidamente si no se
transmiten a través de
circuitos adicionales de
transmisión.
RTL Este es un tipo de lógica que ya
(Resistor- en la práctica no se utiliza, sin a) Poca área
Transistor embargo, es muy simple y requerida para
Logic) además es históricamente la integración (alta
primera que fue utilizada densidad de
extensamente. empaquetamien
to).
b) Baja disipación
y costo.
c) Bajo FAN-UOT.
d) Bajos márgenes
de ruidos.

FIGURA 1-4

CIRCUITO ELECTRÓNICO DE
UNA PUERTA NOR EN
TECNOLOGÍA RTL.

FUNCIONABILIDAD DE LAS
RTL

a) Si cualquiera de las m
entradas está en el
estado de alta (VCC), el
correspondiente
transistor conectado a
ella estará conduciendo
(saturado) y la salida
será la baja tensión,
VCE≈0V.
b) Por otro lado, si todas
las entradas están en
baja (0V), los m
transistores están en
corte y la salida está en
alta (VCC).

FIGURA 1-5

RTL (NOR).

FAMILIA DE CARGA Estos circuitos están basados a) Consumo en


CIRCUITOS INTEGRADA en la etapa inversora de carga modo estático
LÓGICOS integrada. Las modificaciones muy bajo.
INTEGRADOS del circuito inversor básico b) Tamaño muy
CON están encaminadas a inferior al
TRANSISTORES proporcionarle más de una transistor bipolar
MOSFET entrada. (actualmente del
En la figura 1-6 se muestra una orden de media
etapa inversora de carga micra).
integrada saturada con tres c) Gran capacidad
transistores activos en serie. de integración
debido a su
reducido
tamaño.
d) Funcionamiento
por tensión, son
controlados por
voltaje por lo que
tienen una
impedencia de
entrada muy
alta. La
intensidad que
circula por la
puerta es del
orden de los
nano amperios.

FIGURA 1-6

Lógica NMOS (NAND)


FUNCIONABILIDAD
a) La corriente de
drenador sólo podrá
existir si todos los
transistores activos
tienen su rejilla a la
tensión de alta ("1"
lógico), la cual será VDD.
b) Si cualquiera de las
rejillas tiene una tensión
aplicada
correspondiente al
estado de baja ("0"
lógico), ese dispositivo
estará en corte no
permitiendo el paso de
la corriente de
drenador; la salida
entonces estará en alta
("1" lógico).
c) Cuando todas las
rejillas están en alta,
todos los transistores
estarán conduciendo,
existirá corriente de
drenador, y la salida
estará en el estado de
baja ("0" lógico).

Con lógica definida positiva,


este circuito realiza la
operación NAND.

FIGURA 1-7

FUNCIÓN LÓGICA NAND

Si al transistor activo de la
etapa inversora saturada se le
añaden otros transistores
activos en paralelo, cada uno
con su entrada como se
muestra en la Figura 1-8.
FIGURA 1-8

Lógica NMOS (NOR)

FUNCIONABILIDAD
a) Uno cualquiera de ellos
en conducción hace
que la salida esté en el
estado de baja ("0"
lógico).
b) Solamente si todas las
entradas están a la
tensión de baja, la
salida está en alta ("1"
lógico).

Este circuito por tanto realiza la


operación NOR, con lógica
definida positiva.

FIGURA 1-9

FUNCIÓN LÓGICA NOR

CMOS Actualmente existen varias a) Un circuito


series CMOS. La serie 4000 es realizado con
la más antigua. Esta serie MOSFET no
contiene muchas de las necesita
mismas funciones resistencias, con
lógicas que la familia TI'L, pero el ahorro de
no se diseñó para ser superficie que
compatible con las terminales conlleva.
de los dispositivos TI'L. Por b) La velocidad de
ejemplo, el chip NOR conmutación es
cuádruple 4001 contiene cuatro muy alta, siendo
compuertas NOR de dos del orden de los
entradas, al igual que el chip nanosegundos.
7402 TI'L, pero las entradas y c) Cada vez se
las salidas de las compuertas encuentran más
en el chip CMOS no tienen los en aplicaciones
mismos números de terminales en los
que las señales convertidores de
correspondientes en el chip alta frecuencias
TTL. y baja potencia.
El inversor básico CMOS
también puede utilizarse para
construir circuitos lógicos.

CARACTERISTICAS
a) Cada entrada actúa
sobre dos transistores,
uno canal N y el otro
canal P.
b) El número de
transistores necesario
es el doble del de
entradas del circuito
nº mayor que el de
carga integrada.
c) Se necesita transistores
con los dos tipos de
canal, por tanto, deben
tener los dos tipos de
sustrato.

FIGURA 1-10

LÓGICA CMOS (NOR)

CIRCUITO NOR:
a) Cuando alguna de las
entradas o las dos estén
en alta ("1" lógico, en
lógica definida positiva), el
transistor correspondiente
de canal N está
conduciendo y la salida
estará en baja ("0" lógico).
b) Solamente cuando las dos
entradas estén en baja, la
salida estará en alta. La
función que realiza este
circuito es, por tanto, la
NOR.

FIGURA 1-11

FUNCIÓN LÓGICA NOR

LÓGICA CMOS:
a) Puede comprobarse
fácilmente que el
circuito de la figura con
lógica definida positiva,
realiza la operación
NAND.

FIGURA 1-12

LÓGICA CMOS (NAND)


INSTITUTO TECNOLÓGICO SUPERIOR
DE SAN ANDRÉS TUXTLA.

INGENIERIA ELECTROMECÁNICA.

GRUPO 402-A

ELECTRONICA DIGITAL

TEMA 2. FUCIONES Y COMPUERTAS LOGICAS

DOCENTE: ING. JORGE ADAN LUCHO CHIGO

ALUMNO: CARLOS MARTÍNEZ VÁZQUEZ


N° DE CONTROL: 161U0150

SAN ANDRES TUXTLA, VER. A 14 DE ABRIL DE 2018.


FUENTES BIBLIOGRAFICAS
[1] Tocci, R. J., & Widmer, N. S. (2015). Sistemas digitales: principios y aplicaciones. Pearson
Educación.
[2]http://ocw.usal.es/ensenanzastecnicas/electronica/contenido/electronica/Tema7_FamLog
icas.pdf
[3]http://ri.uaemex.mx/bitstream/handle/20.500.11799/63800/secme35342.pdf;jsessionid=3
77DEAD867D915F45869C8512E877193?sequence=1
[4] http://hyperphysics.phy-astr.gsu.edu/hbasees/Electronic/logfam.html
[5] http://figoelcaeac.blogspot.mx/2009/09/ventajas-del-mosfet.html

También podría gustarte