Está en la página 1de 6

INSTITUTO POLITECNICO NACIONAL

ESCUELA SUPERIOR DE INGENIERIA MECANICA Y ELECTRICA


“ESIME ZACATENCO”
INGENIERÍA EN CONTROL Y AUTOMATIZACIÓN

CIRCUITOS LÓGICOS
PRÁCTICA No. 9

PROFESOR:
Leal Piña Oscar

ALUMNO:
HERNANDEZ VEGA EDGAR EDUARDO

GRUPO:
4AM4
Introducción

Un decodificador es un circuito lógico combinacional, que convierte un código de entrada binario


de N bits en M líneas de salida (N puede ser cualquier entero y M es un entero menor o igual a 2N),
tales que cada línea de salida será activada para una sola de las combinaciones posibles de entrada.
La Figura 1, muestra el diagrama general de un decodificador de N entradas y M salidas. Puesto que
cada una de las entradas puede ser 1 o 0, hay 2N combinaciones o códigos de entrada. Para cada
una de estas combinaciones de entrada sólo una de la M salidas estará activada 1, para lógica
positiva; todas las otras salidas estarán en 0. Muchos decodificadores se diseñan para producir
salidas 0 activas, lógica negativa, donde la salida seleccionada es 0 mientras que las otras son 1. Esto
último se indica siempre por la presencia de pequeños círculos en las líneas de salida del diagrama
del decodificador.

Algunos decodificadores no usan todos los 2N códigos posibles de entrada, sino sólo algunos de
ellos. Por ejemplo, un decodificador BCD a DECIMAL, tiene un código de entrada de 4 bits, el cual
sólo usa diez grupos codificados BCD, 0000 hasta 1001. Algunos de estos decodificadores se diseñan
de tal manera, que, si cualesquiera de los códigos no usados se aplican a la entrada, ninguna de las
salidas se activará.

La Figura 2, muestra la circuitería para un decodificador con 3 entradas y 23=8 salidas. Como sólo
usan compuertas Y, las salidas activadas son 1. Para tener salidas activadas 0, deberían usarse
compuertas NO Y.

Puede hacerse referencia a este decodificador de distintas maneras, todas ellas válidas y usuales.
Pude llamarse un decodificador de 3 líneas a 8 líneas (3x8), porque tiene tres líneas de entrada y
ocho de salida. También recibe el nombre de convertidor o decodificador de binario a octal, porque
toma un código de entrada binario de tres entradas y produce un 1 en una de las ocho (octal) salidas
correspondientes a ese código. A veces se hace referencia al circuito como como un decodificador
1 de 8, porque una de las 8 salidas se activa a la vez.
Tecnología TTL y CMOS

El estudio de los TTL Y CMOS permite conocer que estas tienen relación con las compuertas las
cuales permiten la conformación de circuitos que nos ayudan a mejorar los tiempos de propagación
y disminuir la potencia disipada por función con el fin de lograr integrar la mayor cantidad de
componentes en un solo chip. La tecnología CMOS ofrece en general ventajas en cuanto a la tensión
de alimentación la temperatura de trabajo la inmunidad al ruido el fan-out y la potencia disipada.

Respecto a la tecnología TTL su ventaja el menor tiempo de conmutación y un costo ligeramente


más bajo.

Definición de los TTL: TTL significa "Tiempo de Vida" o "Time To Live", y se refiere a un límite en el
periodo de tiempo o el número de iteraciones o transmisiones en computadora y tecnología de red
de computadoras que una unidad de datos puede experimentar antes de ser desechada.

Su tensión de alimentación característica se halla comprendida entre los 4,75V y los 5,25V.
Normalmente TTL trabaja con 5V. Los niveles lógicos vienen definidos por el rango de tensión
comprendida entre 0,0V y 0,8V para el estado L (bajo) y los 2,2V y Vcc para el estado H (alto). La
velocidad de transmisión entre los estados lógicos es su mejor base, si bien esta característica le
hace aumentar su consumo siendo su mayor enemigo.

Las señales de salida TTL se degradan rápidamente si no se transmiten a través de circuitos


adicionales de transmisión (no pueden viajar más de 2 m por cable sin graves pérdidas).

Las señales de salida TTL se degradan rápidamente si no se transmiten a través de circuitos


adicionales de transmisión (no pueden viajar más de 2 m por cable sin graves pérdidas). Es una
tecnología de circuitos integrados muy popular, su mayor ventaja reside en las grandes velocidades
de conmutación y también ofrece una enorme variedad de dispositivos. Su compuerta básica es la
NAND y su fabricación es con transistores bipolares multiemisores.

Definición de CMOS: Es una de las familias lógicas empleadas en la fabricación de circuitos


integrados. que consiste en la utilización conjunta de transistores de tipo PMOS y tipo NMOS
configurados de forma tal que en estado de reposo el consumo de energía es únicamente el debido
a las corrientes parásitas colocado en la placa base.

En la actualidad la mayoría de los circuitos integrados que se fabrican utilizan la tecnología CMOS
esto incluye microprocesadores, memorias, procesadores digitales de señales y muchos otros tipos
de circuitos integrados digitales cuyo consumo es considerablemente bajo.

Es la tecnología utilizada en los circuitos de gran escala de integración y microprocesadores.

Es la más popular en la actualidad.

Su mayor ventaja reside en ofrecer mucha menor disipación de potencia.

Drenado (D) conectada a tierra (Vss) (0), el valor 0 no se propaga al surtidor (S) y por lo tanto a la
salida de la puerta lógica.
El transistor PMOS por el contrario está en estado de conducción y es el que propaga un ‘1’ (Vdd) a
la salida. Los circuitos CMOS es que son regenerativos: una señal degradada que acometa una
puerta lógica CMOS se verá restaurada a su valor lógico inicial 0 o 1 siempre y cuando aún esté
dentro de los márgenes de ruido que el circuito pueda tolerar.

El bajo consumo de potencia estática gracias a la alta impedancia de entrada de los transistores de
tipo MOSFET y a que en estado de reposo un circuito CMOS sólo experimentará corrientes parásitas.

Esto es debido a que en ninguno de los dos estados lógicos existe un camino directo entre la fuente
de alimentación y el terminal de tierra o lo que es lo mismo uno de los dos transistores que forman
el inversor CMOS básico se encuentra en la región de corte en estado estacionario.

Gracias a su carácter regenerativo los circuitos CMOS son robustos frente a ruido o degradación de
señal debido a la impedancia del metal de interconexión.

Los circuitos CMOS son sencillos de diseñar.

Bajo consumo puesto que una puerta CMOS sólo consume 0,01 mW en condiciones estáticas
(cuando no cambia el nivel). Si opera con frecuencias elevadas comprendidas entre 5 y 10 MHz el
consumo es de 10 mW.

Los circuitos CMOS poseen una elevada inmunidad al ruido normalmente sobre el 30 y el 45 % del
nivel lógico entre el estado 1 y el 0. Este margen alto sólo es comparable con el de la familia HTL.

La familia CMOS es la que se refiere al margen de tensiones de alimentación que abarca desde los
3 a los 15 V lo que permite la conexión directa de los componentes de dicha familia con los de la TTL
cuando se alimenta con 5 V a los circuitos integrados CMOS.

Desarrollo

Mediante la siguiente tabla de verdad obtuvimos la expresión para realizar nuestro circuito:

C B A 7 6 5 4 3 2 1 0

0 0 0 0 0 0 0 0 0 0 1 𝐶̅ 𝐵̅𝐴̅

0 0 1 0 0 0 0 0 0 1 0 𝐶̅ 𝐵̅𝐴

𝐶̅ 𝐵𝐴̅
0 1 0 0 0 0 0 0 1 0 0
𝐶̅ 𝐵𝐴
0 1 1 0 0 0 0 1 0 0 0
𝐶𝐵̅𝐴̅
1 0 0 0 0 0 1 0 0 0 0
𝐶𝐵̅𝐴
1 0 1 0 0 1 0 0 0 0 0
𝐶𝐵𝐴̅
1 1 0 0 1 0 0 0 0 0 0
𝐶𝐵𝐴
1 1 1 1 0 0 0 0 0 0 0
Comprobamos el funcionamiento de nuestro circuito mediante el pulso de cada entrada en la tabla
de verdad. los cuales generan un alto efectivamente al pulsar los botones que resultan la
combinación de cada uno para hacer que un led diferente se encienda después de pulsar cierta
combinación a la entrada.

Conclusión

Un decodificador es un circuito combinacional cuya característica fundamental es que, para cada


combinación de las entradas, sólo una de las salidas tiene un nivel lógico diferente a las demás.

Tienen como función detectar la presencia de una determinada combinación de bits en sus
entradas y señalar la presencia de este código mediante un cierto nivel de salida. Para cualquier
código dado en las entradas solo se activa una de las N posibles salidas.

En la práctica realizada el día de hoy comprobamos el funcionamiento óptimo de un decodificador


de 3 a 8 líneas, en el cual la salida si resulto ser diferente en cada nivel lógico que comprobamos, y
resulta muy útil si queremos tener una salida diferente al pulsar cierta combinación de entradas
para generar una señal diferente como lo haremos en la siguiente practica con ayuda de un
display.

Nuevamente comprobamos lo visto en la clase de teoría realizando nuestro circuito de manera


correcta gracias a las practicas consecutivas que hemos estado realizando las cuales nos ayudan a
mejorar la eficiencia y eficacia al armar cada circuito nuevo.
- Comprobación de
cada nivel lógico
desde 0 a 7,
comenzando
desde 0 hacia la
derecha.

También podría gustarte