Documentos de Académico
Documentos de Profesional
Documentos de Cultura
FSK PDF
FSK PDF
1. OBJETIVOS:
• General:
• Específicos:
2. MARCO TEÓRICO:
⎡⎛ V (t )Δω ⎞ ⎤
v(t ) = Vc Cos ⎢⎜ ωc + m ⎟t ⎥
⎣⎝ 2 ⎠⎦
Donde,
V(t)= Forma de onda FSK binaria
Vc=Amplitud de la portadora no modulada
ωc= Frecuencia de la portadora en radianes
Vm(t)=Señal modulante digital binaria
Δω=Cambio en frecuencia de salida en radianes
(t)
XM(t)
(t)
Xm(t)
(t)
XFSK(t)
(t)
3. MATERIALES:
5. DIAGRAMA:
7. CUESTIONARIO:
8.ENTREGABLES
Para la primera parte: entregar una hoja al final de la clase con los nombres de los
estudiantes, las mediciones realizadas, dos graficas por cada modulación (Estas
graficas incluyen 2 del resultado del osciloscopio y 2 del resultado del analizador
de espectros). Haga un análisis de los resultados vistos en el laboratorio
comparando las características de las modulaciones con la teoría vista en clase.
Para la segunda parte: en la sustentación se debe entregar una hoja a computador
con los cálculos y la justificación de las frecuencias utilizadas, así como las
observaciones relevantes percibidas en este laboratorio.
9. HORAS DE TRABAJO:
4 horas
BIBLIOGRAFÍA:
ANEXO
• TRANSMISOR FSK
Δf
β= , Donde:
fa
β: Indice de modulación.
De igual forma, se tiene que el ancho de banda para la técnica de modulación FSK está
dado por:
PROCEDIMIENTO.
Dependiendo de la señal ‘lógica’ en el pin 9 una de los dos pines (7 u 8) es activado. Así
si el pin 9 está en circuito abierto o se le ‘inyecta’ un voltaje ≥ 2V, entonces solo R1 es
‘activada’. Asimismo si al pin 9 le es ‘inyectado’ un voltaje ≤ 1V entonces solo R2 es
‘activada’. De esta manera el dispositivo, en modo de modulador FSK, va a trabajar
entre dos valores de frecuencia (fm y fs), calculados para efectos prácticos como:
RECEPTOR DE FSK
El circuito que más se utiliza para remodular las señales FSK binarias es el circuito de
fase cerrada (PLL), que se muestra en el siguiente diagrama de bloques:
Conforme cambia la entrada de PLL entre las frecuencias de marca y espacio, el voltaje
de error de cd a la salida del comparador de fase sigue el desplazamiento de
frecuencia. Debido a que sólo hay dos frecuencias de entrada (marca y espacio),
también hay sólo dos voltajes de error de salida. Uno representa un 1 lógico y el otro un
0 lógico. En consecuencia, la salida es una representación de dos niveles (binaria) de la
entrada de FSK. Por lo general, la frecuencia natural del PLL se hace igual a la
frecuencia central del modulador de FSK. Como resultado, los cambios en el voltaje de
error cd, siguen a los cambios en la frecuencia de entrada analógica y son simétricos
alrededor de 0V.
PROCEDIMIENTO
Como vemos en el diagrama de bloques del circuito integrado, los elementos mas
importantes para la demodulación son el detector de fase (loop –det), el VCO, y el
amplificador.
Como se aprecia en la figura los únicos pines que son de entrada son los 2,14,13,12, 10
y 8. La señal modulada entra por el PIN2 (en caso de hacer acople la resistencia de
entrada es de 20kohms), el VCO es controlado por los PINES 12, 13 y 14 en estos se
definen la frecuencia central del VCO, el PIN 10 es para modificar el voltaje de
referencia de los dispositivos internos, y el pin 8 es la entrada de un comparador donde
la otra entrada al comparador es prácticamente la salida del comparador de fase, este
pin casi siempre viene realimentado de su salida PIN7 (señal remodulada).
ESQUEMATICO
Este esquema de conexión proviene del data-shett del fabricante, en la figura podemos
ver las resistencias y los condensadores que se deben de diseñar para el buen
funcionamiento del demodulador.
Los dos parámetros más importantes que se deben de diseñar son la frecuencia central
fm − fs
f 0 , y la desviación de frecuencia Δf = .
2
fm + fs
También puede ser f 0 = , siempre y cuando estas frecuencias de marca
2
y espacio, estén sincronizadas con la frecuencia de bit.