Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Resumen En presente documento iremos detallando algunos
de los bloques que posee el Mdulo CIC-560 FPGA/CPLD; El CIC-560 ofrece conversores ADC / DAC, teclado, pantalla
as como tambin el desarrollo de un pequeo circuito de LCD, PS/2, VGA, UART, interfaz SCI, display LED de 7
compuertas lgicas para relacionarnos de una mejor manera segmentos de 8 dgitos, motor DC, control de motor paso a
con el software. paso.
Permite desarrollar y verificar circuitos avanzados y bsicos,
procesador de seal digital y CPU/MCU con elementos largos
ndice de Trminos Quartus II, Mdulo CIC-560 y chip multi-pines CPLD/FPGA. [1]
FPGA/CPLD, Compuertas lgicas.
Para el desarrollo del diseo de nuestros circuitos utilizaremos
el Software Quartus II, un entorno amigable en donde
I. OBJETIVOS GENERALES contaremos con las herramientas necesarias para desarrollar
cada una de nuestras prcticas a lo largo del ciclo, cabe
recalcar que la asignacin de pines en el Software ser de
Conocer el funcionamiento del Mdulo CIC-560 acuerdo al nmero que tengan designado en el Mdulo.
FPGA/CPLD DEVELOPMENT SYSTEM.
Descargar las licencias de activacin del QUARTUS
II.
IV. DESARROLLO
III. INTRODUCCIN
El CIC-560 est equipado para el diseo de circuitos digitales
complejos.
Fig. 1 Mdulo CIC-560 FPGA/CPLD. [2]
ESPECIFICACIONES:
Circuitos Digitales Avanzados.
Universidad Politcnica Salesiana-Circuitos Digitales Avanzados 2
B. Quartus II
2. Entrada y de reloj unidad:
4 juegos de interruptor DIP de 8 bits Quartus II es una herramienta de software producida por
El teclado matricial 4x4 Altera para el anlisis y la sntesis de diseos realizados en
Interruptor codificador rotatorio (fase A / B) receptor HDL, permite compilar sus diseos, realizar anlisis
de infrarrojos acoplado temporales, examinar diagramas RTL y configurar el
10 juegos de reloj seleccionable fija: 0,1 Hz, 1 Hz, dispositivo de destino con el programador.
10Hz, 100Hz, 1KHz, 10KHz, 100KHz, 1 MHz,
10MHz, 40MHz el interruptor de palanca 1 Adems incluye una serie de utilidades que reducen el tiempo
4 de botn configurable: positivo / negativo salida de de diseo. Como contraste adicional el bajo precio del Quartus
impulsos y proteccin anti rebote no anti rebote / II en comparacin con otras herramientas de diseo de ASIC.
salida de impulsos [3]
3. Unidad de salida
8 juegos de 8 bits tamponada LED (rojo / naranja /
amarillo / verde)
4 LED independientes (rojo)
2 grupos de visualizacin de exploracin de 7
segmentos de 4 dgitos acoplable
128x64 pantalla LCD / Personaje Grfico de matriz
de puntos 8x8 pantalla LED (dos colores) la pantalla
de 16 segmentos
Altavoz (8 / 0.5W)
Transmisor de infrarrojos acoplado
4. Unidad de Interfaz:
Interfaz PS / 2
Fig. 2 Quartus II [3]
De la interfaz VGA (8x8x8 bits de color)
Interfaz RS-232
A B C Y1 Y2
0 0 0 0 0
0 0 1 1 1
0 1 0 0 0
0 1 1 1 1
1 0 0 0 0
1 0 1 1 1
1 1 0 1 0
1 1 1 1 1 Fig. 5 Conexin Computadora-FPGA
Tabla. 1 Tabla de verdad del circuito
V. CONCLUSIONES Y RECOMENDACIONES
VI. BIBLIOGRAFA
VII. ANEXOS
VIII. ANEXOS