Está en la página 1de 8

ESCUELA POLITCNICA NACIONAL

FACULTAD DE INGENIERA ELCTRICA Y


ELECTRNICA

REA DE CIRCUITOS ELCTRICOS


Informe
SISTEMAS DIGITALES

Prctica #: 8 Tema: Diseo Flip-Flops


Realizado por:
Alumno (s): Alexis Guerrero

Grupo: GR1

Henry Villavicencio

(Espacio Reservado)
Fecha de entrega: ____ / ____ / ____
ao mes da
Sancin:
Semestre:

f. ______________________
Recibido por:

___________________________________________
Mar - Ago

2016

ESCUELA POLITCNICA NACIONAL


FACULTAD DE INGENIERA ELCTRICA Y ELECTRNICA
DEPARTAMENTO DE ELECTRNICA, TELECOMUNICACIONES Y REDES DE LA
INFORMACIN
SISTEMAS DIGITALES

Tema: Diseo Flip-Flops


Objetivos:
Entender el diseo y funcionamiento de multivibradores biestables, ms conocidos como
flip-flops, as como su utilidad prctica.
Informe
I. Haga el anlisis de los resultados obtenidos en esta prctica. Comente las
modificaciones hechas a su circuito y las causas que las motivaron.
La implementacin de los circuitos para realizar los flips flops fueron adecuadas ya que
funcionaron como deba salvo por el caso del circuito descendente en los dems circuitos
no se realizaron ningn cambio ya que funcionaron de manera adecuada
II. Investigue acerca de la utilidad de los flip flops en circuitos prcticos.
Los FF son circuitos digitales muy utilizados en diversas aplicaciones como el diseo e
implementacin de circuitos de control electrnico bastante asicos(pequeas alarmas.
cerraduras electrnica de secuencia). Adems los FF tambin son utilizados en circuitos
secuenciales como relojes digitales y cronmetros
entre las principales aplicaciones de los FF se pueden destacar
Almacenamiento de datos en paralelo
Registro de corrimiento
divisin de frecuencia
III. Explique porque se le considera al flip-flop como la unidad bsica de memoria.
Se considera a un circuito que almacena informacin, como una unidad bsica de memoria,
tal es el caso del flip - flop este es un circuito que puede permanecer en dos posibles
estados cuanto tiempo lo requiera el usuario, siempre y cuando no se modifique el estado
del flip - flop y que la seal de reloj no habilite ningn tipo de cambio.
Por este motivo es que al FF tambin se lo llama biestable, porque posee dos estados
estables y pueden permanecer en cualquiera de ellos por un tiempo indefinido. Lo cual
permite la memorizacin de datos tomando en cuenta que el flip- flop almacena un solo bit.

IV. Consulte sobre los circuitos detectores de flanco para Flip Flops.

Flanco:
Transicin del nivel bajo al alto (flanco de subida) o del nivel alto al bajo (flanco de bajada).
En la siguiente figura se representa un circuito tpico de detector de flancos.

Al pasar la seal A de bajo a alto, tras el retardo, t1, propio por la puerta NO, su salida, B,
conmutar a bajo. Pero durante dicho retardo, ambas entradas de la puerta NO Y quedan a
alto, lo que har que, transcurrido su tiempo de retardo, t2, su salida proporcione un impulso
negativo de duracin t1.
De este modo se indica que en la entrada A se ha producido un flanco de subida.

En la siguiente figura se puede observar un detector de flanco de bajada. Este enva un


pulso positivo ante un flanco de bajada en la entrada. El flanco de bajada es detectado por
el retardo que realiza la compuerta NOT as cuando a la entrada haya uno las dos entradas
de la or negada sern uno y cero, por tanto la salida ser de cero, pero en el momento en
que la entrada sea de cero la conexin directa que hay a la OR negada nos dar un cero
inmediato en una de sus entradas, mientras que por el retardo que presenta la NOT tambin
tendremos un cero y esto nos generar un uno a la salida por unos momentos, o sea la
deteccin del flanco de bajada.

Algunos circuitos digitales (Flip flops, contadores, registro de desplazamiento, etc.) poseen
entradas de sincronismo que se activan por flancos.
FLIP FLOPS RS SNCRONOS POR FLANCOS
En estos biestables se introduce un circuito detector de flancos

El disparo (activacin del FF) se puede dar tanto en el flanco de subida como el de bajada,
esta situacin viene reflejada en la en la tabla de verdad del FF, como en la siguiente en las
que las flechas hacia arriba indican que se utiliza el flanco de subida de la seal de reloj.

De todas formas en la representacin del FF RS en los circuitos tambin podr


diferenciarlos segn muestra la siguiente figura:

V. Comente la siguiente afirmacin: Los flip flops son la base de las memorias.

Esta afirmacin es correcta debido a que como ya se explic anteriormente los flip - flops
almacenan un bit de informacin ya sea en forma de 1L o 0L.:or lo cual un flip - flop se
comporta como una celda bsica de memoria, lo cual permitir almacenar cadenas de datos
binarios mucho ms extensas.
VI. Utilizando flip flops tipo J -K, disee un contador sncrono mdulo 56, con
control
ascendente descendente y control de arranque y detencin. Presente su diseo
simulado en un paquete computacional.

CONCLUSIONES
ALEXIS GUERRERO

Se comprende que los flip flops S-R tienen dos entradas de datos: set y reset; dos salidas
complementarias: Q y Q', que se realimentan en forma cruzada a las entradas adems estos
pueden ser construidos con compuertas nand y nor.

Un flip - flop es un circuito que memoriza o almacena informacin (un bit), este puede
permanecer en dos estados, donde los cambios se determinan a partir de una seal de reloj,
esta seal Ck es de suma importancia en el funcionamiento del flip flop.

En la implementacin de un contador es fundamental tomar en cuenta que: si el mdulo es n


entonces contar de 0 a n-1, los terminales j y k se conecta a Vcc, conectar los flip flops en
cascada: donde la seal de reloj se conecta solo al terminal CLK del primer flip flop 7476 y la
salida Q ser el reloj del siguiente flip flop y as sucesivamente; finalmente se utilizan las
compuertas and y nand adecuadamente para realizar el truncamiento.

RECOMENDACIONES:

Polarizar correctamente cada uno de los integrados a utilizar, recordando que la distribucin
de pines depende del tipo de integrado.
Probar previamente la seal de reloj, de esa manera garantizaremos que la seal que llegar
al contador es la correcta.
Realizar pruebas de funcionamiento por partes, es decir probar cada una de las etapas del
circuito para corregir errores en el caso de presentarse.

CONCLUSIONES
Henry Villavicencio
De Acuerdo a los datos y observaciones en obtenidas durante la prctica podemos concluir
que :
Los contadores asincrnicos presentan problemas debido al retardo que tiene en cada una
de sus salidas esto se pudo comprobar en la simulacin en donde ciertos valores aparecian
de manera errnea, este problema se soluciona conectando compuertas cmos para las
condiciones de reseteo y present.
Los Flip-flops son circuitos biestables considerados como una memoria bsica ya que de
acuerdo a los estados que tengan sus entradas J ,K y la seal de reloj estos estados se
conservaran o varian.

El diseo de circuitos contadores asncronos es bastante sencillo ya que a diferencia de los


circuitos sincrnicos no es necesario analizar los valores de J y K en cada uno de los ciclos
si no simplemente se los conecta a vcc y la entrada de su reloj probiene de la salida de la
etapa anterior.
RECOMENDACIONES:
Verificar que los flip-flops utilizados se encuentren en buen estado y funcionando
correctamente.
Comprobar que la salida del reloj sea estable y no tenga un efecto rebote.

BIBLIOGRAFA:
SISTEMAS DIGITALES PRINCIPIOS Y APLICACIONES. Tocci Ronald J., Sexta
edicin, Ed. Prentice Hall, Hispanoamericana.
http://www.forosdeelectronica.com/tutoriales/flip-flops.htm

También podría gustarte