Está en la página 1de 16

FSICA ELECTRNICA

COLABORATIVO TRES

PRESENTADO POR

JESUS DAVID PEREZ ROLON

TUTOR
JORGE LUIS ESTRADA
GRUPO: 100414_48

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA


UNAD
NOVIEMBRE 2013

OBJETIVO GENERAL
o Aprender sobre las compuertas lgicas y los circuitos lgicoscombinatorios
y la simulacin de circuitos lgicos digitales.
OBJETIVOS ESPECIFICOS
o Conocer sobre los circuitos integrados, y entender su funcionamiento
teniendo en cuenta la operacin lgica de las entradas del circuito.
o Conocer los estados de salida de una compuerta lgica
o Estudiar y conocer las compuertas lgicas mas empleadas.
o Realizar y comprobar las tablas de verdad de las compuertas lgicas
solicitadas.
o Aprender a utilizar herramientas como el circuito integrado digital serie74XX
, y el visualizador de 7 segmentos de ctodo comn.
o Entender cada uno de los informes grficos de las respectivassimulaciones.
o Determinar internamente como estn constituidos los circuitos para las
diversas funciones en las que intervienen.

1. COMPUERTAS LGICAS.

En el mercado de la electrnica, es posible encontrar circuitos integrados,


llamados compuertas lgicas, que conectados de cierta forma hacen que su salida
sea el resultado de una operacin lgica sobre sus entradas.
- Generalidades de las compuertas lgicas:
a. Los circuitos integrados de las compuertas lgicas de 2 entradas, traen
generalmente 4 compuertas en la disposicin que muestra la figura.

b. Los chips tienen dos terminales para la alimentacin (Vcc y Gnd) que deben
conectarse a +5 V y tierra, respectivamente.
c. Para introducir las seales de las entradas (1 y 0) se suelen emplear
interruptores de 2 vas, que conectan alternadamente un 1 (+ Vcc) o un 0
(tierra)
d. Para conocer el estado de la salida de una compuerta, se puede colocar un
LED o un indicador. Si se enciende nos presenta un 1 lgico y si est apagado
un 0 lgico.
e. Dentro de las compuertas ms empleadas se encuentran las siguientes
referencias:
7400: 4 NAND de 2 entradas

7408: 4 AND de 2 entradas

7402: 4 NOR de 2 entradas

7432: 4 OR de 2 entradas

7404: 6 INVERSORES

7486: 4 EX-OR de 2 entradas

En la siguiente figura se muestran 2 opciones para realizar la simulacin del


comportamiento de la compuerta lgica AND. Podemos emplear una sola
compuerta o el correspondiente circuito integrado.

- Compruebe la tabla de verdad de 3 de las compuertas lgicas estudiadas en el


curso. Anexe en el informe los grficos de la respectiva simulacin y la disposicin
de las compuertas individuales dentro de los circuitos integrados seleccionados.

SOLUCIN
1. COMPUERTAS LGICAS
Compuerta AND
Comprobamos las 4 combinaciones para las seales de entrada A, B y prestamos
las simulaciones y tabla de verdad.
A=0, B=0;

A=1, B=0;

A=0, B=1;

A=1, B=1;

Tabla de verdad compuerta AND


Entrada
A
0
1
0
1

Entrada
B
0
0
1
1

Salida
S
0
0
0
1

La compuerta AND funciona como un multiplicador de las entradas A y B, cuando


alguna de ellas es 0, la salida es 0; la nica forma para que la salida sea 1 es
que las dos entradas sean 1.
Compuerta OR
Comprobamos las 4 combinaciones para las seales de entrada A, B y prestamos
las simulaciones y tabla de verdad.

A=0, B=0;

A=1, B=0;

A=0, B=1;

A=1, B=1;

Tabla de verdad compuerta OR


Entrada
A
0
1
0
1

Entrada
B
0
0
1
1

Salida
S
0
1
1
1

En este caso, la compuerta OR funciona como un sumador de las entradas A y B


(se conoce como sumador, pero en realidad no realiza la suma completa de
nmeros binarios porque no hace los acarreos); cuando alguna de ellas es 1,la
salida es 1; la nica forma para que la salida sea 0 es que las dos entradas
sean 0.
Compuerta NOT
Comprobamos las combinaciones para la seal de entrada A y presentamos las
simulaciones y tabla de verdad.

A=0

A=1

Tabla de la verdad compuerta NOT

Entrada
A
0
1

Salida
S
1
0

La compuerta NOT realiza la funcin conocida como l


a negacin de lasentradas; lo que hace es cambiar el
valor de la seal de entrada, esto es, si la entrada es 0, la salida es 1; cuando
la entrada es 1, la salida es 0.

2. CIRCUITOS LGICOS COMBINATORIOS.


a) Construya el siguiente circuito lgico, el cual corresponde a un
semisumador. (Sumador de 2 bits)

- Compruebe su funcionamiento y su tabla de verdad (puede apoyarse en los


contenidos del Mdulo del Curso). Anexe en el informe los grficos de la
respectiva simulacin y consulte sobre la suma de nmeros binarios.
Semisumador
Comprobamos las 4 combinaciones para las seales de entrada A, B presentamos
las simulaciones y tabla de verdad.
A=0, B=0;

A=1, B=0;

A=0, B=1;

A=1, B=1;

Tabla de verdad Semisumador


Entrada
A
0
1
0
1

Entrada
B
0
0
1
1

Salida
S
0
1
1
0

Salida
C
0
0
0
1

Este circuito lgico permite desarrollar la suma de nmeros binarios. El resultado


de la suma se muestra en la salida S y la otra salida C sirve para mostrar la
operacin en la que se produce un acarreo y tenerla en cuenta para el resultado
final; cabe resaltar que este acarreo se presenta solo cuando las dos entradas son
1. Algo que es importantsimo tener en cuenta es que el resultado de la suma
puede ser de un bit ms que el de las seales de entrada; por ejemplo, si las
entradas son de 3 bits, la salida puede llegar a ser de 4 bits dependiendo de los
valores de la entrada.

b) Construya el siguiente circuito lgico, el cual corresponde a un


decodificador de BCD a 7 segmentos (7447).

- Estudie el funcionamiento de este decodificador (puede apoyarse en los


contenidos del Mdulo del Curso).
- Consulte y compruebe su tabla de verdad (visualizacin de los nmeros del 0 al
9). Anexe en el informe algunas de las figuras de la respectiva simulacin.
Decodificador de BCD a 7 Segmentos
Comprobamos las combinaciones para las seales de entrada A, B, C, D y
presentamos las simulaciones y tabla de verdad.

A=0, B=0, C=0, D=0;

A=1, B=0, C=0, D=0;

A=0, B=0, C=1, D=0;

A=0, B=1, C=1, D=0;

A=1, B=0, C=1, D=0;

A=1, B=1, C=1, D=0;

Tabla de verdad del decodificador


Entrada
A
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1

Entrada
B
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1

Entrada
S
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1

Entrada
C
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1

Salida
LED
0
1
2
3
4
5
6
7
8
9
X
X
X
X
X
X

El funcionamiento del decodificador consiste en dibujar un nmero decimal en un


LED 7 segmentos; este nmero corresponde al peso numrico del nmero binario
que resulta de la combinacin de las seales de entrada A, B, C y D.
Cada entrada tiene un valor decimal especfico cuando su valor binario es de1, si
es de 0, entonces no tiene ningn valor; as:
Entrada A = 1, su valor decimal es de 1
Entrada B = 1, su valor decimal es de 2
Entrada C = 1, su valor decimal es de 4
Entrada D = 1, su valor decimal es de 8
El nmero decimal correspondiente al nmero binario, se halla sumando los
valores de cada entrada cuando sus valores son de 1. Como ejemplo
tomamos la combinacin de entradas A=1, B=1, C=1, D=0; sus valores decimales
son A=1, B=2, C=4, D=0; entonces sumando sus valores tenemos el numero 7 el
cual es el que se dibuja en el LED 7 segmentos.

Resaltamos que en LED solo se puede dibujar hasta el nmero 9, por consiguient
e las dems combinaciones presentan estados de no importa (X), lo que quiere
decir que el circuito lgico no realiza ninguna operacin cuando se presenta
alguna de estas combinaciones.

CONCLUSIONES
Es posible construir circuitos digitales llamados compuertas lgicas, los cuales
estn construidos con diodos, transistores y resistencias que conectados de cierta
manera hacen que la salida del circuito sea el resultado de una operacin lgica
bsica (AND, OR o NOT) sobre la entrada.
A partir de la combinacin de compuertas lgicas y cuya aplicacin hace parte hoy
en da de diversos sistemas y equipos digitales, hemos demostrado
atravs de las simulaciones, con sus respectivos anlisis y resultados, lo descrito
en su tabla de verdad.

BIBLIOGRAFA
TELLEZ, Reinaldo, Modulo de Fsica Electrnica, 2008, Universidad
Nacional Abierta y a Distancia Unad, descargado de su pgina institucional:
http://66.165.175.205/campus12_20131/course/view.php?id=22

También podría gustarte