Está en la página 1de 7

Un decodificador o descodificador es un circuito combinacional, cuya funcin es inversa a

la del codificador, esto es, convierte un cdigo binario de entrada (natural, BCD, etc.) de N
bits de entrada y M lneas de salida (N puede ser cualquier entero y M es un entero menor
o igual a 2N), tales que cada lnea de salida ser activada para una sola de las
combinaciones posibles de entrada. Normalmente, estos circuitos suelen encontrarse
como decodificador / demultiplexor. Esto es debido a que un demultiplexor puede
comportarse como un decodificador.
Si por ejemplo se tiene un decodificador de 2 entradas con 2 2=4 salidas, su funcionamiento
sera el que se indica en la siguiente tabla, donde se ha considerado que las salidas se
activen con un "uno" lgico:

Decodificador de 2 a 4 lneas.

Tabla de verdad para el decodificador de 2 a 4 lneas

Entradas

Salidas

A1

A0

D3

D2

D1

D0

Un tipo de decodificador muy empleado es el de siete segmentos. Este circuito decodifica


la informacin de entrada en BCD a un cdigo de siete segmentos adecuado para que se
muestre en un visualizador de siete segmentos.

Aplicaciones del Decodificador[editar]


Su funcin principal es la de direccionar espacios de memoria. Un decodificador de N
entradas es capaz de direccionar 2N espacios de memoria.
Para poder direccionar 1kb de memoria se necesitaran 10 bits, ya que la cantidad de
salidas seria 210, igual a 1024.
De esta manera:

Con 20 bits se tienen 220 lo que equivale a 1Mb.

Con 30 bits se tienen 230 lo que equivale a 1Gb.

https://es.wikipedia.org/wiki/Decodificador

Codificador
Para otros usos de este trmino, vase Codificador (desambiguacin).
Un codificador es un circuito combinacional con 2N entradas y N salidas, cuya misin es
presentar en la salida el cdigo binario correspondiente a la entrada activada.
Existen dos tipos fundamentales de codificadores: codificadores sin prioridad y
codificadores con prioridad. En el caso de codificadores sin prioridad, puede darse el caso
de salidas cuya entrada no pueda ser conocida: por ejemplo, la salida 0 podra indicar que
no hay ninguna entrada activada o que se ha activado la entrada nmero 0. Adems,
ciertas entradas pueden hacer que en la salida se presente la suma lgica de dichas
entradas, ocasionando mayor confusin. Por ello, este tipo de codificadores es usado
nicamente cuando el rango de datos de entrada est correctamente acotado y su
funcionamiento garantizado.

Direccin local de lugar.

Para evitar los problemas anteriormente comentados, se disean los codificadores con
prioridad. En estos sistemas, cuando existe ms de una seal activa, la salida codifica la
de mayor prioridad (generalmente correspondiente al valor decimal ms alto).
Adicionalmente, se codifican dos salidas ms: una indica que ninguna entrada est activa,
y la otra que alguna entrada est activa. Esta medida permite discernir entre los supuestos

de que el circuito estuviera deshabilitado por la no activacin de la seal de capacitacin,


que el circuito no tuviera ninguna entrada activa, o que la entrada nmero 0 estuviera
activada.
Tambin entendemos como codificador (cdec), un esquema que regula una serie de
transformaciones sobre una seal o informacin. Estos pueden transformar una seal a
una forma codificada usada para la transmisin o cifrado o bien obtener la seal adecuada
para la visualizacin o edicin (no necesariamente la forma original) a partir de la forma
codificada.
En este caso, los codificadores son utilizados en archivos multimedia
para comprimir audio, imagen o vdeo, ya que la forma original de este tipo de archivos es
demasiado grande para ser procesada y transmitida por los sistema de
comunicacin disponibles actualmente. Se utilizan tambin en la compresin de datos para
obtener un tamao de archivo menor.
Segn esta nueva definicin, podemos dividir los codificadores en cdecs sin
prdidas y cdecs con prdidas, segn si la informacin que se recupera coincide
exactamente con la original o es una aproximacin.

https://es.wikipedia.org/wiki/Codificador

Demultiplexor
Este artculo o seccin necesita referencias que aparezcan en una publicacin acreditada.
Este aviso fue puesto el 13 de junio de 2011.
Puedes aadirlas o avisar al autor principal del artculo en su pgina de discusin
pegando: {{sust:Aviso referencias|Demultiplexor}} ~~~~

Esquema de un demultiplexor 1 a 2. Puede ser comparado a un conmutador controlado.

En electrnica digital, un demultiplexor es un circuito combinacional que tiene una


entrada de informacin de datos d y n entradas de control que sirven para seleccionar una
de las 2n salidas, por la que ha de salir el dato que presente en la entrada. Esto se
consigue aplicando a las entradas de control la combinacin binaria correspondiente a la
salida que se desea seleccionar. Por ejemplo, si queremos que la informacin que
tenemos en la entrada d, salga por la salida S4, en la entrada de control se ha de poner,
de acuerdo con el peso de la msma, el valor 100, que es el 4 en binario.
En el campo de las telecomunicaciones el demultiplexor es un dispositivo que puede
recibir a travs de un medio de transmisincompartido una seal compleja multiplexada y
separar las distintas seales integrantes de la misma encaminndolas a las salidas
correspondientes.
La seal compleja puede ser tanto analgica como digital y estar multiplexada en
cualquiera de las distintas formas posibles para cada una de ellas.

Diagrama lgico de un demultiplexor 1 a 4.

El demultiplexor, es un circuito combinacional que aunque la funcin bsica es la que


hemos explicado, puede utilizarse en muchos casos como decodificador y adopta
cualquiera de las funciones que un decodificador realiza.
Una aplicacin muy prctica de los demultiplexores utilizados como decodificadores, si lo
combinamos con una puerta NO-YNAND, es la generacin de funciones lgicas, de modo,
que si nos dan la funcin lgica F=S3(2,4,5,7), las salidas correspondientes a los unos
lgicos se conectaran a la puerta NO-Y. En este caso la entrada de informacin se puede
utilizar como entrada inhibidora si mantenemos a cero lgico, y subindola a uno, cuando
queremos inhibir la generacin de la funcin.
Una de las funciones que realiza el decodificador hexadecimal como demultiplexor, es la
funcin de conectar, a sendos contadores, C0 a C15, que reciben los impulsos de una
entrada comn a todos. Cada uno posee una entrada de inhibicin que segn el estado en
que se encuentra (0,1), permite o no que se realice el contaje de los impulsos. Cada
entrada de inhibicin se conecta a una salida del demultiplexor.

https://es.wikipedia.org/wiki/Demultiplexor

Multiplexor
Este artculo o seccin necesita referencias que aparezcan en
una publicacin acreditada. Este aviso fue puesto el 13 de junio de
2011.
Puedes aadirlas o avisar al autor principal del artculo en su pgina de
discusin pegando: {{sust:Aviso referencias|Multiplexor}} ~~~~

Los multiplexores son circuitos combinacionales con varias entradas y una nica salida
de datos. Estn dotados de entradas de control capaces de seleccionar una, y slo una, de
las entradas de datos para permitir su transmisin desde la entrada seleccionada hacia
dicha salida.

En el campo de la electrnica el multiplexor se utiliza como dispositivo que puede recibir


varias entradas y transmitirlas por un medio de transmisin compartido. Para ello lo que
hace es dividir el medio de transmisin en mltiples canales, para que varios nodos
puedan comunicarse al mismo tiempo.
Una seal que est multiplexada debe demultiplexarse en el otro extremo.
Segn la forma en que se realice esta divisin del medio de transmisin, existen varias
clases de multiplexacin:

Multiplexacin por divisin de frecuencia

Multiplexacin por divisin de tiempo

Multiplexacin por divisin de cdigo

Multiplexacin por divisin de longitud de onda

Diseo en Electrnica Digital[editar]

Esquema de un multiplexor 2 a 1. Puede ser comparado a un conmutador controlado.

Estos circuitos combinacionales poseen lneas de entrada de datos, una lnea de salida
y n entradas de seleccin. Las entradas de seleccin indican cul de estas lneas de
entrada de datos es la que proporciona el valor a la lnea de salida. Cada combinacin de
las entradas de seleccin corresponde a una entrada de datos, y la salida final del
multiplexor corresponder al valor de dicha entrada seleccionada. Para identificar la
entrada de seleccin ms significativa, por convenio esta siempre es la que est ms
arriba (de mostrarse de forma vertical) o ms a la izquierda (en horizontal),
independientemente de su etiqueta identificatoria, a no ser que se especifique lo contrario.
Tambin se pueden construir multiplexores con mayor nmero de entradas utilizando
multiplexores de menos entradas, utilizando la composicin de multiplexores.
En electrnica digital, es usado para el control de un flujo de informacin que equivale a un
conmutador. En su forma ms bsica se compone de dos entradas de datos (A y B), una
salida de datos y una entrada de control. Cuando la entrada de control se pone a 0 lgico,
la seal de datos A es conectada a la salida; cuando la entrada de control se pone a 1
lgico, la seal de datos B es la que se conecta a la salida.
El multiplexor es una aplicacin particular de los decodificadores, tal que existe una
entrada de habilitacin (EN) por cada puerta AND y al final se hace un OR entre todas las
salidas de las puertas AND.

La funcin de un multiplexor da lugar a diversas aplicaciones:


1. Selector de entradas.
2. Serializador: Convierte datos desde el formato paralelo al formato serie.
3. Transmisin multiplexada: Utilizando las mismas lneas de conexin, se transmiten
diferentes datos de distinta procedencia.
4. Realizacin de funciones lgicas: Utilizando inversores y conectando a 0 o 1 las
entradas segn interese, se consigue disear funciones complejas, de un modo
ms compacto que con las tradicionales puertas lgicas.
https://es.wikipedia.org/wiki/Multiplexor

Sumador

Esquema lgico de un sumador completo.

En electrnica un sumador es un circuito lgico que calcula la operacin suma. En


los computadores modernos se encuentra en lo que se denomina Unidad aritmtico
lgica (ALU). Generalmente realizan las operaciones aritmticas en cdigo binario
decimal o BCD exceso 3, por regla general los sumadores emplean el sistema binario. En
los casos en los que se est empleando un complemento a dos para representar nmeros
negativos el sumador se convertir en un sumador-restador (Adder-subtracter).
Las entradas son A,B,Cin que son la entradas de bits A y B, y Cin es la entrada de acarreo.
Por otra parte, la salida es S y Cout es la salida de acarreo.
En la siguiente tabla muestra los resultados de este circuito.

Entrada

Salida

la forma de las funciones para el acarreo y la suma respectivamente son:


S = a'b'Ci + a'bCi' + ab'Ci' + abCi
Co = a'bCi + ab'Ci + abCi' + abCi
Co = bCi + aCi + ab

Tambin se puede poner la salida S en funcin de Co:


S = CiCo' + bCo' + aCo' + abCi
Adems, como lo nico que se hace para incluir el acarreo en la suma es aadirlo a la
operacin, este mismo circuito se puede formar anidando dos semisumadores, de manera
que, la salida S del primer semisumador se conecte a una de las entradas del segundo
semisumador, la entrada Ci se conecte con la otra entrada del semisumador, las salidas de
acarreo se conectan a un or para proporcionar la salida del acarreo total de la suma (Co) y
la salida S del segundo semisumador se queda como resultado total de la operacin.

https://es.wikipedia.org/wiki/Sumador
http://www2.dis.ulpgc.es/~itis-sd/Transparencias0607/Tema13.pdf

También podría gustarte