Está en la página 1de 2

Tema 4: Bucles enganchados en fase (PLLs).

1. Elecci
on de los componentes de un PLL.
Se desea dise
nar el filtro de un PLL de orden 2 tipo II con un filtro lead-lag activo. El PLL tiene un
detector de fase con kd = 0, 5 V/rad, un VCO con kv = 50 kHz/V y se pide que = 0, 5 y que BL = 100
Hz. Dibuja el esquema del circuito que se usa como filtro indicando el valor de cada componente.
LEAD-LAG ACTIVO:
q


1
, 1 = R1 C, 2 = R2 C.
= n22 , n = K1 , BL = 2n + 4

2. Transitorios en el enganche del PLL.


Tenemos un PLL de tipo I y orden 2 (un filtro lead-lag pasivo) con coeficiente de amortiguamiento
= 0, 5. Para que el enganche ocurra en un tiempo razonable para nuestra aplicacion, queremos que el
error de fase sea menor al 10 % a partir de 1 ms de un salto de fase.
a) Que valor de pulsaci
on natural n debe tener el PLL para que se cumpla el criterio de duraci
on del
transitorio?
b) Repite el apartado anterior para un filtro con = 0, 2 al que se le permite un error de hasta el 20 %
en ese mismo tiempo, siendo el resto de condiciones iguales.

3. Sintetizador basado en PLL.


Se desea dise
nar un sintetizador con PLL para lograr una salida variable entre 2 y 3 MHz. Se necesita
poder proporcionar saltos de frecuencia de 100 kHz. Para asegurar el buen funcionamiento ante saltos de
frecuencia, se escoge un lead-lag activo. El tiempo de enganche debe ser inferior o igual a 1 ms (se considera
que se alcanza el enganche cuando se est
a en una banda del 5 % del valor final). Ademas, se desea que,
durante el enganche, el sobreimpulso no supere el 20 %.
Para construir el sistema se dispone de un detector de fase con kd = 0, 111 V/rad, un VCO con
kv = 1, 923 MHz/V, un oscilador de cristal que vibra con una frecuencia de 1 MHz, un divisor programable
y divisores fijos de factores 2, 4 y 10.
a) Dibuja un diagrama de bloques detallado del sistema indicando los valores que deben tomar los
distintos divisores que necesites.
b) Dise
na el filtro eligiendo los componentes para un condensador de C = 0, 5 F.
LEAD-LAG ACTIVO:
q
= n22 , n = K1 , BL =

n
2


+

1
4

1 = R1 C,

2 = R2 C.

4. Sintetizador con divisor fijo.


Tenemos un sintetizador basado en un PLL de orden 2 y tipo II con un divisor fijo con el que se quiere
generar una salida de 10 MHz para una referencia de frecuencia fr = 100 kHz.
a) Que factor N es necesario?
b) En el PLL tenemos un detector de fase con una constante kd = 0, 4 V/rad y un VCO con kv = 45
kHz/V. Ademas, queremos que = 0, 707. Dise
na el filtro para un circuito con un condensador de
C = 100 nF.

5. Sintetizador con divisores fijo y programable.


Se desea construir un sintetizador con f = 100 kHz y frecuencias de salida entre 530 y 532 MHz. Se
dispone de divisores programables que funcionan hasta frecuencias de 30 MHz. Calcula los valores de Nf ,
N y fr para un sistema basado en PLL con divisores fijo y programables.

6. Sintetizador con divisor de doble m


odulo.
Se desea construir un sintetizador con f = 100 kHz y frecuencias de salida entre 530 y 532 MHz. Se
dispone de divisores programables que funcionan hasta frecuencias de 30 MHz. Para un divisor de doble
modulo, calcula el valor necesario de la frecuencia de referencia fr y describe los modulos de los divisores
de frecuencia, dando sus factores de divisi
on.

También podría gustarte