Está en la página 1de 13

UNIVERSIDAD DE SANTIAGO DE CHILE

FACULTAD TECNOLOGICA
DEPTO. TECNOLOGIAS INDUSTRIALES

Laboratorio de Electrnica
Informe Experiencia N6
Proyecto Final con Compuertas Lgicas
Integradas

Nombres: Felipe Higueras Fredes


Mauricio Yez Vera
Carrera: Tecnlogo en Automatizacin Industrial
Profesor: Germn Nder

Grupo N1

ndice
Objetivos

Introduccin

Desarrollo de puntos a tratar

Conclusin

12

Bibliografa

13

Objetivos

Aplicar las compuertas lgicas en el control de un proceso simple


Disear un circuito lgico utilizando slo la compuerta NAND
Aplicar algebra de Boole y las herramientas adicionales de diseo de dicho circuito
lgico
Resolver los problemas de funcionamiento si se presentan

Introduccin

En el presente informe se solucionar un problema planteado a partir del siguiente


enunciado: Se desea controlar el encendido de un motor por medio de tres interruptores, A,
B, C, que sern combinados lgicamente para satisfacer los siguientes requerimientos:
Si A y C estn activados, el motor est en marcha, lo mismo ocurre con A y con B.
Si los tres interruptores estn en 1, el motor se encuentra detenido.
Adems si los tres interruptores estn en 0, el motor est en marcha.
A partir de esto podemos inferir que el estado 1, ser el activo o partida del motor,
mientras que el estado 0, ser motor detenido. Una vez planteada nuestra tabla de verdad,
podemos extraer la funcin lgica, bastara con eso para confeccionar un circuito con
compuertas lgicas, sin utilizar reduccin, pero podemos trabajar la simplificacin
mediante el mapa de Karnaugh y posteriormente utilizar la ley de Morgan, para pasar la
Funcin lgica simplificada a la utilizacin exclusiva de compuertas NAND, el resultado es
el mismo, slo la diferencia varia en la cantidad de conexiones a realizar en cada circuito.

Desarrollo de los puntos a tratar


Enunciado que representa el proceso a disear:
Se desea controlar el encendido de un motor por medio de tres interruptores,
A, B, C.
Si A y C estn activados, el motor est en marcha, lo mismo ocurre con A
y B.
Si los tres interruptores estn en 1, el motor se encuentra detenido. Adems
si los tres interruptores estn en 0, el motor est en marcha.
Del enunciado anterior podemos extraer las combinaciones lgicas de los
interruptores, para luego establecer la tabla lgica.
Condiciones del problema
B
C
Motor
0
1
1
1
0
1
1
1
0
0
0
1

A
1
1
1
0

Tabla Lgica:
A
0
0
0
0
1
1
1
1

B
0
0
1
1
0
0
1
1

C
0
1
0
1
0
1
0
1

Motor
1
0
0
0
0
1
1
0

Una vez diseada nuestra tabla lgica podemos extraer la ecuacin que se rige
por el lgebra de Boole, considerando slo los niveles altos o unos lgicos.
Observacin: Se utilizar , para sealar cuando un trmino se encuentre
negado.
Ecuacin: ABC + A BC + A B C
El siguiente paso ser ver si mediante el Mapa de Karnaugh, podemos llegar a
reducir nuestra ecuacin planteada.
Para utilizar nuestro mapa de Karnaugh, debemos trasladar los unos lgicos
(1), al mapa.
4

Mapa de Karnaugh:

Para luego agrupar la mayor cantidad de 1 lgicos en potencia de 2, por


ejemplo 2^0=1, 2^1=2, etc. En ste caso los 1 se encuentran apartados,
por lo que no podemos agruparlos, considerndose la misma ecuacin sin
reduccin.
Funcin lgica:
M= A BC + A B C + ABC
A partir de nuestra funcin Lgica, podemos disear nuestro circuito con
compuertas lgicas, para ste caso con compuertas AND y OR
Compuertas a utilizar:

Compuerta NOT, correspondiente al circuito integrado TTL 74LS04

Compuerta AND, correspondiente al circuito integrado TTL 74LS11

Compuerta OR, correspondiente al circuito integrado TTL 74HC4075


Circuito obtenido directamente de la funcin lgica:

En ste circuito podemos ver que las seales de entrada pasan por la
compuerta NOT, la cual es negada a su salida, de aqu podemos multiplicar las
seales de la ecuacin en las 3 compuertas NAND de tres entradas y luego
sumarlas con una OR de tres entradas o bien, con 2 OR de 2 entradas,
obteniendo el mismo valor lgico captado por el motor

Ley de Morgan:
Consiste en aplicar una doble negacin sobre la ecuacin nativa,
posteriormente se segmenta la primera lnea de negacin y las adiciones pasan
a productos, vale decir, la suma pasa a multiplicacin, convirtiendo la ecuacin
nativa en uso exclusivo de compuertas NAND.
El procedimiento lo veremos a continuacin:
A BC + A B C+ ABC
A la ecuacin obtenida de la funcin lgica, se le aplica doble negacin, segn
la Ley de Morgan

Por Ley de Morgan, segmentamos la primera lnea de negacin, por lo que la


suma pasa a multiplicacin

Entonces se cumple el uso de compuertas NAND para generar el circuito

Compuerta a utilizar:

Compuerta NAND, en ste caso corresponde al circuito integrado TTL 74LS00


de 4 compuertas NAND de 2 entradas y 2 integrados TTL 74LS10, que
corresponden a 3 compuertas NAND de 3 entradas

Circuito utilizando slo compuertas NAND

En el circuito anterior podemos ver la utilizacin exclusiva de compuertas


NAND, podemos ver que inicialmente la entrada de los 1 lgicos, se
encuentra seguida de una compuerta NAND, puenteada entre sus terminales,
dando paso a la misma seal de entrada y luego negndola, posteriormente se
sacan las seales relativas a la ecuacin y se multiplican en una NAND de 3
entradas y luego se niegan, lo que podemos aludir a la primera transformacin
de la ley de Morgan, por ejemplo la seal
, se multiplican los valores A B
C y luego se niegan a la
salida, esto sucede en las tres combinaciones, vale decir
, que se
multiplican en la ltima NAND y luego se niegan en su salida, dando origen al
valor lgico presente en el motor, demostrado en la ecuacin

10

En el circuito esquemtico anterior, podemos ver la utilizacin exclusiva de


compuertas NAND, en configuracin interna del integrado, cableado de tal
manera que cumpla con la funcin reducida, por mapa de Karnaugh y luego
normalizada a compuertas NAND por Ley de Morgan, en su salida hemos
dispuesto una resistencia de 330 ohms, con el fin de proteger el diodo LED,
ste ltimo nos indicar la salida correspondiente a la Tabla de verdad,
encendiendo en el caso de que la salida tenga un nivel alto o 1 lgico y
apagado en el caso de que tenga un nivel bajo o 0 lgico.

11

Conclusin

Finalmente podemos concluir que los valores lgicos obtenidos directamente de la tabla de
verdad y la funcin lgica obtenida por simplificacin del mapa de Karnaugh, son
exactamente iguales; en ste caso no se pudo simplificar, ya que al traspasar los 1 lgicos
al mapa de Karnaugh, no se pudieron realizar agrupaciones de 1, ya que todos quedaron
apartados en el mapa, por lo que la funcin lgica fue la misma que la extrada de la tabla
de verdad y finalmente se le aplic la Ley de Morgan, en donde la funcin lgica es negada
dos veces, para luego segmentar la primera negacin, pasando las sumas a multiplicacin,
por lo que nuestro circuito finalmente queda expresado en funcin de compuertas NAND,
segn el enunciado, se desea manipular un motor en la salida de las compuertas, en ste
caso se simular con un diodo LED, en donde el motor en marcha estar representado con
el encendido del diodo LED, mientras que la detencin del motor ser diodo LED apagado.

12

Bibliografa

Electrnica: Teora de circuitos y dispositivos electrnicos


Robert L. Boylestad

Video Explicativo: http://www.youtube.com/watch?v=10jOvgq54o4


Datasheet Archive: Descripciones varias

13

También podría gustarte