Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Taller de simulacion II
Diego Nicolas Pena , Gary Guzman De La Cruz y Jeffer Edilson Perez Garca
I.
I-A.
10 k
20 k
iL (0)
5V
30 k
E JERCICIO I
Desarrollo analtico
Sea el circuito
t =0
20 k
30 k
10 k
5V
10 k
Figura I-A.3. condiciones del circuito en t = 0.
20 k
5V
3H
iL (t)
3H
1
800
104 S/104
3H
30 k
Figura I-A.6. equivalente de Norton para el circuito en t = 0.
v
v
20 k
10 k
v
Icc
5V
3
L
= 4 = 3 104 s = 0.3 ms.
RNt
10
La corriente de la bobina esta expresada como
=
e 3 A
iL (t) =
800 4000
Segun una de las propiedades fundamentales del amplificador operacional, la tension nodal del terminal no inversor y
el no inversor son iguales, luego v = v = 5 V. Al aplicar la
LCK en v se tiene:
v v
v
+
= 0,
3
20 10
30 103
o
iL (t) =
20 k
5V
para t 0
(I-A.1)
diL (t)
dt
5 10 000t
15 10 000t
vL (t) = (3)
= e 3 V
e 3
2
2
o
vL (t) =
(
0
para t < 0
3 10t
3 mV
4e
3 10 000t
9 20 000t
e 3
e 3 W
320
1600
o
(
0
75 10t
3
8 e
para t < 0
45 20t
3
8 e
10 k
+
Vca
en donde Vca = v = 25
2 V, la conductancia de Norton se
calcula por medio de la ley de Ohm como sigue:
1
Icc
1
800
GNt =
= 25 =
S
Vca
10 000
2
para t 0
Asimismo,
pL (t) =
para t < 0
3 10t
3 mA
4e
vL (t) = L
(5) v
(5)
+
=0
3
20 10
30 103
v
5
5
=
+
3
3
30 10
30 10
20 103
3
25
v = 5 + (5) =
V.
2
2
Corrrespondientemente Icc se calcula usando la ley de Ohm:
25
1
2
=
A = 1.25 103 A = 1.25 mA
Icc =
3
800
10 10
25
2
Dado que
v
v
(
0.5 mA
mW
para t 0
(I-A.2)
I-B.
Simulacion
I-B1.
Diagrama esquematico:
II.
II-A.
E JERCICIO II
Desarrollo analtico
Sea el circuito
t =0
V1
ix
R2
+
+
R1
VC
2ix
V2
ix (0)
5
+
2ix (0)
10
VC (0)
30 V
VC (0) 30
5
(II-A.1)
y la ley de Ohm en R1 ,
VC (0)
.
10
De (II-A.1) y (II-A.2) se conforma el sistema
ix (0) =
Simulacion en OrCAD
5 104 A
0.5 mA
iL (0)
pL (0)
ix (t)
Desarrollo analtico
30
8
mW = 3.75 mW
3.7665 mW
(II-A.2)
9e5t V
v
+
+
10
2ix (t)
VC (t)
Cuadro I-C.1
.
CUADRO COMPARATIVO ENTRE DESARROLLO ANALI TICO Y SIMULACI ON
Figura II-A.3. condiciones de circuito para t > 0.
II-B.
Simulacion
II-B1.
dVC (t)
dt
1 dVC (t)
ix (t) =
114 dt
y la LTK en el enlace exterior,
(II-A.3)
(II-A.4)
Diagrama esquematico:
57t
5
Balance de potencias
R1
72
5
= 14.4
14.365
R2
314
5
= 64.8
64.64
V1
108
107.74
V2
2Ix
144
5
= 28.8
28.731
Cuadro II-C.1
.
CUADRO COMPARATIVO ENTRE DESARROLLO ANALI TICO Y SIMULACI ON
Esta informacion deja saber que se hizo un correcto desarrollo analtico y las condiciones de simulacion estan considerablemente aproximadas a la teora.
II-D.
Desarrollo analtico
Simulacion en OrCAD
(0 )
12 V
12 V
VC
PC (0 )
ver II-C.1
Cuadro II-D.1
.
CUADRO COMPARATIVO ENTRE DESARROLLO ANALI TICO Y SIMULACI ON
C ONCLUSI ON
Por medio de los teoremas estudiados en el Taller de
simulacion I se conocieron valores numericos en circuitos de
primer orden. Cabe resaltar que en el analisis de circuitos
en general uno de los pilares gobernantes son las leyes de
Kirchhoff, muchos de los metodos de analisis estan regidos
por ellas.
R EFERENCIAS
[1] R. Dorf and J. Svoboda, Introduction to Electric Circuits, 9th ed.
John Wiley & Sons, 2014.
US.