Está en la página 1de 5

1

Taller de simulacion II
Diego Nicolas Pena , Gary Guzman De La Cruz y Jeffer Edilson Perez Garca

ResumenEn el presente documento se expone una solucion


a cada uno de los ejercicios propuestos por el director de
clase mediante un desarrollo analtico y una correspondiente
comprobacion por medio de simulacion con el software OrCAD
Capture CIS. El tema a plantear en este ejercicio es el analisis
de respuesta completa en circuitos RL y RC.
AbstractHerein a solution for each excercise proposed by
the head of class is exposed, this through analytical development
and hence a verification by using the OrCAD Capture CIS
simulation software. The analysis addresses complete response
of RL and RC circuits issues.
ResumoNeste documento apresenta-se uma soluca o aos excerccios propostos pelo instrutor de aula mediante um desenvolvimento analtico e uma consequente avaliaca o por intermedio
de simulaca o com o software OrCAD Capture CIS. O tema
exposto aqui e a resposta completa de circuitos RL e RC.


OrCAD Capture CIS

RL
RC

Palabras clavesimulacion, circuito, teoremas, comprobacion.
Index Termssimulation, circuit, theorems, substantiation.
Palavras-chavesimulaca o, circuito, teoremas, comprovaca o.

I.
I-A.

10 k

20 k

iL (0)

5V

Figura I-A.2. condiciones del circuito para t < 0.

Dado que la bobina ha alcanzado su condicion de estado


estacionario, e sta se comporta como un corto circuito, entonces
la tension en sus terminales es cero. De este modo, se calcula
iL (0) por medio de la ley de Ohm como sigue:
1
(5)
=
A = 5 104 A = 0.5 mA
3
2000
10 10
Conocida la condicion inicial, se procura el equivalente de
Norton para la bobina en t = 0. El circuito en t = 0 se
transforma en:
iL =

30 k

E JERCICIO I

Desarrollo analtico

Sea el circuito

t =0

20 k
30 k

10 k

5V

10 k
Figura I-A.3. condiciones del circuito en t = 0.

20 k

5V

Figura I-A.1. circuito propuesto para el Ejercicio I.

Considerese el nodo inferior como el de referencia.


Analizandolo en t < 0 se tiene:

Cod.: 223537 (correo electronico: dnpenaa@unal.edu.co).


Cod.: 2223355 (correo electronico: gguzmanc@unal.edu.co).
C
od.: 25441236 (correo electronico: jeperezg@unal.edu.co).

3H

iL (t)

3H

Dadas las condiciones en ese instante de tiempo, se calcula


la corriente de Norton remplazando la bobina con un cortocircuito:

1
800

104 S/104

3H

30 k
Figura I-A.6. equivalente de Norton para el circuito en t = 0.

v
v

20 k

10 k

entonces el equivalente de Norton se conforma como en la


figura.
La constante de tiempo es

v
Icc

5V

3
L
= 4 = 3 104 s = 0.3 ms.
RNt
10
La corriente de la bobina esta expresada como
=

iL (t) = Icc + (iL (0) Icc ) e


3 10 000t
1

e 3 A
iL (t) =
800 4000

Figura I-A.4. circuito dispuesto para calcular condiciones de Norton.

Segun una de las propiedades fundamentales del amplificador operacional, la tension nodal del terminal no inversor y
el no inversor son iguales, luego v = v = 5 V. Al aplicar la
LCK en v se tiene:
v v
v
+
= 0,
3
20 10
30 103

o
iL (t) =

Ahora se calcula la tension de circuito abierto de la forma:


30 k

20 k

5V

para t 0

(I-A.1)

diL (t)
dt


5 10 000t
15 10 000t
vL (t) = (3)
= e 3 V
e 3
2
2
o
vL (t) =

(
0

para t < 0

3 10t
3 mV
4e

pL (t) = iL (t) vL (t) =

3 10 000t
9 20 000t
e 3
e 3 W
320
1600

o
(
0
75 10t
3
8 e

para t < 0

45 20t
3
8 e

donde t tiene unidades de ms.

10 k
+

Vca

Figura I-A.5. circuito dispuesto para calcular la tension de circuito abierto.

en donde Vca = v = 25
2 V, la conductancia de Norton se
calcula por medio de la ley de Ohm como sigue:

1
Icc
1
800
GNt =
= 25  =
S
Vca
10 000
2

para t 0

Asimismo,

pL (t) =

para t < 0

3 10t
3 mA
4e

vL (t) = L

(5) v
(5)
+
=0
3
20 10
30 103
v
5
5
=
+
3
3
30 10
30 10
20 103
3
25
v = 5 + (5) =
V.
2
2
Corrrespondientemente Icc se calcula usando la ley de Ohm:

25
1
2
=
A = 1.25 103 A = 1.25 mA
Icc =
3
800
10 10

25
2

Dado que

con v = 5 V se resuelve para v :

v
v

(
0.5 mA

mW

para t 0

(I-A.2)


I-B.

Esta informacion deja saber que se hizo un correcto desarrollo


analtico y las condiciones de simulacion estan considerablemente aproximadas a la teora.


Simulacion

I-B1.

Diagrama esquematico:

II.
II-A.

E JERCICIO II

Desarrollo analtico

Sea el circuito
t =0

V1

ix

R2

+
+

R1

VC

2ix

V2

Figura II-A.1. circuito propuesto para el ejercicio II.

Figura I-B.1. diseno del circuito propuesto en OrCAD Capture CIS.

Con V1 = 9e5t u (t) V, V2 = 30 V, R1 = 10 , R2 = 5 y


1
C = 38
F.
En t < 0 se asume que este circuito alcanzo su condicion
de estado estacionario, luego se modela de la forma:

I-B2. Apreciacion: Al efectuar un analisis transitorio en


el dominio del tiempo se obtuvieron las siguientes magnitudes
en la bobina:

ix (0)

5
+

2ix (0)

10

VC (0)

30 V

Figura II-A.2. condiciones de circuito para t < 0.

Es oportuno aplicar la LCK en VC , entonces


3ix (0) =

VC (0) 30
5

(II-A.1)

y la ley de Ohm en R1 ,
VC (0)
.
10
De (II-A.1) y (II-A.2) se conforma el sistema
ix (0) =

Figura I-B.2. grafico del analisis transitorio ofrecido por OrCAD.

en donde la curva de color rojo representa la potencia


absorbida por ella y la de color verde la corriente a traves de
ella. Estas curvas son fieles a las ecuaciones (I-A.1) y (I-A.2)
expuestas en el desarrollo analtico.

I-C.

VC (0) + 10ix (0) = 0


VC (0) 15ix (0) = 30
cuyas soluciones son VC (0) = 12 V e ix (0) = 56 A.
Para t > 0 el circuito se transforma en:

Cuadro comparativo - Ejercicio I


Magnitud

Simulacion en OrCAD

5 104 A

0.5 mA

iL (0)
pL (0)

ix (t)

Desarrollo analtico

30
8

mW = 3.75 mW

3.7665 mW

(II-A.2)

9e5t V
v

+
+

10

2ix (t)

VC (t)

Cuadro I-C.1
.
CUADRO COMPARATIVO ENTRE DESARROLLO ANALI TICO Y SIMULACI ON
Figura II-A.3. condiciones de circuito para t > 0.

Se aplica la LCK en v como sigue:

II-B.

Simulacion

II-B1.

dVC (t)
dt
1 dVC (t)
ix (t) =
114 dt
y la LTK en el enlace exterior,

(II-A.3)

10ix (t) 9e5t +VC (t) = 0

(II-A.4)

ix (t) + 2ix (t) = C

Diagrama esquematico:

Evaluando (II-A.3) en (II-A.4) se tiene:




1 dVC (t)
10
9e5t +VC (t) = 0
114 dt
5 dVC (t)
+VC (t) = 9e5t ,
57 dt
de este modo es apropiado procurar la ecuacion diferencial
general para los circuitos de primer orden, luego
dx (t)
+ ax (t) = y (t)
dt
dVC (t) 57
513 5t
+ VC (t) =
e
dt
5
5

Figura II-B.1. diseno del circuito propuesto en OrCAD Capture CIS.

II-B2. Apreciacion: Al efectuar analisis transitorio en el


dominio del tiempo para el circuito mostrado se obtuvieron
las siguientes magnitudes:
(II-A.5)

por lo tanto la respuesta natural en C tiene la forma


VC(n) (t) = Ae

57t
5

Se reconoce la respuesta forzada como


VC(f) (t) = Be5t
puesto que se espera una respuesta exponencial con una
se evalua en (II-A.5)
constante de tiempo igual a la fuente. Esta
para conocer B de la forma:

d Be5t
57  5t  513 5t
+
Be
=
e
dt
5
5
57B 5t 513 5t
e =
e
5Be5t +
5
5

513 5t
32
B e5t =
e
5
5
513
B=
32

Figura II-B.2. grafico del analisis transitorio ofrecido por OrCAD.

Asimismo, se encuentra que las graficas de simulacion


corresponden con las ecuaciones obtenidas en el desarrollo
analtico.


Evaluando en la forma general,


II-C.
VC (t) = VC(n) (t) +VC(f) (t)
57t
513 5t
VC (t) = Ae 5 +
e
32
y evaluando correspondientemente en t = 0,
513
VC (0) = A +
= 12
32
129
A=
.
32
Conclusivamente, la respuesta completa de la tension del
condensador para todo t 6= 0 es
(
12 V
para t < 0
VC (t) =
(II-A.6)
129 57t
513
5t
32 e 5 + 32 e V para t > 0


Balance de potencias

En el cuadro II-C.1 se muestran los valores obtenidos de las


potencias absorbidas en t = 0 :
Elemento

Potencia calculada (W)

Potencia simulada (W)

R1

72
5

= 14.4

14.365

R2

314
5

= 64.8

64.64

V1

108

107.74

V2
2Ix

144
5

= 28.8

28.731

Cuadro II-C.1
.
CUADRO COMPARATIVO ENTRE DESARROLLO ANALI TICO Y SIMULACI ON

Esta informacion deja saber que se hizo un correcto desarrollo analtico y las condiciones de simulacion estan considerablemente aproximadas a la teora.

II-D.

Cuadro comparativo - Ejercicio II


Magnitud

Desarrollo analtico

Simulacion en OrCAD

(0 )

12 V

12 V

VC

PC (0 )

ver II-C.1
Cuadro II-D.1

.
CUADRO COMPARATIVO ENTRE DESARROLLO ANALI TICO Y SIMULACI ON

Esta informacion deja saber que se hizo un correcto desarrollo


analtico y las condiciones de simulacion estan considerablemente aproximadas a la teora.

III.

BREVE DE ERRORES COMETIDOS


D ESCRIPCI ON

Durante el desarrollo de la actividad se evaluo y aprendio el


uso del software de simulacion. Errores como la adecuada designacion de variables y la correcta conexion de los elementos
fueron corregidos.
Fue de tener en cuenta hacer los calculos apropiadamente
teniendo en cuenta la conversion de unidades de s a ms
porque los valores diferan por potencias de diez, estos datos
se corrigieron y coincidieron perfectamente.

C ONCLUSI ON
Por medio de los teoremas estudiados en el Taller de
simulacion I se conocieron valores numericos en circuitos de
primer orden. Cabe resaltar que en el analisis de circuitos
en general uno de los pilares gobernantes son las leyes de
Kirchhoff, muchos de los metodos de analisis estan regidos
por ellas.
R EFERENCIAS
[1] R. Dorf and J. Svoboda, Introduction to Electric Circuits, 9th ed.
John Wiley & Sons, 2014.

US.

También podría gustarte