Está en la página 1de 27

SDH

Synchronous Digital Hierarchy (Jerarqua digital Sncrona). La jerarqua SDH se desarroll en EEUU
y posteriormente el CCITT en 1989 public una serie de recomendaciones donde quedaba definida
con el nombre de SDH. Uno de los objetivos de esta jerarqua estaba en el proceso de adaptacin
del sistema PDH, ya que el nuevo sistema jerrquico se implantara paulatinamente y deba
convivir con la jerarqua plesicrona instalada. sta es la razn por la que la ITU-T normaliz el
proceso de transportar las antiguas tramas en la nueva (tramas SDH)
- Multiplexacion de Jerarqua
Multiplexacin SDH[editar]
Para considerarse un estndar internacional, las diversas interfaces de tasas de bit PDH
existentes deben ser acomodadas en la estructura SDH. Esto se hace permitiendo
diferentes interfaces para ser mapeadas en la trama SDH.


Fig. 2 Multiplexacin SDH
Multiplexacin SDH - 2Mbps (E1)[editar]
Esta multiplexacin parte de la unidad bsica de PDH que es el E1 (2 Mbit/s) para formar
un STM-1. Se pueden transportar 63 seales PDH de 2 Mbit/s. A continuacin se detallan
los pasos para el mapeo de un STM-1 mediante un E1.
Se considera el mapeo de una seal de 2 Mbit/s en la trama SDH, la seal original
PDH ser 2048 kbit/s, con una variacin de 50 ppm. Esto es insertado en un
contenedor (C-12), donde la justificacin se lleva a cabo utilizando tcnicas
tradicionales de stuffing (relleno de bits). Esto se hace para compensar las variaciones
de frecuencia permitidas en tasas de bits para PDH y SDH.
El contenedor se coloca en un contenedor virtual (VC-12) donde el path overhead se
aade. Este overhead es llevado con la seal a lo largo de la red, incluso cuando se
conectan en forma cruzada en diferentes tramas SDH. Esto permite el mantenimiento
y la supervisin de la seal a travs de la red. Incluye la deteccin de errores,
indicaciones de alarma, y una etiqueta de seal.
Un puntero se agrega al contenedor virtual para formar una unidad tributaria (TU-12).
Esto permite que el sistema SDH compense las diferencias de fase a travs de la red
o entre las redes.
Tres TU-12 son multiplexados en un grupo de unidad tributaria (TUG-2).
Siete TUG-2 estn multiplexados en un TUG-3. Esta es la unidad del mismo tamao
que sera usada para el mapeo, por ejemplo, una seal E3 en una trama SDH.
Tres TUG-3 son multiplexados a travs de una unidad administrativa (AU-4) y en un
grupo de unidad administrativa (AUG) para formar una trama STM-1.
Multiplexacin SDH - 34Mbps (E3)[editar]
Para realizar esta multiplexacin se ejecutan los pasos anteriores de forma similar. Se
pueden transmitir hasta 3 seales de 34Mbit/s.
Se adapta la frecuencia mediante byte interleaving (C-3).
Se aaden 9 bytes overhead (VC-3).
Se agrega el puntero (TUG-3).
Tres (TUG-3) son multiplexados a travs de (AU-4) y (AUG) para formar una trama
STM-1.
Multiplexacin SDH - 140Mbps (E4)[editar]
Para multiplexar seales PDH es necesario primero adaptarlas a la velocidad SDH. Los
pasos para realizar dicha multiplexacin se dan en forma similar a los desarrollados en los
puntos anteriores.
Se debe incrementar la frecuencia de 140 Mbit/s a 149.76 Mbit/s mediante
justificacin de bits (C- 4).
Aadir una columna de 9 overhead bytes (VC-4).
Agregar el puntero (AU-4).

- Elementos de red

1.- Multiplexor terminal
Es el elemento que acta como un concentrador de las seales DS-1 (1,544 Mbps)
tributarias as como de otras seales derivadas de sta y realiza la transformacin de la
seal elctrica en ptica y viceversa. Dos multiplexores terminales unidos por una fibra
con o sin un regenerador intermedio conforman el ms simple de los enlaces de SONET.

2.- Regenerador
Necesitamos un regenerador cuando la distancia que separa a dos multiplexores
terminales es muy grande y la seal ptica que se recibe es muy baja. El reloj del
regenerador se apaga cuando se recibe la seal y este reemplaza parte de la cabecera de
la trama de la seal antes de volver a retransmitirla. La informacin de trfico que se
encuentra en la trama no se ve alterada.

3.- Multiplexor Add/Drop (ADM).
El multiplexor de extraccin-insercin (ADM) permite el extraer en un punto intermedio de
una ruta parte del trfico cursado y a su vez inyectar nuevo trfico desde ese punto. En
los puntos donde tengamos un ADM solo aquellas seales que necesitemos sern
descargadas o insertadas al flujo principal de datos. El resto de seales a las que no
tenemos que acceder seguir a travs de la red. Aunque los elementos de red son
compatibles con el nivel OC-N, puede haber diferencias en el futuro entre distintos
vendedores de distintos elementos. SONET no restringe la fabricacin de los elementos
de red. Por ejemplo, un vendedor puede ofrecer un ADM con acceso nicamente a
seales DS-1, mientras que otro puede ofrecer acceso simultaneo a seales DS-1 (1,544
Mbps) y DS-3 (44,736 Mbps).
4. TRANSCONECTORES DIGITALES (DXC) :Este elemento de la red es el que mas
funciones tiene. Permite mapear las seales tributarias PDH en contenedores virtuales,
as como conmutar mltiples contenedores, hasta VC-4 inclusive.

Topologas
SONET/SDH apuesta por arquitecturas en anillo, constituidas por multiplexores de extraccin e
insercin de seales o ADMs (Add and Drop Multiplexers). Los anillos permiten conseguir redes
muy flexibles, pudiendo extraer seales tributarias del trfico agregado en cualquiera de los ADMs,
adems de ofrecer potentes mecanismos de proteccin y restauracin.
DWDM puede ayudar a la exhausta fibra, su valor se extiende ms all de esta simple
ventaja, en SONET/SDH el aumento de la capacidad es la base de tirar ms cable o
ampliarlo, pero DWDM hace ms que esto, porque lo que le da valor aadido en
las redes metropolitanas, es su rpido y flexible aprovisionamiento de protocolos del
DWDM, transparente en cuanto a la velocidad, centralizacin de datos, servicios protegidos,
junto a la posibilidad de ofrecer nuevas y ms altas velocidades a menor costo
Las Redes DWDM deben ser capaces de soportar la amplia gama de servicios que se
implementan sobre TDM (SONET o SDH) y ATM adems debe soportar conexiones de redes
punto a punto, anillo, permitir la conectividad entre anillos, mallas y topologa de estrella
mientras provee la combinacin de redes de banda ancha y transporteptico.

Arquitectura de la Red.

La capa WDM proporciona la flexibilidad para mapear el trfico generado en las longitudes
de onda mltiple y la topologa bsica es un anillo de Fibra ptica que interconecta varios
puntos de acceso que usan los canales pticos
- Anillo de fibra con diferentes conexiones.
En esta topologa, un solo par de fibra conecta muchos elementos y les permite que
transporten el trfico entre si y hacia cada uno de ellos, la configuracin en anillo es la de
mxima conectividad con mnimo de ramas, permitiendo la constitucin de redes
gestionables flexibles adems es tolerante a fallos, una estructura en anillo permite
proteccin eficiente al establecer los canales de servicio y de proteccin por caminos
diferentes. Cada punto de acceso ofrece un Multiplexor Add/Drop ptico que agrega y extrae
canales pticos hacia y desde el anillo, adems cada punto de acceso debe procesar el
trfico segn la capa y el protocolo con el trfico asociado, como SONET, ATM, TDM, IP,
etc., los canales de WDM son utilizados para conectar a los nodos en el anillo y soportar la
conectividad punto a punto entre ellos y los sistemas de proteccin deben aplicarse para
que el canal ptico se transmita en ambas direcciones en el anillo y el receptor selecciona la
seal con ms calidad, adems si una de las trayectorias se interrumpe se conmuta la otra.
Conexin entre anillos.
La Red ptica debe soportar la interconexin de muchos anillos para formar una red de rea
metropolitana multi-anillo, las opciones de topologas adicionales como son la malla y
estrella tambin deben ser asimiladas.
Una red de anillo dual se muestra en la figura, donde pueden ser implementados canales
adicionales ajenos al DWDM fuera de los anillos y pueden usarse para proteccin o para
aumentar el ancho de banda que puede cruzar entre los anillos.

Anillo de Fibra Dual.
Estndares SDH/SONET.
Los estndares son una parte bien importante es las telecomunicaciones. Como se
menciono anteriormente. ANSI coordina y aprueba los estndares de SONET mientras que
los estndares de SDH son desarrollados por la ITU-T. Estndares ANSI de SONET

Los estndares de SONET son actualmente desarrollados por el comit T1 el cual es
patrocinado por la ANSI y por la ATIS (Alliance for Telecommunications Industry Solutions).
ANSI ITU
Seal Tasa de bits Canales Seal Tasa de bits Canales
DS0 64 Kbps 1 DS0 E0 64 Kbps 64 Kbps
DS1 1.544 Mbps 24 DS0 E1 2.048 Mbps 32 E0
DS2 6.312 Mbps 96 DS0 E2 8.448 Mbps 128 E0
DS3 44.736 Mbps 28 DS1 E3 34.368 Mbps 16 E1
No definido E4 139.264 Mbps 64 E1



- Defectos
Desventajas de la SDH
La planificacin de redes es totalmente distinta
La sincronizacin requiere consideraciones especiales
Es preciso disponer de una estrategia de evolucin de PDH a SDH
La gestin de la red presupone una TMN (Telecommunications Management Network)
para sacarle el mximo provecho a la jerarqua digital sncrona
La capacidad del STM-1 es mayor que la necesaria (mucho overhead)
El overhead es an mayor a velocidades ms elevadas

- Errores y punteros
Errores: El control de errores se realiza mediante Bytes de paridad del tipo BIP. Como
respuesta se recibe la alarma remota FEBE. De esta forma es posible evaluar desde un
punto la BER en ambas direcciones. El caso es similar a la paridad CRC-4 y el bit remoto E
en el mltiplex de 2 Mb/s. El control de errores se efecta dividiendo la trama STM-1 en M
grupos de N bits y controlando cada grupo mediante un bit de paridad BIP.
Se tiene as formado un control de tipo BIP-(N,M). En la ITU-T M.2100 se definen los
elementos de medicin de UAS (segundos indisponibles), SES (segundos con muchos
errores), ES/EFS (segundos con o sin errores) y BEC (conteo de error de bit). Ver tambin
lTU-T G.821/826. En tanto el Byte B1 permite el control de errores entre regeneradores,
los Bytes B2 lo hacen entre terminales de la misma seccin. Esto significa que B2 adiciona
a la suma de BER individuales los errores producidos en los equipos de lnea electrnicos.
El Byte B3 verifica errores en el trayecto a nivel de VC-4 y el V5 entre trayectos a nivel de
VC-12.

ERRORES GAUSSIANOS. Si los errores se producen por ruido gaussiano (trmico) se
encuentran distribuidos en forma aleatoria y uniforme. En tal caso el nmero de errores x
distribuidos en un tiempo T tiene una distribucin Poisson. Esto significa que la
probabilidad de contar un nmero de errores x se expresa como:

P(x)= x.e- / x!
Donde es el valor promedio de errores. Por ejemplo; para el caso del Byte B1 que
controla la trama STM-1 se tiene:
-El nmero de bits controlados por el Byte B1 es 19440.
-El nmero de bits controlado por cada bit de B1 es 2430.
-El valor promedio de errores para BER= 10-3 es 2,43.
-La probabilidad de no detectar errores P(x=0) es 0,088.
En palabras: la probabilidad de no detectar errores es una trama STM-1 mediante BIP-8 es
de 8,8%. Con CRC-4 en la trama
de 2 Mb/s es de 12,9%.


Punteros SDH[editar]
Un sistema sncrono se basa en el hecho de que cada reloj est en fase y frecuencia de
sincronismo con el siguiente. En la prctica esto es imposible de lograr, por lo tanto, las
desviaciones de fase y frecuencia ocurrirn. Dentro de una red la frecuencia del reloj se
extrae de la seal de lnea, sin embargo, las variaciones de fase pueden ocurrir a partir de
la acumulacin del jitter sobre la red. Las variaciones de interfaz de frecuencia en la red
pueden ocurrir. La forma en que SDH supera este problema es usando punteros para
apuntar a la direccin del principio del contenedor virtual dentro de la trama. El valor del
puntero inicial corresponde a la diferencia de fase entre llegada de la unidad tributaria y la
unidad tributaria vaca dentro de la trama en el momento que el tributario es mapeado en
el contenedor virtual. Si la fase vara entre los relojes de lectura y escritura de tal manera
que los buffers de entrada de flujo de terminacin digital muestran una tendencia de
desbordamiento o de ejecutar vaco, un puntero de ajuste se producir. En la siguiente
tabla se hace una breve descripcin de los punteros utilizados para el mapeo de tramas
STM-N.
Puntero Descripcin Localizacin Valor del puntero
AU-4
El puntero AU-n proporciona un
mtodo para permitir la alineacin
flexible y dinmica del VC-n dentro
de la trama AU-n.
Bytes H1, H2 y H3
- El valor del puntero real
est contenido dentro de H1.
H2 y H3 se reservan para la
justificacin negativa.

- El valor del puntero AU-4
es un nmero binario con un
rango de 0 a 782 que indica
el desplazamiento, en
incrementos de tres bytes,
entre el puntero y el primer
byte del VC-4.
AU-3
El puntero AU-n proporciona un
mtodo para permitir la alineacin
flexible y dinmica del VC-n dentro
de la trama AU-n.
Los tres punteros
individuales AU-3
son contenidos en
3 bytes separados
H1, H2 y H3.
- El valor del puntero AU-3
es un nmero binario con un
rango de 0 a 782.

- Existen tres AU-3s en un
AUG-1, cada AU-3 tiene sus
propios bytes asociados H1,
H2 y H3.
- El primer conjunto H1, H2,
H3 se refiere al primer AU-
3, y el segundo conjunto al
segundo AU-3, y as
sucesivamente.
- Para los AU-3, cada
puntero opera de forma
independiente.
TU-3
El puntero TU-3 proporciona un
mtodo para permitir la alineacin
flexible y dinmica de VC-3 dentro de
la trama TU-3, independientemente
del contenido real del VC-3.
Los tres punteros
individuales TU-3
son contenidos en
3 separados bytes
H1, H2 y H3.
- Designa la ubicacin del
byte donde el VC-3
comienza. Los dos bytes
asignados a la funcin de
puntero pueden ser vistos
como una palabra.

- Los ltimos diez bits (bits
7-16) de la palabra del
puntero llevan el valor del
puntero.
- El valor del puntero TU-3
es un nmero binario con un
rango de 0-764 que indica el
desplazamiento entre el
puntero y el primer byte del
VC-3.
TU-2,
TU-12,
TU-11
Los punteros TU-11, TU 12- y TU-2
es proporcionar un mtodo para
permitir la alineacin flexible y
dinmica de VC-11, VC-12 y VC-2
dentro de las multitramas TU-11, TU-
12 y TU-2, independientemente del
contenido actual de VC-11, VC-12 y
VC-2.
Bytes V1, V2
- El valor del puntero (bits
7-16) es un nmero binario
que indica el desplazamiento
de V2 al primer byte del
VC-2, VC-12 o VC-11.

- El rango de
desplazamiento es diferente
para cada uno de los
tamaos de las unidades
tributarias.
- Los bytes del puntero no se
contabilizan en el clculo
del desplazamiento.
Justificacin positiva del puntero[editar]
Una justificacin positiva del puntero se da cuando la frecuencia de entrada es menor que
la de salida, por lo tanto se insertan bytes de relleno que no afectan la data. Los bytes de
justificacin siempre se insertan en la misma ubicacin dentro de la trama.
Justificacin negativa del puntero[editar]
Una justificacin negativa del puntero se da cuando la frecuencia de entrada es mayor
que la de salida, los bytes H# pueden llevar informacin real del VC4 sin afectar la data
del payload. Demasiado ajuste de punteros puede llegar a generar el jitter.

- Cabeceras
La tasa de transmisin bsica de SDH estndar es 155,520 Mbps (STM-1). La trama STM-1
consiste en 2430 bytes, los cuales corresponden con una duracin de 125 us. tambin estn
definidas tres tasas de bits de mayor velocidad como son 622,08 Mbps (STM-4), 2488,32 Mbps
(STM-16) y 9953,28 Mbps (STM-64). La trama STM-1 est estructurada como 270 columnas
(bytes) por 9 filas en las que las nueve primeras columnas de la estructura corresponden con la
cabecera de seccin, y las restantes 261 columnas son el rea de payload.
La jerarqua digital sincrona elimina la necesidad de un nmero de niveles menores de
multiplexin definido en PDH. Los tributarios de 2 Mbps son multiplexados a nivel de STM-1 en un
solo paso. De todos modos, para mantener la compatibilidad con equipos no sncronos, las
recomendaciones SDH definen mtodos de subdivisin del rea de payload de la trama STM-1 de
varias formas, de modo que puedan portar diversas combinaciones de seales tributarias, tanto
sncronas como asncronas. Usando este mtodo, los sistemas de transmisin sncrona pueden
acomodar seales generadas por equipamiento de varios niveles de jerarqua digital pleusncrona.
Una trama STM-1 consta de 2430 bytes, los cuales pueden dividirse en tres reas principales:
- Area de payload (2349 bytes).
- rea de puntero de Unidad Administrativa (9 bytes).
- rea de cabecera de seccin (72 bytes).
El rea de Payload: Seales de todos los niveles de PDH pueden ser acomodadas en SDH
empaquetndolas juntas en el rea de payload de la trama STM-1. El proceso de empaquetado de
seales PSH es un proceso multipaso que involucra un nmero de diferentes estructuras.
Los tributarios pleusncronos estn mapeados en un contenedor de tamao apropiado, y un
nmero de bytes conocido como cabecera de camino (Path Overhead o POH) es aadido al
mismo para formar el contenedor virtual (VC) en el que se basa esta trama. La cabecera de camino
proporciona informacin para su uso en la gestin extremo a extremo de un camino sncrono. La
informacin de la cabecera de camino asociado con un VC-1/VC-2 difiere a la recogida en la
cabecera asociada a los VC-3/VC-4. Veamos la informacin que encontraremos en cada una de
ellas:
La cabecera de camino para los VC-1/VC-2 recogen los bytes V5, J2, Z6 y Z7. El byte V5 es el
octeto posicionado al inicio del contenedor virtual. La funcin de varios de los bits de este byte se
describe a continuacin:
- BIP-2: Los bits 1 y 2 son usados para monitorizar errores usando bits de paridad
concatenada (BIP) comprobando todos los bytes en el VC-1/ VC-2 previo.
- REI: El bit 3 es el indicador remoto de error o REI del camino. Ser puesto a 1 binario y
enviado en direccin opuesta al recibido hacia el extremo original del VC-1/VC-2 si uno o
ms errores son detectados al chequear el BIP-2.
- RFI: El bit 4 es el indicador remoto de fallo o RFI y es puesto a 1 binario y enviado en
direccin opuesta a la recibida por el ensamblador del VC-1/VC-2 si se detecta un fallo.
- Etiqueta de seal: Indica el tipo de carga del contenedor virtual. Estas codificaciones
pueden ser "camino inequipado", "mapeado asncrono", "mapeado de byte sncrono", o
camino equipado por ser definido.
- RDI: El bit 8 es el indicador de defecto remoto o RDI en el camino. Este bit es colocado a 1
binario y enviado hacia atrs por el ensamblador de VC-1/VC-2.
- La cabecera de camino para contenedores VC-4 est ubicada en la primera columna de
las nueve filas por las 261 columnas de la estructura VC-4. Para los VC-3, la cabecera de
camino est colocada en la primera columna de las nueve filas para la estructura de 85
columnas. . La funcin de cada byte la vemos a continuacin:
- J1: Traza de ruta: Este byte verifica la conexin del camino VC-3/VC-4.
- B3: BIP-8 de ruta: Este byte proporciona monitorizacin de bits con error sobre la ruta,
usando un cdigo de paridad par BIP-8.
- C2: Etiqueta de seal: Este byte indica la composicin de la carga VC3/VC-4.
- G1: Estatus del camino: Este byte permite que el estatus de la seal recibida sea enviada
de vuelta al extremo transmisor del camino desde el extremo receptor.
- F2, Z3: Canales de usuario: Este byte proporciona un canal de comunicacin para el
usuario.
- H4: Indicador de posicin: Este byte proporciona un indicador de posicin generalizado de
payload y puede ser usado como un indicador de posicin de multitrama para VC-2/VC-1.
- K3 (bits 1 - 4): APS: Estos bits son empleados para la conmutacin automtica de
proteccin (APS) para la proteccin a nivel de camino de alto nivel.
- K3 (bits 5 - 8): Spare: Estos bits estn reservados para uso futuro.
- Z5: Operador nacional: Este byte esta empleado para propsitos de gestin especfica as
como mantenimiento de conexin tandem.
El Puntero de Unidad Administrativa: Tras aadir la cabecera de camino al contenedor virtual, se
le posiciona en una unidad tributaria (TU) o una unidad administrativa (AU) con un puntero
indicando al comienzo del contenedor virtual relativo al TU o al AU, segn sea el caso. Los VC-1s y
VC-2s son posicionados en TU mientras que los VC-4 son posicionados en un AU tal y como
veamos en la figura 3.13. En Europa, los VC-3 son posicionados en TU-3 mientras que en
SONET son posicionados en AU-3. Los AUs y los TUs son empaquetados en sus respectivos
grupos; grupos de unidades tributarias (TUGs) para unidades tributarias y grupos de unidades
administrativas para AUs. Los TUGs son multiplexados en contenedores virtuales de alto nivel.
Los cuales, en su turno, son posicionados en AUs con un puntero indicando al inicio del
contenedor virtual relativo al AU. Es el puntero AU el cual indica la posicin del AU con relacin a
la trama STM-1 y forma parte del rea de cabecera de seccin de la trama.El rea de payload de la
trama STM-1 contiene un VC-4 o tres VC-3 con la posicin del primer byte siendo indicada por el
respectivo puntero AU
La Cabecera de Seccin: Los bytes de la cabecera de seccin (SOH) son usados para la
comunicacin entre elementos adyacentes de equipos sncronos. De este modo, adems de ser
utilizados para la sincronizacin de trama, tambin realizan una gran variedad de facilidades de
gestin y administracin.
Esta estructura de cabecera de seccin STM-1 se detalla a continuacin:
- A1, A2: Enganche de trama.
- J0: Traza de la seccin de regeneracin.
- D1 a D12: Los bytes D1 a D3 forman un canal de comunicacin de datos de 192 Kbps para
la seccin de regeneracin. Los bytes D4 a D12 forman un canal de comunicacin de
datos para la seccin de multiplexacin. El uso de ambos canales de comunicacin es para
gestin de red.
- E1, E2: Canales de instaladores. Empleado para comunicaciones directas entre nodos de
equipos.
- F1: Canales para usuario.
- B1, B2: Estos bytes son comprobaciones de paridad simple para deteccin de errores.
- K1, K2 (bit1 a bit5): Canal dedicado a la conmutacin de proteccin automtica.
- K2 (bit6 s bit8): Indicador de RDI para la seccin de multiplexacin.
- S1 (bit5 a bit8): Indicador de estatus de sincronizacin.
- M1: Indicador de REI para la seccin de multiplexacin.
- Z1, Z2: An por definir, sin uso.


- Sincrona


Sincronizacin en SDH[editar]
Para la sincronizacin en SDH se toman en cuenta las normas G.803 (Arquitectura de redes de
transporte basadas en la jerarqua digital sncrona) y G.811 (Caractersticas de temporizacin de
los relojes de referencia primarios) entre otras como la G.822, G.812, etc. Sincronizar se refiere a
que dos o ms elementos, eventos u operaciones sean programados para que ocurran en un
momento predefinido de tiempo o lugar. En ingeniera electrnica, en lgica digital y en
transferencia de datos, la sincronizacin implica que el dispositivo utiliza una seal de reloj.
Redes de Sincronizacin[editar]
La red de sincronizacin es la red que es responsable de distribuir la informacin de sincronizacin
a elementos de red que tiene que funcionar sncronamente para satisfacer los requisitos de
caracterstica de deslizamiento de octetos de la Recomendacin UIT-T G.822.
El funcionamiento sncrono de los tipos de elementos de red, suele estar ordenado en una
determinada zona geogrfica, en la cual todos estos elementos estn sincronizados con un "reloj
maestro". La zona en la cual todos los elementos de red pertinentes (en funcionamiento normal)
estn sincronizados con un reloj maestro se denomina una "zona de sincronizacin.
El reloj maestro de una zona de sincronizacin debe cumplir los requisitos descritos en la
Recomendacin UIT-T G.811.
Relojes Nodales[editar]
En la Recomendacin UIT-T G.810 se identifican dos mtodos fundamentales de sincronizacin de
relojes nodales, a saber: sincronizacin principal-subordinado y sincronizacin mutua. La
sincronizacin principal-subordinado: Es un mtodo adecuado para la sincronizacin de redes
SDH; donde se utiliza una jerarqua de relojes en la que cada nivel jerrquico est sincronizado
con referencia a un nivel superior. El nivel ms alto de la jerarqua es el PRC. Las seales de
referencia de reloj se distribuyen entre los niveles de la jerarqua por medio de una red de
distribucin que puede utilizar las facilidades de la red de transporte. Los niveles jerrquicos son
los siguientes:


Fig. 3 Estructura de la jerarqua de relojes en la sincronizacin directa
PRC G.811
Reloj subordinado (nodo de trnsito) Rec. G.812.
Reloj subordinado (nodo local) Rec. G.812.
Reloj de elemento de red SDH Rec. G.813.
La viabilidad de la sincronizacin mutua queda en estudio.
La distribucin de la temporizacin entre relojes de nodo jerrquico debe efectuarse empleando un
mtodo que evite el procesamiento de puntero intermedio.
Todos los elementos en la red SDH se operan bajo un mismo reloj de frecuencia, suministrado por
una fuente de seal llamada reloj de referencia primario (PRC). En la recomendacin ITU-T G.811,
se encuentran las especificaciones de rendimiento del PRC, cuya estabilidad y exactitud en
frecuencia se hallan en el orden de 10-11, posible gracias a un oscilador de cesio.
Caractersticas de los relojes en SDH[editar]
En la norma ITU-T G.803, se hace hincapi en la necesidad de que los relojes de SDH se ajusten
al reloj de referencia primario (PRC, primary reference clock) y posean una buena caracterstica de
estabilidad a corto plazo, a fin de ajustarse a los objetivos de tasa genrica de deslizamientos de la
Recomendacin UIT-T G.822.
Se seala adems que, siempre que el reloj de SDH cumpla la plantilla de estabilidad a corto
plazo, no existen limitaciones prcticas al nmero de elementos de tratamiento de punteros que
pueden conectarse en cascada en una red SDH, para cumplir los requisitos de fluctuacin de fase
de salida de la cabida til en una frontera SDH/PDH.
Los relojes de referencia primarios necesitan una fiabilidad muy alta y es probable que incluyan
equipo repetido, a fin de asegurar la continuidad de salida. Sin embargo, toda discontinuidad de
fase debida a operaciones internas en el reloj, no deber producir ms que un alargamiento o
acortamiento de la anchura del intervalo de la seal de temporizacin y no provocar, en la salida
del reloj, una discontinuidad de fase superior a 1/8 de UI a la salida del reloj. ello se seala en
ITU-T G.811.
La calidad de funcionamiento del PRC no se especifica, por tanto, en puntos de referencia internos
sino ms bien en la interfaz externa del equipo. Las interfaces de salida especificadas para el
equipo en el que puede estar contenido el PRC son:
Interfaces a 2048 kHz de acuerdo con la clusula 10/G.703 con los requisitos adicionales de
fluctuacin de fase y fluctuacin lenta de fase.
Interfaces a 1544 kbit/s de acuerdo con la clusula 2/G.703 con los requisitos adicionales de
fluctuacin de fase y fluctuacin lenta de fase.
Interfaces a 2048 kbit/s de acuerdo con la clusula 6/G.703 con los requisitos adicionales de
fluctuacin de fase y fluctuacin lenta de fase.
Otras interfaces (tales como las de 8 kHz a 5 mhz de ondas sinusoidales) quedan en estudio.
La distribucin de la seal de reloj se manifiesta a travs de lneas de transmisin ordinarias como,
en este caso, un sistema de transmisin SDH. Los elementos de red intermedios, tales como
regeneradores, multiplexores de insercin y extraccin, etc., son operados por medio de un modo
esclavo, el cual utiliza un componente de seal de reloj extrado de la seal STM-N recibida.
El deterioro en la seal de reloj, como la fluctuacin acumulada durante la transmisin a travs de
una cadena de elementos de red y lnea de transporte, se reduce con un equipo de reloj esclavo de
alto rendimiento segn especifica la recomendacin G.812 para nodo de trnsito y para nodo local.
Un elemento de red SDH tiene la capacidad de enviar una seal de reloj externa dirigida hacia el
BITS (fuente integrada de temporizacin de construccin) para reducir el deterioro en la seal de
reloj. El elemento de red intermedio utiliza directamente la seal de reloj extrada por s mismo.
Las seales de reloj necesarias para la operacin del NE (Elemento de red) son producidas por un
circuito de reloj que corre principalmente bajo el modo esclavo. Las fuentes de referencia
disponibles son:
- Entrada externa
En este puerto normalmente se conecta o una seal de reloj externa proveniente de un reloj de
referencia primario (G.811), o BITS (G.812 trnsito o local), o el reloj de un sistema de
conmutacin.
- Seal de lnea STM-N
El componente de la seal de reloj extrada de una seal de lnea puede ser utilizado como fuente
de referencia, estando ste conectado hacia el este, hacia el oeste o hacia una direccin tributaria.
Entonces, el byte S1 del SOH muestra el nivel de calidad del componente de reloj. Este, en
cambio, muestra la seal de reloj que originalmente gener la seal de lnea STM- N, siempre y
cuando la seal STM-N pueda ser encontrada desde G.811 o G.812 T, L, u otro.
- Seal PDH de 2 Mb/s en el tributario
Dos de las seales tributarias de 2 Mbit/s pueden ser seleccionadas como fuentes de referencia.
Este sera el caso si, por ejemplo, el sistema SDH fuese instalado en un rea aislada con el reloj
sncrono comunicado a travs de una seal de 2 Mbit/s generada por un PRC, o cuando el sistema
SDH es sincronizado a un reloj ESS (sistema de conmutacin) en vez de PRC.
Aparte de ser utilizado en modo de operacin esclavo, el circuito de reloj del NE tambin puede
funcionar como una fuente de reloj independiente, para la cual existen dos modos de operacin:
- Modo de retencin
Mientras el circuito de reloj opera en modo esclavo, todos los parmetros como frecuencia, fase,
etc. son memorizados. Cuando el circuito pierde contacto con la fuente de referencia, por alguna
falla en la lnea por ejemplo, esta informacin almacenada facilita el flujo de operacin continua
ininterrumpidamente. De este modo, se pueden evitar perturbaciones de transmisin causadas por
cambios abruptos de frecuencia y de fase.
- Modo de operacin libre
El circuito de reloj que es bsicamente un VCXO (oscilador controlado por voltaje), opera
libremente sin fuente de referencia. Este es una excelente opcin para un rea donde no haya una
fuente de referencia de reloj disponible, y donde el sistema SDH se utilice de manera semejante al
PDH.

PDH
Plesiochronous Digital Hierarchy (Jerarqua Digital Plesicrona). Es una tecnologa basada en el
transporte de canales digitales sobre un mismo enlace. Los canales a multiplexar denominados
mdulos de transporte o contenedores virtuales se unen formando tramas o mdulos de nivel
superior a velocidades estandarizadas.

- Multiplexacion de Jerarqua




- Elementos de red



Los multiplexores E1 trabajan con velocidades mximas de 2Mbit/s y son capaces de
multiplexar canales de velocidades mltiplos de 64Kbit/s.
Los multiplexores PDH operan con velocidades de 34Mbit/s (E3).

- Topologas

La Jerarqua Digital Plesicrona es un conjunto de sistemas de transmisin digital de informacin
agrupados en niveles o jerarquas, segn su capacidad de transporte de informacin, donde los
equipos operan de manera plesicrona. La capacidad de transporte de los sistemas de
transmisin digital equivale a la velocidad de transmisin de informacin en bits por segundo, ya
que el tipo de informacin que manejan es digital y sta se transmite en bits.
En general, a los sistemas de transmisin digital se les conoce tambin como sistemas portadores,
ya que stos "portan" o transmiten la informacin. Tambin se les conoce como redes troncales
de transporte o canales de transporte.
Estos sistemas de transmisin digital comenzaron a emplearse a principios de la dcada de 1960's
principalmente para la transmisin de voz digital sobre medios de conduccin analgicos: par
trenzado y coaxial. Los equipos empleados en estos sistemas de transmisin no estaban
sincronizados entre s ya que no trabajaban con base en un reloj en comn, sino que cada uno
tena su propio reloj para su sincrona.
PDH es una Jerarqua de primer orden en donde un canal telefnico se muestrea, se cuantifica y se
codifica para formar un tren de datos con una velocidad de 64 kbps que despus se combinar a
velocidades mayores, en donde se agregan canales de sincrona, alarmas y de sealizacin. A esto
se le conoce como entrelazado secuencial de bytes.
En Europa y en otras partes del mundo se adopt el esquema en el cual se combinan 30 canales de
64 kbps con dos canales adicionales que contienen informacin de control para formar un canal de
2048 kbps. Para evitar un excesivo nmero de enlaces de 2 Mbps, se decidi implementar
jerarquas de multiplexacin superiores. El estndar adoptado en Europa fue el de incluir la
combinacin de cuatro canales de 2 Mbps para formar un canal de 8 Mbps. Para satisfacer la
necesidad del constante aumento de las redes troncales, se crearon otros niveles de
multiplexacin que son los de 34 Mbps, 140 Mbps y 565 Mbps.


ESTANDARES
T1: El cual define el estndar PDH de Norteamrica que consiste de 24 canales de 64 Kbps (canales
DS-0) dando una capacidad total de 1.544 Mbps
consiste de 30 canales de 64 Kbps y 2 canales
reservados para la sealizacin y sincrona, la capacidad total nos da 2.048 Mbps
una velocidad de transmisin de 1.544 Mbps
consistente de 24 canales de 64 Kbps La longitud de la trama del estndar J1 es de 193 bits (24 x 8
bit, canales de voz/datos ms un bit de sincronizacin), el cual es transmitido a una tasa de 8000
tramas por segundo. As, 193 bits/trama x 8000 tramas/segundo =1,544,000 bps o 1.544 Mbps
- Defectos
1. Los sucesivos procesos de multiplexacin bit a bit y simultnea justificacin dispersa los
bits en las jerarquas de Los sucesivos procesos de multiplexacin bit a bit y simultnea
justificacin dispersa los bits en las jerarquas de orden superior superior
2. El problema de la segregacin de canales: Acceder a canales individuales a partir de
seales de orden jerrquico superior exige la demultiplexacin y posterior multiplexacin
completa y por tanto un encarecimiento de los equipos donde se dese extraer e insertar
canales.
3. Incompatibilidad. Los interfaces empleados en las distintas jerarquas son diferentes, lo
que requiere equipos adicionales para la interconexin entre operadores.
4. No existe un estndar mundial en el formato digital, existen tres estndares incompatibles
entre s, el europeo, el estadounidense y el japons.
5. La estructura asncrona de multicanalizacin es muy rgida
6. Capacidad limitada de administracin

- Errores y punteros
El tratamiento que PDH de a los errores es muy diferente del realizado en
comunicaciones de datos. Muchas diferencias pueden sealarse entre estas dos
tecnologas como, por ejemplo, el hecho de que en PDH no se retransmite
ninguna trama, ya que ello podra introducir un nivel inaceptable de retardo y
porque las tramas no se almacenan en los ADMs. La filosofa en PDH es bastante
diferente. Los errores de transmisin son monitorizados y comunicados, y si la red
proporciona un rendimiento demasiado bajo, se toman las medidas necesarias
para corregirla. La correccin y recuperacin de errores se deja para la capa de
enlace en el modelo OSI, y PDH nicamente se ocupa de una parte de la capa
fsica. La deteccin de errores se ejecuta sobre la secuencia de alineamiento de trama (TS0 de
las tramas pares), de forma que el receptor que ejecuta la medida compara la secuencia recibida
en este octeto con el patrn.
Este mtodo es poco exaustivo, pues testea nicamente 8 bits de cada 512, pero es el que se
utiliza en ausencia de implementacin de CRC.
La CRC por sus siglas en ingles, es un mtodo de control de errores y una de sus finalidades es el
monitoreo de errores, donde controla el BER de un enlace digital de extremo a extremo, el cdigo
CRC se coloca al crear la trama y se mantiene con ella hasta el final donde el receptor la analiza
para ver si ocurri un error. El CRC no es ms que un conjunto de bits de paridad usados para el
control de la tasa de error.
Alarmas PDH[editar]
Administracin de Alarmas
Para la transmisin de alarmas, PDH hace uso de los campos NFAS y NMFAS.
Cuando un ADM detecta una disminucin en la calidad de transmisin, o porque
el nivel de error es demasiado alto o porque un desalineamiento de trama ha sido
detectado, debe comunicar este hecho al otro extremo de la conexin, eso es, al
transmisor. Esta alarma es comunicada en el bit 3 de la NFAS y normalmente se
denomina 'Indicador de Alarma Remota'.
Entonces, el multiplexor remoto considera si la situacin es peligrosa, y procede a
realizar un realineamiento de trama. Este realineamiento se reaiza poniendo
toda la tributaria a uno ('1'), eso es, todos los contenidos de los canales a 1, para
facilitar la resincronizacin, pero manteniendo la palabra FAS en su correcto valor.
Un procedimiento similar es efectuado por la seal de NMAS. Cuando el receptor
pierde el sincronismo de multitrama, enva hacia atrs una alarma en el sexto bit
del primer byte del canal 16 (el dedicado a la informacin de sealizacin). Esta
alarma es denominada AIS64, o seal de indicacin de alarma. De esta forma, el
multiplexor indica que puede recuperar la informacin de los canales, pero no la
informacin de sealizacin, ni los bits de CRC.

Prdida de Trama (LOS)[editar]
La alarma en PDH denominada LOS (Lost of frame), se dispara cuando el nivel de la seal se
encuentra por debajo de un BER de 1 en 10, esto puede ocurrir cuando se corta el cable de
transmisin o existe mucha atenuacin en la seal. La alarma ser retirada cuando se detecten
dos tramas PDH y no nuevas seales de LOS.
Algunos criterios para la deteccin y desaparicin de la seal de LOS segn la norma G.775 son:
Se detecta una seal de LOS en una interfaz de 64 kbps cuando se tiene una ausencia de
seal por un periodo de 31 us a 30 ms.
Se detecta una seal de LOS en una interfaz de 2048 Kbps cuando se tiene una ausencia de
seal por un periodo de 5 us a 1 ms.
Se detecta una seal de LOS en una interfaz de 8448 Kbps cuando se tiene una ausencia de
seal por un periodo de 1.2us a 1 ms.
Se detecta una seal de LOS en una interfaz de 34368 Kbps cuando se tiene una ausencia de
seal por un periodo de 0.3us a 1 ms.
Se detecta una seal de LOS en una interfaz de 139264 Kbps cuando se tiene una ausencia
de seal por un periodo de 36ns a 1 ms.
En todos los casos la alarma desaparecer cuando se detecte la transmisin de seales, el trmino
de las alarmas debe ser comunicado casi en el mismo periodo sealado en la aparicin de la
alarma.
Seal Indicadora de Alarma (AIS)[editar]
La alarma denominada AIS (Alarm Indication Signal) es una seal de informacin caracterstica
que poseen todas las jerarquas SDH. Es generada para remplazar el trfico normal cuando este
contiene una condicin defectuosa para poder prevenir fallos.
Algunos criterios para la deteccin y desaparicin de la seal de AIS segn la norma G.775 son:
- Dos criterios diferentes para la deteccin de AIS en una interfaz de 64 kbps:
La seal de 64 kbps contiene 5 o menos ceros en una secuencia de 128 unos.
La seal de 64 kbps de unos sin trama con una duracin de 15.6 ms no debe contener ms de
0.20.1% ceros.
- Dos criterios diferentes para la deteccin de AIS en una interfaz de 2048 kbps:
La seal de 2048 kbps contiene 2 o menos ceros en una secuencia de 512 bits (250 us).
La seal de 64 kbps de unos sin trama con una duracin de 0.5 ms no debe contener ms de
0.20.1% ceros.
La seal de entrada tiene 1 o menos ceros en cada una de dos periodos de tramas
consecutivas (512 bits por doble trama).
En todos los casos la alarma desaparece cuando dos o menos zeros son detectados en una
secuencia de 3156 bits.
Remote Defect Indication (RDI)[editar]
La alarma denominada RDI (RemoteDefectIndication) es una seal que se enva al equipo
transmisor cuando se detectan alarmas como Lost of Frame, Lost of Signal o AIS. Algunos criterios
para la deteccin y desaparicin de la seal de RDI segn la norma G.775 son:
- Criterio para la deteccin de una alarma RDI en un nivel TS-16:
La alarma se activa con un solo bit y se configura como un 1 binario durante un perodo de
muestreo de 5ms. La alarma desaparece cuando el bit y se configura como un binario 0
durante un periodo de muestreo de 5 ms.
- Criterio para la deteccin de una alarma RDI en una interfaz de 2048 kbps:
La alarma se activa con un solo bit A se configura como un 1 binario durante un periodo de
muestreo de 5 ms. La alarma desaparece cuando el bit A se configura como un binario 0
durante un periodo de muestreo de 5 ms.
1. = Limitaciones de PDH =
El proceso de justificacin por una parte, y por otra el hecho de que la temporizacin vaya ligada a
cada nivel jerrquico, hacen que en la prctica sea imposible identificar una seal de orden inferior
dentro de un flujo de orden superior sin demultiplexar completamente la seal de lnea.
Uno de los mayores inconvenientes de la demultiplexacin plesicrona es que una vez formada la
seal mltiplex, no es posible extraer un tributario concreto sin demultiplexar completamente la
seal.
Supongamos por ejemplo que tenemos un flujo de 140 Mbit/s, y que en un punto intermedio
deseamos extraer un canal a 2 Mbit/s; es necesario para ello recurrir a las voluminosas y rgidas
cadenas de multiplexacin.
Las diferentes jerarquas plesicronas existentes: Americana, Europea y Japonesa, hacen muy
difcil el interfuncionamiento. La escasa normalizacin ha conducido a que los cdigos de lnea,
la modulacin o las funciones de supervisin, sean especficas de cada suministrador, de forma
que equipos de diferentes fabricantes son incompatibles entre s.

El uso de punteros en la trama significa que las seales pleusncronas pueden ser acomodadas en
el seno de la red sincrona sin necesidad de emplear buffers. Esto es porque la seal puede ser
empaquetada en un contenedor virtual e insertada en la trama en cierta posicin de modo que el
puntero indique esta posicin. Usar el mtodo de punteros es posible al definir los contenedores
virtuales sncronos ligeramente mayores que la carga til que portan. Esto permite a la carga
deslizarse un tiempo relativo a la trama STM-1 en la cual est contenido. El ajuste de puntero
tambin es posible ante la ocurrencia de cambios de frecuencia o fase como consecuencia de
variaciones de retardo de propagacin. El resultado de esto es que, para cualquier flujo de datos,
es posible identificar sus canales tributarios individuales, e insertar o extraer informacin, y de este
modo superar uno de los principales inconvenientes del PDH.

- Cabeceras




- Sincrona
En la jerarqua digital plesicrona los equipos de multiplexin /demultiplexin no estn
sincronizados entre s, la razn es que cada equipo est sincronizado con su propio reloj ya que se
carece de un reoj central con el cual todos los equipos estn sincronizados. En teora, todos los
relojes deberan estar sincronizados entre s; esto es, deberan trabajar al mismo ritmo y tener una
base comn a partir de la cual comenzaran su operacin. En la prctica es lo contrario, cabe
sealar como ejemplo todos los relojes atmicos que existen en el mundo. Los relojes podrn
trabajar al mismo ritmo, pero con referencias diferentes. Una de estas referencias es la energa
elctrica. Los equipos toman su alimentacin de la energa elctrica que se suministra en ese
lugar. Sabemos de antemano que la frecuencia de la energa elctrica en Europa es de 50 hz y en la
mayor parte del resto del mundo es de 60 hz, anteriormente en Mxico se operaba en ciertos
lugares a 50 hz hasta que se estandariz a 60 hz en todo el pas. La realidad es que la frecuencia de
la energa elctrica que se suministra en el lugar donde se localiza el equipo est referida a la
estacin generadora y sta tiene su propio reloj de referencia.
Adems, la frecuencia puede no ser exactamente igual a 50 o 60 hz segn sea el caso; es decir, la
frecuencia de la energa elctrica puede estar ligeramente arriba o abajo de los 50 o 60 hz. Estas
diferencias afectan la temporizacin de los equipos y por tanto su sincronizacin, provocando que
los canales corran ligeramente arriba o abajo de la velocidad nominal a la que deberan correr
todos. Los canales de velocidad ms baja se ajustan al canal de velocidad ms alta por medio de
bits de justificacin, esto se hace porque antes de que todos los canales sean entrelazados deben
tener la misma velocidad.
Los bits de justificacin son reconocidos cuando ocurre la demultiplexin y son descartados
obtenindose as la seal original. Las diferencias en la sincronizacin de los equipos son muy
pequeas, pero existen. El problema es que estas diferencias se convierten en un grave problema
a medida que se avanza hacia los niveles superiores de multiplexin en PDH. Un canal de alta
velocidad en Europa es de 140 Mbps y se compone de 64 canales de 2.048 Mbps, lo que equivale a
1920 canales de voz digital. Si cada canal de 2.048 Mbps tiene un lugar de origen diferente y en
cada lugar de origen se tiene un equipo multiplexor/demultiplexor con su propia sincronizacin o
reloj la situacin es sumamente crtica.
Como ejemplo podemos citar un canal DS3 de 44.736 Mbps con una tolerancia de 20 ppm (partes
por milln) que puede producir una variacin de hasta 1789 bps entre los canales DS3. Es por esto
que al esquema de multiplexin se le denomina plesicrono, ya que en cada nivel de PDH las
diferencias en la sincronizacin de los equipos son mayores y por ende los niveles son plesicronos
entre s, es decir, no operan al mismo ritmo.

También podría gustarte