Está en la página 1de 5

Laboratorio de Electrnica Analgica 1 Pre-informe Practica No 5 Amplificadores Operacionales

Sergio Gmez Arboleda CC. 1128481839 Juan Carlos Monsalve Marn CC. 1036940289

Ingeniera Electrnica Universidad de Antioquia 2013-01

LF353
El LF353 es un amplificador operacional de entrada JFET con un voltaje de offset compensado internamente en la entrada. Gracias a su entrada JFET el LF353 posee un amplio ancho de banda y bajas corrientes de polarizacin en las entradas. En su interior posee 2 amplificadores operacionales. Sus parmetros ms importantes son: Parmetro Valor Voltaje mximo de alimentacin 18V Rango del voltaje de entrada 15 Disipacin de Potencia 500mW Rango de la temperatura de operacin (0-70)C Resistencia de entrada 1012 Mxima corriente de polarizacin en la entrada 8nA Razn de rechazo de modo comn (CMRR) 70dB

Ganancia

Para calcular la ganancia de los amplificadores operacionales, se supone que son Amp Op ideales, donde A, la impedancia de entrada es infinita y no hay corriente en las entradas. Para el primer caso, tenemos un amplificador inversor, de la ecuacin VD=A* (V2-VC) se obtiene la expresin: (V2-VC)= VD/A, donde V2=0 y A tiende a infinito idealmente, por lo cual Vc=0. Luego aplicamos la ley de nodos de Kirchhoff en el nodo C y obtenemos: (VD-VC)/10k = (VC-VB)/1k, se reemplaza VC en la ecuacin y se obtiene VD = -10*VB, de donde G=VD/VB= -10. En el segundo caso, es un amplificador no inversor. La ecuacin para el voltaje de salida es la misma y de ella se obtiene la misma expresin (VB VC)= VD/A, al igual que el caso anterior A tiende a infinito y nos da el resultado VB = VC .Tambin se aplica ley de nodos de Kirchhoff en el nodo C y da como resultado la ecuacin: (VD VC)/10k = VD /1k, se reemplaza VC y se obtiene VD=11* VB , de donde G= VD/ VD=11

Para simular el amplificador inversor se utiliza el siguiente texto de Pspice: Amplificador inversor Vdc 1 0 10v Vcc 10 0 10v Vee 20 0 -10v X_u1 0 3 10 20 4 UA741 Ra 1 2 1k Rb 2 0 100 R1 2 3 1k R2 3 4 10k .lib eval.lib .tran 1m 1 1m 1m .probe .end Ganancia del Amplificador Inversor
-4.10 -6.00

-8.00

-10.00

-11.03 1ms V(4)/ V(2)

40ms

80ms

120ms

160ms

200ms Time

240ms

280ms

320ms

360ms

400ms

Para simular el amplificador no inversor se utiliza: Amplificador No inversor Vdc 1 0 10v Vcc 10 0 10v Vee 20 0 -10v X_u1 2 3 10 20 4 UA741 Ra 1 2 1k Rb 2 0 100 R1 3 0 1k R2 3 4 10k .lib eval.lib .tran 1m 1 1m 1m .probe .end Ganancia del Amplificador no inversor
11.38 10.00

8.00

6.10 0s V(4)/ V(2) Time 0.1s 0.2s 0.3s 0.4s 0.5s 0.6s 0.7s 0.8s 0.9s 1.0s

En ambos casos comprobamos que la ganancia es aproximadamente la calculada tericamente.

Amplificador integrador

Amplificador Integrador Vdc 1 0 PULSE(0 6v 0 0 0 1ms 2m) Vcc 10 0 10v Vee 20 0 -10v X_u1 3 2 10 20 4 UA741 R1 1 2 10k R2 3 0 10k Rf 2 4 100k Ci 2 4 0.1u .lib eval.lib .tran 100u 10m 100u 100u .probe .end

Seales de entrada y salida


10V

5V

0V

-5V

-10V 0s V(1) V(4) Time 1ms 2ms 3ms 4ms 5ms 6ms 7ms 8ms 9ms 10ms

Experimento
VA -10V 0V 10V VA -10V 0V 10V VB Circuito inversor VC VD Ganancia

VB

Circuito no inversor VC

VD

Ganancia

Conclusiones:

También podría gustarte