Está en la página 1de 14

FAMILIAS LOGICAS

Una familia lgica es un conjunto de circuitos integrados que


implementan distintas operaciones lgicas compartiendo la tecnologa
de fabricacin y en consecuencia, presentan caractersticas similares en
sus entradas, salidas y circuitos internos. La similitud de estas
caractersticas facilita la implementacin de funciones lgicas complejas
al permitir la directa interconexin entre los chips pertenecientes a una
misma familia. Teniendo en cuenta el tipo de transistores utilizados
como elemento de conmutacin, las familias lgicas pueden dividirse en
dos grandes grupos: las que utilizan transistores bipolares y las que
emplean transistores MOS.
Especificaciones genricas de una familia lgica
Estas especificaciones son las que en general estn incluidas en la hoja
de datos correspondiente a cada circuito que brinda el fabricante.
Dentro de ellas algunas, como ser tensin de alimentacin y niveles de
tensin y corriente de entrada y salida, son iguales para todos los
circuitos de la familia con independencia de la funcin lgica que realiza
cada uno de ellos, de esta manera se asegura fcil interconexin entre
ellos para implementar funciones lgicas ms complejas. Hay otras
caractersticas que dependen de la funcin que ejecuta el circuito, por
ejemplo el consumo de potencia y los tiempos de retardo, propagacin y
conmutacin, y en consecuencia sus valores y caractersticas pueden
diferir de un integrante a otro.

RTL

Resistor-transistor logic- RTL es el acrnimo ingls de resistor transistor


logic o lgica de resistencia-transistor. Fue la primera familia lgica en
aparecer antes de la tecnologa de integracin. Pertenece a la categora
de familias lgicas bipolares, o que implican la existencia de dos tipos de
portadores: electrones y huecos.
Este tipo de red, presenta el fenmeno denominado acaparamiento de
corriente que se produce cuando varios transistores se acoplan
directamente y sus caractersticas de entrada difieren ligeramente entre
s. En ese caso uno de ellos conducir antes que los dems colocados en
paralelo (acaparar la corriente), impidiendo el correcto funcionamiento
del resto.

En la Figura 1, se representa, a modo de ejemplo, una puerta lgica NOR


y su correspondiente circuito electrnico en lgica RTL.

Figura 1.-Circuito electrnico de una puerta NOR en tecnologa RTL.


En ella se puede apreciar como en serie con la base de cada uno de los
transistores se ha colocado una resistencia de compensacin (Rc) de un
valor lo suficientemente elevado para que la reparticin de corrientes
sea lo ms igualada posible y no se produzca el fenmeno antes
descrito.
Esta disposicin de circuito presenta el inconveniente de que con la
adicin de la resistencia Rc aumenta el retardo de conmutacin, al tener
que cargarse y descargarse a travs de la misma la capacidad de
entrada de los transistores aunque, por otra parte, tiene la ventaja de un
mayor factor de salida (fan-out). Por ello en el diseo de estos circuitos
es necesario un compromiso entre factor de salida y retardo de
conmutacin. Valores normales son, un factor de salida de 4 5, con un
retardo de conmutacin de 50 nanosegundos.
Por otra parte, tiene una inmunidad al ruido relativamente pobre. El
margen de ruido de la tensin lgica 0 a la tensin del umbral es de
unos 0.5 voltios, pero de la tensin lgica 1 a la tensin de umbral es de
solamente unos 0.2 voltios.
Es posible mejorar el tiempo de propagacin aadiendo
un condensador en paralelo con cada una de las resistencias Rc, con lo
que obtendramos una nueva familia lgica, que se denominara RCTL.
Sin embargo, el elevado nmero de resistencias y condensadores
dificulta la integracin por lo que tanto esta tcnica, como la RTL, no se
utiliza en los modernos diseos aunque pueda an encontrarse en
equipos muy antiguos.

DTL

La Diode-transistor logic (DTL), o lgica diodo-transistor, es una


categora de circuitos digitales inmediatamente anterior a la TTL (lgica
transistor-transistor). Recibe ese nombre porque la funcin de la puerta
lgica (p.e., AND) la realiza una red de diodos mientras que la funcin de
amplificacin es realizada por un transistor (esto contrasta con la
lgica RTL y la TTL).
Es un diodo que trabaja con tensiones de Vbase=2V y VCC=4V. Al
tener una tensin de base de -2V se necesitaba una fuente adicional y
por ello aparece en1964 la DTL modificada.
Caractersticas tpicas:
VOH=4.8V,
VOL=0.2V,
VIH=1.5V,
VIL=1.2V,
PD=10mW(Puerta),
tP=30ns,
FanOut=8.00,
Alimentacion=5V.

TTL

Transistor-transistor logic, es decir, lgica transistor a transistor.


Es una familia lgica o lo que es lo mismo, una tecnologa de
construccin de circuitos electrnicos digitales. En los componentes
fabricados con tecnologa TTL los elementos de entrada y salida del
dispositivo son transistores bipolares.
CARACTERISTICAS
Su tensin de alimentacin caracterstica se halla comprendida entre los
4,75V y los 5,25V (como se ve, un rango muy estrecho). Normalmente
TTL trabaja con 5V.

Los niveles lgicos vienen definidos por el rango de tensin comprendida


entre 0,0V y 0,8V para el estado L (bajo) y los 2,4V y Vcc para el estado
H (alto).
La velocidad de transmisin entre los estados lgicos es su mejor base,
si bien esta caracterstica le hace aumentar su consumo siendo su
mayor enemigo. Motivo por el cual han aparecido diferentes versiones
de TTL como FAST, LS, S, etc y ltimamente los CMOS: HC, HCT y HCTLS.
En algunos casos puede alcanzar poco ms de los 250 MHz.
Las seales de salida TTL se degradan rpidamente si no se transmiten
a travs de circuitos adicionales de transmisin (no pueden viajar ms
de 2 m por cable sin graves prdidas).
Tratando de mejorar sus condiciones en carga y velocidad han aparecido
diferentes versiones de TTL como FAST, SL, S, etc y ltimamente los TTL:
HC, HCT y HCTLS.

TTL estandar

El circuito funciona con una alimentacin nica de + 5V, 5 % y es


compatible con todos los circuitos de otras subfamilias TTL, as como
tambin con la familia lgica DTL. Tiene un retraso tpico de 10 ns,
temperatura de trabajo de 0C a 70C, fan-out de 10, margen de ruido
en estado 0 y en 1 de 400 mV, una potencia de disipacin de 10 mW or
puerta y una frecuencia maxima para los flip-flop de 35 MHz.
Corresponde a la serie SN 54174 de Texas, conocida y utilizada
mundialmente.

TTL de baja potencia " LPTTL, serie 54174 L)

Tiene un retraso de propagacin tpico de 33 ns, una potencia de


consumo por puerta de 1 mW y una frecuencia mxima de 3 MHz de
funcionamiento para los flip-flop. Su empleo se especializa en
aplicaciones de bajo consumo y mnima disipacin.

TTL de alta velocidad (HTTL, Serie SN 54 H174 H)

Los parmetros tpicos de esta subfamilia son: retraso en la propagacin


por puerta de 6 ns, consumo de 22 mW por puerta y frecuencia
operativa mxima de flip-flop de 50 MHz.
- TTL Schottky" (STTL, Serie SN 54 S/74/S)

El circuito TTI, Schottky ha sido uno de los ms recientes desarrollos y


constituye el ms rpido de las subfamilias TTL, aproximndose su
velocidad a la familia lgica ECL. Se caracterizan por su rapidez, ya que
no almacenan cargas y porque son muy sencillos de fabricar.
El circuito es similar al TTL de alta velocidad, pero la base de cada
transistor est conectada al colector a travs de un diodo de Schottky. El
diodo acta como desviador de] exceso de corriente de base cuando el
transistor se activa, y guarda una carga almacenada, evitando la
saturacin de los transistores. La ausencia de-una carga almacenada
reduce el tiempo del cambio del transistor y aumenta la velocidad del
circuito. La subfamilia Schottky tiene una propagacin tpica de 3 ns, un
consumo de 19 mW y una frecuencia mxima de flip-flop de 125 MHz.

TTL Schottky de baja potencia- (LSTTL, Serie 54 LS174 LS)

El circuito TTL Schottky de baja potencia es el Uis reciente de la familia


TTL y con l se ha intentado llegar a un compromiso entre la velocidad y
la potencia consumida..
Tiene una propagacin tpica de 10 ns (igual que la TTL estndar) y un
consumo por puerta de slo 2 mW, con una frecuencia mxima de flipflop de 35 MHz.
Aplicaciones
Adems de los circuitos LSI y MSI descritos aqu, las tecnologas LS y S
tambin se han empleado en:

Microprocesadores, como el 8X300, de Signetics, la familia


2900 de AMD y otros.

Memorias RAM

Memorias PROM

PAL, Programmable Array Logic, consistente en una PROM que


interconecta las entradas y cierto nmero de puertas lgicas.

CMOS

En la Tecnologa TTL la discipacin de potencia en funcin de la


frecuencia es constante, como se puede observar que en la Tecnologa
CMOS depende de la frecuencia.
"Esta tecnologa puede trabajar en un rango de voltaje entre 3V y 15V y
un an un poco pasado de este rango, solo se recomienda no exceder
los 12V dndole un tiempo de vida mayor y evitando su prematuro
deterioro, debido al amplio abanico de voltajes, los niveles lgicos
vienen definidos a su vez por el rango de tensin comprendida
aproximadamente entre los 0V y 1/3 de Vcc para el nivel de estado bajo
(L) y los 2/3 de Vcc y Vcc para el nivel alto (H).
El caso de tecnologa CMOS, dispone de un rango de tensin para su
alimentacin ms amplio que la familia TTL (la cual se encuentra entre
4.75V y 5. 25V), con la ventaja aadida que, su consumo es alrededor
de 10 veces menor que el obtenido por la familia TTL, la capacidad de
carga en la salida de una puerta CMOS es de unas 400 frente a las 10
que admite la TTL. El rechazo o inmunidad al ruido es el factor que le
hace ser ms utilizada esta familia en la industria. Todas esta ventajas,
frente a una menor velocidad de transmisin en cuyo caso la CMOS se
ve comprometida, podemos decir que es muy lenta, en casos extremos
puede alcanzar los 50Mhz. frente a los 250Mhz. de la serie TTLS (Long
Scale) estndar.
La velocidad es un factor fundamental en la actualidad, es por esto que
la tecnologa viene buscando una nueva familia lgica capaz de
satisfacer las dos caractersticas ms importantes; el consumo y la
velocidad.
-

Subfamilia CMOS Estndar 4000/14000

La serie CMOS ms antigua es las serie 4000, introducida por primera


vez por RCA, y su equivalente funcional, la serie 14000 de Motorola. Los
dispositivos en las series 4000/14000 tienen una disipacin de potencia
muy baja y pueden operar sobre un amplio intervalo de voltajes de
alimentacin de energa (de 3 a 15 V). Son muy lentos si se comparan
con los dispositivos TTL y las dems series CMOS, y tienen una
capacidad de corriente de salida muy baja. No compatibles en las
terminales ni compatibles elctricamente con las series TTL. Los
dispositivos de las series 4000/14000 raras veces se utilizan en nuevos
diseos, excepto cuando hay un CI de propsito especial disponible, que
no encuentra disponibles en otras series.

Son NCT, EF, NCE.


-

Subfamilia CMOS De Alta Velocidad y/o compatible con TTL


74HC/HCT

Su mejora radica en un aumento de diez veces en la velocidad de


conmutacin (comparable con la de los dispositivos de la serie 74LS).
Otra mejora es una mayor capacidad de corriente en las salidas mucho
mayor que los primeros CIs de las serie 7400 CMOS. Los CIs 74HC/HCT
son compatibles en las terminales y equivalentes funcionales de los CIs
TTL son el mismos nmero de dispositivos. Los dispositivos 74HCT son
compatibles elctricamente con los TTL, pero los dispositivos 74HC no.
Por ejemplo, esto significa que un chip INVERSOR hexadecimal 74HCT04
puede sustituir un chip 74LS04, y viceversa. Tambin significa que un CI
74HCT puede conectarse directamente a cualquier CI TTL.
74HC son CT, EF, NCE. 74HCT son CT, EF, CE.
-

Subfamilia CMOS Equivalente a TTL 74C

Comprende los dispositivos designados como 74CXX y 74CXXX (74C14,


74C164, etc). Son pin por pin y funcin por funcin equivalentes a los
dispositivos TTL correspondientes (especialmente los de la serie 74L).
Conservan todas las caractersticas comunes a los dispositivos CMOS
estndares: baja disipacin de potencia, buena velocidad de operacin,
amplios mrgenes de voltaje, alta inmunidad al ruido, etc.
Son CT, EF, NCE
-

Subfamilia CMOS Avanzado 74AC/ACT

A esta serie se le conoce por lo comn como ACL, por lgica CMOS
avanzada. La serie es equivalente funcional de las diversas series TTL,
pero no es compatible en terminales con TTL ya que las disposiciones de
las terminales en los chips 74AC o 74ACT se eligieron de manera que se
mejorara la inmunidad al ruido, por lo que las entradas de los
dispositivos son menos sensibles a los cambios de seal que ocurren en
las terminales de otros CIs. Los dispositivos 74AC no son compatibles
elctricamente con TTL; los dispositivos 74ACT pueden conectarse
directamente a los dispositivos TTL.

La numeracin de los dispositivos para esta serie difiere un poco de la


correspondiente para las series TTL, 74C, y 74HC/HCT, ya que utiliza un
numero de dispositivo de cinco dgitos, el cual comienza con los dgitos
11. Los siguientes ejemplos ilustran esto:
74AC11 004 == 74HC 04
74ACT11 293 == 74HCT 293
74AC son NCT, EF, NCE 74ACT son NCT, EF, CE
-

Subfamilia CMOS Avanzado de Alta Velocidad 74AHC/AHCT

Esta serie de dispositivos CMOS ofrece un ruta de migracin natural de


las serie HC a las aplicaciones ms rpidas, de menos potencia y de bajo
control. Los dispositivos en esta serie son tres veces ms rpidos y
pueden utilizarse como reemplazo directos para los dispositivos de las
serie HC. Ofrecen una inmunidad al ruido similar a la serie HC, sin los
problemas de sobredisparo/subdisparo que a menudo se asocian son las
caractersticas de control ms altas requeridas para una velocidad
comparable.
74AHC son NCT, EF, NCE 74AHCT son NCT, EF, CE

Familia NMOS

Los dispositivos NMOS se han desarrollado a medida que la tecnologa


de procesamiento mejoraba, y ahora la mayora de las memorias y
microprocesadores utilizan NMOS. En los circuitos NMOS se utiliza el
transistor MOS de canal-n.

Familia PMOS

Una de las primeras tecnologas para producir circuitos MOS de alta


densidad fue la PMOS. Utilizaba transistores MOS de canal-p en modo de
acumulacin para producir los elementos de puerta bsicos.
El funcionamiento de la puerta PMOS es el siguiente: la tensin de
alimentacin Vgg es una tensin negativa y Vcc es una tensin positiva
o masa (0V). El transistor Q3 esta polarizado permanentemente para
crear una resistencia de drenador-fuente constante. Su nico propsito
es funcionar como resistencia limitadora de corriente.

Si se aplica un nivel ALTO (Vcc) a la entrada A o B, entonces Q1 o Q2 no


conducen, y la salida se fuerza a una tensin prxima a Vgg, lo que
representa un nivel BAJO.

Familia ECMOS

La tecnologa ECMOS est basada en una combinacin de las


tecnologas CMOS y NMOS y se utiliza en los dispositivos GAL (Generis
Array Logic). Una celda ECMOS se construye a partir de un transistor
MOS con una puerta flotante, que se carga o descarga externamente por
medio de una pequea corriente de programacin.
Cuando la puerta flotante se carga a un potencial positivo eliminando
electrones, el transistor se activa, almacenando un cero binario.

Familia BiCMOS

La serie 74LVT (Tecnologa BiCMOS de bajo voltaje) contiene piezas


BiCMOS que estn diseadas para aplicaciones de interface de bus de 8
bits y de 16 bits. Al igual que en la serie LVC, las entradas pueden
manejar niveles lgicos de 5V y sirven como un traductor de 5V a 3V.
Como los niveles de salida son equivalentes a los niveles TTL, son
totalmente compatibles elctricamente con TTL.
La serie 74ALVT (Tecnologa BiCMOS avanzada de bajo voltaje) es una
mejora en relacin con la serie LVT. Ofrece la operacin con 3.3V o 2,2V
a 3ns y sus terminales son compatibles con las de las series ABT y LVT
existentes. Tambin est diseada para aplicaciones de interface de bus.
Entre otras series 74ALB (BiCMOS avanzada de bajo voltaje), 74VME
(Modulo VERSA Eurocard) est diseada para operar con la tecnologa de
bus VME estndar.
ECL
Son los circuitos ms veloces y pueden alcanzar tiempos de demora de
hasta 1ns.
No existen picos de corrientes en los transistores como sucede en la
familia lgica TTL.
Se dispone de salidas complementadas, lo que le brinda mayor
versatilidad.
El nivel de 1 lgica es prcticamente independiente del factor de carga.
Buen factor de carga N= 15.

- DESVENTAJAS
Pequeos valores de los mrgenes de ruidos.
Altos valores de potencia del orden de 40 mW.
No son compatibles con los circuitos TTL.
Ocupan gran rea en los circuitos integrados
En electrnica, la lgica de emisor acoplado a una familia lgica
transistor bipolar de alta velocidad de circuitos integrados. ECL utiliza un
amplificador diferencial BJT saturado con la entrada de una sola terminal
y la corriente para evitar la zona saturada de la operacin y su
comportamiento de apagado lento emisor limitado. Como la corriente es
dirigido entre dos piernas de un par de emisores acoplados, ECL se llama
a veces la lgica actual de direccin, lgica en modo de corriente o la
lgica emisor-seguidor de corriente del interruptor.
En ECL, los transistores no son nunca en la saturacin, las tensiones de
entrada/salida tienen una pequea oscilacin, la impedancia de entrada
es alta y la resistencia de salida es baja, y como resultado, los
transistores estados cambian rpidamente, retardos de puerta son
bajos, y la convergencia de salida capacidad es alta. Adems, el
consumo de corriente esencialmente constante de los amplificadores
diferenciales minimiza los retrasos y problemas tcnicos debido a la
inductancia de la lnea de suministro y la capacitancia, y las salidas
complementarias disminuir el tiempo de propagacin de todo el circuito
por el ahorro de convertidores adicionales.
Desventaja importante de ECL es que cada puerta dibuja continua
actual, lo que significa que requiere mucha ms energa que los de otras
familias lgicas, especialmente cuando quiescente.
El equivalente de la lgica de emisor acoplado hecha de FET se llama
fuente de acoplamiento lgica FET.
Una variacin de ECL en la que todos los trayectos de seal y entradas
de la puerta son diferencial se conoce como la lgica de conmutacin de
corriente diferencial.
-

Implementacin

ECL se basa en un par de emisores acoplados, sombreado rojo en la


figura de la derecha. La mitad izquierda del par se compone de dos
mdulos de entrada conectado en paralelo transistores T1 y T2 se aplica
el NI lgica. La tensin de base del transistor T3 derecho se mantiene

fijo por una fuente de tensin de referencia, a la sombra luz verde: el


divisor de tensin con un diodo de compensacin trmica y, a veces un
seguidor de emisor almacenamiento en bfer, por lo que las tensiones
de emisor se mantiene relativamente constante. Como resultado, la
resistencia de emisor RE comn acta casi como una fuente de
corriente. Las tensiones de salida en el colector de carga resistencias
RC1 y RC3 se desplazan y tamponarse a las salidas inversora y no
inversora de los seguidores de emisor T4 y T5. Las resistencias de
emisor de salida RE4 y RE5 no existen en todas las versiones de ECL. En
algunos casos, la lnea 50 O resistencias de terminacin conectadas
entre las bases de los transistores de entrada y -2 V actan como
resistencias de emisor.
-

Caractersticas

Otras caractersticas notables de la familia ECL incluyen el hecho de que


la gran requisito actual es aproximadamente constante, y no depende
significativamente sobre el estado del circuito. Esto significa que los
circuitos ECL generan relativamente poca potencia de ruido, a diferencia
de muchos otros tipos de lgica que generalmente atraen mucho ms
actual al cambiar de reposo, por lo que la potencia de ruido puede llegar
a ser problemtico. En aplicaciones criptogrficas, circuitos ECL tambin
son menos susceptibles a los ataques de canal lateral, tales como
anlisis de la potencia diferencial.
El tiempo de propagacin de esta disposicin puede ser menos de un
nanosegundo, por lo que es durante muchos aos la familia lgica ms
rpido.
-

Fuentes de alimentacin y niveles lgicos

Los circuitos ECL generalmente operan con fuentes de alimentacin


negativas en contraste con otras familias lgicas en el que extremo
negativo de la alimentacin est conectado a tierra. Esto se hace
principalmente para reducir al mnimo la influencia de las variaciones de
la fuente de potencia en los niveles lgicos ECL como es ms sensible al
ruido en el VCC y relativamente inmune al ruido en la EEV. Debido a
tierra debe ser la tensin ms estable en un sistema, ECL se especifica
con un terreno positivo. En esta conexin, cuando la tensin de
alimentacin vara, la tensin cae a travs de las resistencias de colector
cambian ligeramente. Como las resistencias de colector estn
firmemente "atados" a la tierra, la salida de voltajes de "mover" un poco.

Si el extremo negativo de la fuente de alimentacin se ha conectado a


tierra, las resistencias de colector se fija al carril positivo. Como las gotas
de voltaje constante a travs de las resistencias de colector cambian
ligeramente, las tensiones de salida siguen las variaciones de tensin de
alimentacin y las dos partes del circuito actan como constantes
desplazadores de nivel actuales. En este caso, el divisor de tensin R1R2 compensa las variaciones de tensin en cierta medida. La fuente de
alimentacin positiva tiene otra desventaja - los voltajes de salida
pueden variar ligeramente en un contexto de alta tensin constante.
Otra razn para utilizar una fuente de alimentacin negativa es la
proteccin de los transistores de salida de un cortocircuito accidental
entre la produccin y el desarrollo de suelo.
El valor de la tensin de alimentacin se elige de modo que una
corriente suficiente para fluir a travs de los compensadores diodos D1 y
D2 y la cada de voltaje a travs de la resistencia de emisor RE comn
para ser adecuada.
Circuitos ECL disponibles en el mercado abierto generalmente se operan
con niveles lgicos incompatibles con otras familias. Esto significaba que
la interoperacin entre familias lgicas ECL y otras, tales como la familia
TTL populares, circuitos de interfaz adicionales requeridos. El hecho de
que los niveles altos y bajos de lgica son relativamente cerca
significaba que ECL sufre de pequeos mrgenes de ruido, que puede
ser problemtico.
Al menos un fabricante, IBM, hizo circuitos ECL para su uso en productos
propios del fabricante. Las fuentes de alimentacin eran
sustancialmente diferentes de los utilizados en el mercado abierto.
Lgica de emisores acoplados positivo es un desarrollo adicional de ECL
utilizando una alimentacin de 5V positivo en lugar de un suministro de
5.2V negativo. Lgica de emisor acoplado a baja tensin positiva es una
versin optimizada de la energa PECL, utilizando un 3.3V positivo en
lugar de alimentacin de 5V. PECL y LVPECL son sistemas de
sealizacin diferencial, y se utilizan principalmente en circuitos de
distribucin de reloj de alta velocidad .
BIBLIOGRAFIA
http://www.academia.edu/3626718/Familias_Logicas
www.digitale.galeon.com/TTlCmos.htm

http://www.ecured.cu/index.php/Familia_L%C3%B3gica_ECL
http://electronica.li2.uchile.cl/new/?pag=documentacion/familiaslogicas
http://centrodeartigo.com/articulos-utiles/article_122619.html
http://tutorialcid.es.tl/Familia-TTL.htm

También podría gustarte