Documentos de Académico
Documentos de Profesional
Documentos de Cultura
OBJETIVOS
Estudiar las matrices programables y describir la mayoria de los tipos de dispositivos logicos programables Describir la estructura bsica de una PAL y de una GAL y como generar funciones lgicas estndar con ellas. Estudiar las matrices programables y describir la mayoria de los tipos de dispositivos logicos programables Estudiar la arquitectura bsica de la GAL 22V10
2
DEFINICION DE PLD
Son dispositivos formados por arreglos de compuertas AND y OR que se pueden programar para conseguir funciones lgicas especificas Son utilizados en muchas aplicaciones para reemplazar a los circuitos SSI Y MSI.
PROM; memoria programable de solo lectura PLA; Matriz lgica programable PAL; Lgica de matriz programable GAL; Lgica de matriz genrica matriz lgica genrica.
4
Se define as a una red de conductores distribuidos en filas y columnas con un fusible en cada punto de interseccin
Se
estructura por un conjunto fijo (no programable) de puertas AND conectadas como decodificador y una matriz OR programable.
El
PLA, esun PLD formado por una matriz AND programable y una matriz OR programable (FPLA).
PAL: LGICA
El
PAL, es un PLD formado por una matriz AND programable y una matriz OR fija con su correspondiente logica de salida.(ver manual wincupl fig 1.3).
La GAL, es un PLD que al igual que la PAL se forma con una matriz AND programable y una matriz OR fija, pero la GAL a diferencia de la PAL es reprogramable al igual que sus salidas. (ver manual wincupl fig. 1.2). Utiliza tecnologia E2CMOS.
ASIC:
Circuito integrado de aplicacin especifica Arreglo de compuertas programables en el campo fig 1.49 Dispositivos logicos programables complejos.
10
FPGA:
CPLDs:
TECNOLOGIAS
CMOS:
Bipolar
GaAs:
ECL:
Arseniuro de galio.
BiCMOS:
ECL/bipolar
LCC, PLCC
QFP SOIC TSOP PGA
12
13
DEFINICION
Como ya se estableci, una GAL est formada por una matriz de puertas AND reprogramable conectada a una matriz de puertas OR fija. Al igual que las PAL su estructura permite expresar cualquier expresin lgica de suma de trminos producto
14
OLMC; Macroceldas lgicas de salida; lgica de compuertas OR y lgica programable, esto permite tener varias entradas y varias salidas. Las OLMC pueden ser programadas como lgica secuencial lgica combinacional
15
GAL 22V10
no. Entradas
No. De salidas
16
17
GAL22V10
DIAGRAMA A BLOQUES
18
PATILLAJE DE LA GAL22V10
19
MATRIZ DE LA GAL22V10
20
21
22
23
QUE ES GAL22V10
Un circuito integrado de 24 patillas Tiene 12 entradas dedicadas y 10 E/S patilla 12 es GROUND y 24 es +Vcc Es de tecnologia E2CMOS de alto rendimiento: Reconfigurable 4 ns max de tiempo de retraso en la propagacin
24