Está en la página 1de 17

INSTITUTO TECNOLOGICO

SUPERIOR DE SAN ANDRES


TUXTLA
INGENIERÍA INDUSTRIAL
INTEGRANTES:
ADDIEL DE JESUS MARTINEZ SOLIS

JOSE SANTIAGO VERDEJO ORTIZ

CRISTOPHER MONTIEL AMARO

EDER DE JESUS VILLEGAS IXTEPAN

ANA PATRICIA ABRAJAN CHAGALA

JOSE NAHUM ORTIZ TEMICH

ISRAEL FONSECA CRUZ


Convertidores A/D y D/A
a) El Amplificador operacional (convertidor analógico
a digital flash).
• Antes de abordar los convertidores analógico-digitales
(ADC), vamos a ver brevemente un elemento muy común
en la mayoría de los ADC y de los convertidores digital-
analógicos (DAC). Este elemento es el amplificador
operacional (AO). A continuación tiene un breve resumen
sobre este dispositivo. Un amplificador operacional es un
amplificador lineal que tiene dos entradas (inversora y no
inversora) y una salida. Tiene una alta ganancia en tensión
y una muy alta impedancia de entrada, así como una muy
baja impedancia de salida. Cuando se utiliza como
amplificador inversor, se configura como se indica en la
parte (b) de la figura. La resistencia de realimentación, Rf,
y la resistencia de entrada, Ri, controlan la ganancia en
tensión de acuerdo con la fórmula de la Ecuación
13.2,donde Vout/Vin es la ganancia en tensión en bucle
cerrado (bucle cerrado se refiere a la realimentación
desde la salida hasta la entrada por medio de Rf). El signo
negativo indica inversión.
b) El Convertidor analógico a digital de pendiente
doble.
Entrada
Entrada analógica
analógica
((VVi ))
i
CC
• El ADC de pendiente doble se utiliza comúnmente en
nn
voltímetros digitales y otros tipos de instrumentos de
CL
CL
SS
RR K
K medida. Utilizan un generador de rampa (integrador) para
WW –– generar la característica de pendiente doble. En la Figura
AA1
1
––
CC 13.17 se presenta un diagrama de bloques de un ADC de
++ AA2
++
2
Contador
Contador
pendiente doble. La Figura 13.18 ilustra la conversión de
RR
–– RR
pendiente doble. Comencemos suponiendo que el contador
VV EE
FF
Integrador
Integrador nn
está en estado RESET y la salida del integrador es cero.
(generador
(generador Comparador
Comparador
de
de rampa)
rampa)
CLEAR
CLEAR
• Ahora supongamos que se aplica a la entrada una tensión
de entrada positiva por medio del interruptor (SW),
Control
Control de
de conmutación
conmutación
comandado por la lógica de control. Puesto que la entrada
Lógica
Lógica
de
inversora de A1 está a tierra virtual y suponiendo que Vin es
de control
control
EE
NN
Latches
Latches constante durante un período de tiempo, circulará una
corriente constante a través de la resistencia de entrada R y,
por tanto, a través del condensador C. El condensador C se
cargará linealmente ya que la corriente es constante y,
D
D77 D
D66 D
D55 D
D44 D
D33 D
D22 D
D11 D
D00
como resultado, habrá una rampalineal negativa de tensión
en la salida de A1, como se muestra en la Figura 13.18(a).
Salida
Salida binaria
binaria oo BCD
BCD
Convertidor analógico-digital por aproximaciones
sucesivas
• Quizás el método de conversión
A/D más ampliamente utilizado
es el de las aproximaciones
sucesivas. Tiene un tiempo de
conversión mucho menor que la
conversión de pendiente doble,
aunque es más lento que el
método flash. Asimismo, el
tiempo de conversión es fijo
para cualquier valor de la
entrada analógica.
• La Figura 13.19 muestra un diagrama de bloques básico de un ADC
por aproximaciones sucesivas de 4 bits. Está formado por un DAC (los
DAC se estudian en la Sección 13.5), un registro de aproximaciones
sucesivas (SAR, Successive-Approximation Register) y un comparador.
Su funcionamiento básico es el siguiente: los bits de entrada al DAC se
habilitan (se ponen a 1) de uno en uno sucesivamente, comenzando
por el bitmás significativo (MSB). Cada vez que se habilita un bit, el
comparador produce una salida que indica si la tensión analógica de
entrada es mayor o menor que la salida del DAC. Si la salida del DAC
es mayor que la señal de entrada, la salida del comparador está a
nivel BAJO, haciendo que el bit en el registro pase a cero. Si la salida
es menor que la entrada, el bit 1 se mantiene en el registro.
EL CONVERTIDOR ANALÓGICO-DIGITAL ADC0804
• El ADC0804 es un ejemplo de ADC
por aproximaciones sucesivas. En la
Figura 13.21 se presenta el
diagrama de bloques. Este
dispositivo funciona con una
alimentación de +5V y tiene una
resolución de ocho bits, con un
tiempo de conversión de 100 μs.
También dispone de un generador
de reloj interno. Las salidas de datos
triestado sirven para realizar la
interfaz con el sistema de buses de
un microprocesador.
La Prueba de los
convertidores analógicos a
digitales.
El amplificador operacional
Antes de abordar los convertidores analógico-digitales
(ADC), vamos a ver brevemente un elemento muy

común en la mayoría de los ADC y de los convertidores


digital-analógicos (DAC). Este elemento es el ampli-
ficador operacional (AO). A continuación tiene un breve
resumen sobre este dispositivo.

Un amplificador operacional es un amplificador lineal que tiene


dos entradas (inversora y no inversora)
y una salida. Tiene una alta ganancia en tensión y una muy alta
impedancia de entrada, así como una muy baja

impedancia de salida. En la Figura 13.13(a) se muestra el símbolo


del AO.
Errores en la conversión analógico-digital
De nuevo utilizamos una conversión de 4 bits para ilustrar los principios. Supongamos que la entrada de prueba
es una rampa lineal ideal.

Código ausente La salida en escalera de la Figura 13.26(a) indica que el código binario 1001 no aparece en la
salida del ADC. Observe que el valor 1000 permanece durante dos intervalos y que la salida salta al valor
1010.

En el convertidor ADC flash, por ejemplo, un fallo en un comparador puede ser la causa del error de omisión de
código.

Códigos incorrectos La salida en escalera de la Figura 13.26(b) indica que varias de las palabras del código
binario que salen del ADC son incorrectas. Un análisis indica que, en este caso concreto, la línea del bit 21
permanece en estado BAJO (0).

Offset En la Figura 13.26(c) se presenta la condición de offset. En esta situación, el ADC interpreta que la ten-
sión analógica de entrada es mayor que su valor real.
a) El Convertidor digital analógico con ponderación
binaria.
• es un dispositivo para convertir señales digitales con datos binarios
en señales de corriente o de tensión analógica. Hay distintos
componentes que pueden intervenir en este proceso, como
interruptores simples, red de resistores, fuentes actuales o
condensadores. Un convertidor de analógico a digital (ADC) realiza
la operación inversa.
• Existe una amplia variedad de DAC como circuitos integrados o bien como paquetes
encapsulados. Hay que conocer las especificaciones más importantes de los fabricantes a
fin de evaluar un DAC en una determinada aplicación.

• Resolución: La resolución porcentual de un DAC depende única y exclusivamente del


número de bits de entrada del convertidor. Por esta razón, en las fichas técnicas se
detalla de esta manera. Un DAC de 10 bits tiene una resolución más sensible (mayor
exactitud) que uno de 8 bits. Este dato es extrapolable a las especificaciones de lectores
de CD o equipos integrados.
• Precisión: Los fabricantes de DAC tienen varias maneras de establecer la precisión o
exactitud. A las dos más comunes se las llama Error de Escala Completa y Error de
Linealidad (o en ocasiones, directamente linealidad), que normalmente se expresan
como un porcentaje de la salida de escala completa del convertidor (%FS).
El Convertidor digital a analógico en escalera R/2R.
Otro método para realizar la conversión digital-analógica es utilizar la
red escalonada R/2R, como muestra la Figura 13.39 para el caso de
cuatro bits. Este método resuelve uno de los problemas del DAC con
ponderación binaria, ya que sólo requiere dos valores de resistencia.
La Figura 13.40(c) muestra el circuito equivalente cuando la entrada D1
está a + 5V y las demás están a tierra. Esta condición representa el código
0010. De nuevo, aplicando el teorema de Thevenin al circuito a la izquierda
de R8, se obtienen 1,25 V en serie con R, como se indica. Esto da lugar a
una corriente a través de
Rf de I = 1,25 V/2R, lo que genera una tensión de salida de −1,25 V.
c) Las Características de funcionamiento de los convertidores digitales a analógicos.

Resolución. La resolución de un DAC es el recíproco del número de escalones discretos en la salida.


Por supuesto, depende del número de bits de entrada. Por ejemplo, un DAC de 4 bits tiene una
resolución de 1 entre 24 −1 (uno entre quince). Si se expresa como un porcentaje, será (1/15)100 =
6,67%. El número total de escalones discretos es igual a 2n − 1, donde n es el número de bits. La
resolución también puede expresarse como el número de bits que se convierten.
■ Precisión. La precisión es una comparación entre la salida real de un DAC y la salida esperada. Se
expresa como un porcentaje de la tensión de salida a fondo de escala o máxima. Por ejemplo, si la
salida a fondo de escala de un convertidor es 10 V y la precisión es ±0,1%, entonces el error máximo
para cualquier tensión de salida es (10 V) (0,001) = 10 mV. Idealmente, la precisión debería ser, como
mucho, ±1/2 del bit menos significativo. Para un convertidor de 8 bits, el bit menos significativo es el
0,39% del valor a fondo de escala. La precisión debería ser aproximadamente del ±0,2%.
■ Linealidad. Un error lineal es una desviación de la salida ideal (una línea recta) del DAC. Un caso
especial es el error de offset, que es la tensión de salida cuando los bits de entrada son todos cero.
■ Monotonicidad. Un DAC es monotónico si no produce escalones invertidos cuando se le aplica
secuencialmente su rango completo de bits de entrada.
■ Tiempo de asentamiento. Normalmente, el tiempo de asentamiento se define como el tiempo que
tarda un DAC en quedar dentro de ±1/2 LSB del valor final, cuando se produce un cambio en el
código de entrada.

También podría gustarte