Está en la página 1de 15

Carlos Canto Q.

Pentium
En 1993 vino el gran cambio hacia una nueva arquitectura. El Pentium de Intel fue el primer CPU de 5. generacin. Las primeras versiones no fueron muy rpidas. Los primeros Pentium corran a 60Mhz, a 5 volts. Se calentaban tanto que se deca que se poda frer un huevo sobre ellos. Pero el Pentium rpidamente se benefici de los nuevos progresos de la tecnologa, y usando el doblaje del reloj, las frecuencias del reloj pronto se fueron al cielo. Bsicamente, la mayor innovacin fue una arquitectura superscalar. Esto significa que el Pentium podra procesar varias instrucciones al mismo tiempo ( usando varios PIPILINES). Adems, el ancho del bus de RAM fue aumentado de 32 a 64 bits.

Carlos Canto Q.

Pentium
El procesador podra ser visualizado como dos 80486 construido en un solo chip

Carlos Canto Q.

EL Pentium MMX
En 1997, el Pentium MMX, introdujo nuevas instrucciones MMX . Al mismo tiempo, la cantidad de memoria cache L1 fue doblada y la frecuencia del reloj se aument.

Carlos Canto Q.

Pentium II
Despus del Pentium vino el Pentium II. Pero Intel ya haba lanzado el Pentium Pro en 1995, el cual fue el primer CPU de 6 generacin. El Pentium Pro fue usado primero en servidores, pero su arquitectura fue reusada en el popular Pentium II, Celeron y Pentium III, de 1997 al 2001. El Pentium II inicialmente represent un retroceso tecnolgico. El Pentium Pro us una cach L2 integrada, pero Intel escogi colocar la cach fuera del chip real del Pentium II, para hacer su produccin ms barata.

Carlos Canto Q.

Pentium II
La cach nivel 2 (L2) fue colocada junto a la CPU sobre un circuito impreso, un mdulo SEC. El mdulo era instalado en un largo socket Slot 1 sobre la motherboard.
La cach L2 est en 2 chips, uno en cada lado del procesador.

Carlos Canto Q.

La desventaja de este sistema es que la cach L2 se hizo marcadamente ms lenta que cuando estaba integrada dentro del CPU. La cach L2 corre tpicamente a la mitad de la frecuencia del reloj del CPU. AMD us el mismo sistema en sus primeros Athlons . Para stos el socket se llam Slot A Intel decidi lanzar tambin un edicin barata del Pentium II el procesador Celeron. En las primeras versiones, la cach L2, simplemente fue desaparecida del mdulo. Lo que lo llev a un pobre desempeo, pero proporcion una oportunidad de overclocking. Overclocking significa hacer que la CPU trabaje a una frecuencia ms alta de la que fue diseado para trabajar .

Carlos Canto Q.

El Pentium 4

Carlos Canto Q.

Pentium 4
El Pentium III realmente fue otra edicin del Pentium II, que era una nueva versin del Pentium Pro.Todos estos procesadores se basaron en la misma arquitectura.
No fue hasta que apareci el Pentium 4 cuando obtuvimos un procesador completamente nuevo de Intel. El ncleo (P7) tena un diseo completamente diferente: La cach L1 contiene instrucciones decodificadas. El pipeline fue doblado a 20 etapas ( en las ltimas versiones se increment a 31 etapas) Se dobl el reloj de las unidades de clculo entero (ALUs) , tal que puedan realizar dos micro operaciones por tick del reloj. Adems, el bus de la memoria, que conecta la RAM al Puente norte, ha sido cuadriplicado, talm que transfiere cuatro paquewtes de datos por ciclo de reloj. Esto es equivalente a 4X100 Mhz y 4X133 en las primeras versiones. En las ltimas versiones el bus fue bombeado hasta 4X200 Mhz y actualizada con 4X266Mhz para el 2005 datos. El procesador esta habilitado para Hyper Threading, que significa que bajo ciertas circunstancias puede operar como dos CPUs individuales.
Carlos Canto Q.

El Pentium 4

Los cuatro grandes cambios observados en el Pentium 4.


Carlos Canto Q.

La Octava Generacin

El AMD K8 Hammer Athlon 64


AMD Opteron Sledge Hammerpensado para servidores Controlador de Memoria DDR 64KB Cache de instruccin L1 64 KB Cache de Datos L1

AMD Athlon 64 Claw Hammer para PCs de escritorio


1 MB Cache L2 El procesador del Hammer incorpora el controlador de memoria dentro del mismo chip. En los procesadores actuales , ese controlador reside en el motherboard. El bus de memoria puede ser de 64 128 bits sin que requiera un controlador de memoria adicional Es capaz de ejecutar 9 instrucciones por ciclo Tiene tres conexiones Hyper Transport , esto permite que hasta 8 procesadores puedan trabajar en paralelo conectados entre s a travs de esta va

Ncleo del Procesador del Hammer

Hyper Transport

Hyper transport: sistema universal de interconectividad que se utiliza para procesos de I/O y en el
caso del Hammer, para conectar procesadores entre si.

Carlos Canto Q.

Generaciones de microprocesadores Repaso Histrico

Modelo Ao Tran. Tran./mm2 Procesadores de 8 bits, era previa al PC 4004 1971 2.300 192 8008 1972 3.500 219 8080 1974 6.000 300 Procesadores de PC de 16 bits 8086 1979 29.000 879 80286 1982 134.000 2.851

Watts.

0,5 1,0 0,8 1,7 3,3

Carlos Canto Q.

Generaciones de microprocesadores
Modelo Ao Tran. Tran./mm2 Watts. Procesadores de PC de 32 bits 80386DX 1986 275.000 2.670 1,7 80486DX 1989 1.200.000 14.815 3,0 Pentium 1993 3.200.000 10.884 13,0 Pentium II 1997 7.500.000 36.946 12,0 Pentium III 1999 28.000.000 264.151 16,0 Pentium 4 2000 42.000.000 193.548 52,0 Pentium 4 P. 2004 169.000.000 1.251.852 115,0 Procesadores de PC de 2 ncleos Core 2 Duo 2006 291.000.000 2.034.965 65,0 Procesadores de PC de 4 ncleos Core i7 N. 2008 774.000.000 2.614.865 45,0 Core i7 S. B. 2011 995.000.000 4.606.481 95,0 Procesador de PC de 6 ncleos Core i7 980X 2011 1.170.000.000 4.717.742 130,0

Core i3, i5, i7

LLC=last level cache

Core i3, i5, i7

También podría gustarte