Está en la página 1de 3

Juan Pablo Hernndez Castillo

PLD
Los PLD (Programable Logic Device) son dispositivos digitales que se pueden configurar por el usuario para implementar una amplia variadad de funciones logicas en el sistemas. Estos sistemas tienen pines de entrada , un arreglo logico programable y pines de salida.Muchos PLD's tienen salidas programables que incrementan su flexibilidad haciendolos utiles para una gran variedade de aplicaciones.

PROM
Los PROM (Programable Read Only Memory) uns PROM esta constituida fusibles que se deben quemar para ser programbles cada fusible quemado corresponde a un 0 y cada sin quemar corresponder a un 1. La arquitectura de la mayora de las PROM consiste generalmente en un nmero fijo de trminos AND que alimenta una matriz programable OR. Se usan principalmente para decodificar las combinaciones de entrada en funciones de salida.

PAL
Las PAL (Phase Alternating Line) es sistema de codificacin utilizado en la transmisin de seales de television analogica. Las PAL son dispositivos de matriz programable. La arquitectura interna consiste en trminos AND programables que alimentan trminos OR fijos. Todas las entradas a la matriz pueden ser combinadas mediante AND entre si, pero los trminos AND especficos se dedican a trminos OR especficos. Las PAL tienen una arquitectura muy popular y son probablemente el tipo de dispositivo programable por usuario ms empleado.

Juan Pablo Hernndez Castillo

GAL
Las GAL son dispositivos de matriz lgica genrica. Estn diseados para emular muchas PAL pensadas para el uso de macroclulas. Si un usuario tiene un diseo que se implementa usando varias PAL comunes, puede configurar varias de las mismas GAL para emular cada de uno de los otros dispositivos. Esto reducir el nmero de dispositivos diferentes en existencia y aumenta la cantidad comprada.

CPLD
Un CPLD (Complex Programmable Logic Device) Los CPLD extienden el concepto de un PLD a un mayor nivel de integracin ya que permite implementar sistemas ms eficaces, ya que utilizan menor espacio, mejoran la fiabilidad del diseo, y reducen costos. Un CPLD se forma con mltiples bloques lgicos, cada uno similar a un PLD. Los bloques lgicos se comunican entre s utilizando una matriz programable de interconexiones, lo cual hace ms eficiente el uso del silicio, conduciendo a una mejor eficiencia a menor costo. A continuacin se explican brevemente las principales caractersticas de la arquitectura de un CPLD.

Juan Pablo Hernndez Castillo

FPGA
Son dispositivos lgicos de propsito general programable por los usuarios, compuesto de bloques lgicos comunicados por conexiones programables. El tamao, estructura, nmero de bloques y la cantidad y conectividad de las conexiones varian en las distintas arquitecturas. Es un circuito integrado que contienen celdas lgicas idnticas (64 hasta 8000.000) que se puede ver como componentes estndar. Las celdas lgicas se interconectan por medio de una matriz de cables y switches programables.

También podría gustarte