Está en la página 1de 12

SEP

DGEST

INSTITUTO TECNOLGICO DE TOLUCA

INGENIERA MECATRONICA

MATERIA: ELECTRONICA DIGITAL

PRACTICA #3 MULTIPLEXORES

PROFESOR:

ING. REYES GONZALEZ MARCO ANTONIO

ALUMNO: HERNNDEZ MARTNEZ ALVIN LARA ESTRADA ARTURO DE JESUS VAZQUEZ FLORES BENJAMIN

METEPEC; MXICO A 24 DE NOVIEMBRE 2011

Multiplexores.

Los multiplexores son circuitos combinacionales con varias entradas y una salida de datos, y estn dotados de entradas de control capaces de seleccionar una, y slo una, de las entradas de datos para permitir su transmisin desde la entrada seleccionada a la salida que es nica.

La entrada seleccionada viene determinada por la combinacin de ceros (0) y unos (1) lgicos en las entradas de control. La cantidad que necesitaremos ser igual a la potencia de 2 que resulte de analizar el nmero de entradas. As, por ejemplo, a un multiplexor de 8 entradas le correspondern 3 de control. Podemos decir que la funcin de un multiplexor consiste en seleccionar una de entre un nmero de lneas de entrada y transmitir el dato de un canal de informacin nico. Por lo tanto, es equivalente a un conmutador de varias entradas y una salida.

Dentro de un multiplexor hay que destacar tres tipos de seales: los datos de entrada, las entradas de control y la salida

Tipos de multiplexores Dentro de la gran variedad de multiplexores que existen en el mercado, hay varios tipos que conviene destacar a causa de su gran utilidad en circuitos digitales, estos son: Multiplexor de 8 entradas.

Multiplexor de 16 entradas. Doble multiplexor de 4 entradas.

Dentro del primer tipo podemos hacer la distincin entre tener la entrada de strobe o no. La tecnologa utilizada para su diseo es TTL, de alta integracin, y la potencia que disipan suele ser de unos 150 mW. El tiempo de retardo tpico es de unos 25 nanosegundos y tienen un "fan - out" de 10. Normalmente, estos circuitos suelen darnos dos tipos de salida: una afirmada y la otra negada. En cuanto al segundo tipo de multiplexores, sealaremos que se diferencian de los primeros en el nmero de entradas, que es el doble, y que no existe la posibilidad de tener dos salidas, sino que slo podemos optar por la negada y, en consecuencia, a la salida nicamente se tendrn los datos de la entrada complementados. La potencia de disipacin para estos multiplexores viene a ser de aproximadamente unos 200 mW. El tiempo de retardo y el "fan - out" son ms o menos iguales que en el caso del multiplexor de 8 entradas.

Diagrama bsico de un multiplexor de 16 entradas y 2 seales de control En la ilustracin correspondiente podemos ver un multiplexor de 16 entradas, donde, si hacemos 0 el strobe, en la salida se obtiene el dato negado de la entrada seleccionada mediante las cuatro entradas de control.

En el ltimo de los tipos, dentro del mismo encapsulado del circuito integrado, tenemos dos multiplexores de cuatro entradas de datos: dos de control y una seal de strobe cada uno.

Doble multiplexor de cuatro entradas donde las seales de control son comunes Las entradas de control son comunes para ambos multiplexores, como podemos ver en el circuito de la figura. Al igual que los anteriores, se suelen realizar con tecnologa TTL de alta integracin, y tienen una disipacin media de unos 180 mW. Con estos tres tipos de multiplexores trabajaremos habitualmente, incluso en el caso de tener que emplear algn otro de orden superior, es decir, con mayor nmero de entradas. Para ello, necesitaremos utilizar ms de un multiplexor de los descritos anteriormente.

Multiplexor de 32 entradas construido a partir de cuatro multiplexores de 8 entradas y uno de 4 entradas La forma de conectarlos entre s depende de la aplicacin concreta de que se trate, pero siempre habr que disponer de ms de una etapa de multiplexores, lo cual acarrea un tiempo de retardo. As, por ejemplo, para seleccionar un dato de entre las 32 entradas de que disponemos, deberemos disear un sistema anlogo al representado en la figura correspondiente.

El primer multiplexor de 8 entradas sita secuencialmente los datos de entrada I0 a I7 en la lnea de salida de ste, a medida que el cdigo de las seales de control va variando. Anlogamente, el segundo multiplexor, tambin de 8 entradas, transmitir los datos I8 a I15 a su lnea de salida, dependiendo de las seales de control.

Diagrama de conexin de un circuito integrado que contiene un multiplexor de 8 entradas y seal de <<strobe>> Estas entradas de control estn unidas entre s de manera que cuando, por ejemplo, aparece en la lnea de salida del primer multiplexor I1, en la salida del segundo estar I9, en la del tercero I17 y en la del ltimo I25. Si queremos sacar a la salida del conjunto de multiplexores cualquiera de las lneas de salida anteriormente citadas, necesitaremos utilizar un multiplexor de 4 entradas y, con sus seales de control, activaremos la entrada que nosotros deseemos. As, por ejemplo, para tener en la salida final la lnea de entrada I1, habra que poner en el ltimo multiplexor de 4 entradas la combinacin 00 en sus seales de control. Por ltimo, destacaremos que los multiplexores, adems de seleccionar datos, tienen otras aplicaciones importantes, a saber: - La conversin paralelo - serie. Como puede ser conducir la salida en paralelo de un ordenador hacia un terminal remoto a travs de una lnea de transmisin serie. - La generacin de funciones para lgica combinatoria.

TABLAS DE VERDAD

Restas: A1 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 A2 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 B1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 B2 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 A-B 00 01 00 10 01 00 11 10 01 00 AB B-A 00 01 10 11 00 01 10 00 01 00 AB

SUMA

A 00 00 00 00 01 01 01 01 10 10 10 10 11 11 11 11

B 00 01 10 11 00 01 10 11 00 01 10 11 00 01 10 11

A+B 0 0 0 0 0 0 0 1 0 0 1 1 0 1 1 1 0 0 1 1 0 1 1 0 1 1 0 0 1 0 0 1 0 1 0 1 1 0 1 0 0 1 0 1 1 0 0 0

MULTIPLICACION

A 00 00 00 00 01 01 01 01 10 10 10 10 11 11 11 11

B 00 01 10 11 00 01 10 11 00 01 10 11 00 01 10 11

AxB 0000 0000 0000 0000 0000 0001 0010 0011 0000 0010 0100 0110 0000 0011 0110 1001

COMPARADOR

A 00 00 00 00 01 01 01 01 10 10 10 10 11 11 11 11

B A=B A>B A<B 00 01 10 11 00 01 10 11 00 01 10 11 00 01 10 11 1 0 0 0 0 1 0 0 0 0 1 0 0 0 0 1 0 0 0 0 1 0 0 0 1 1 0 0 1 1 1 0 0 1 1 1 0 0 1 1 0 0 0 1 0 0 0 0

A OR B

A 00 00 00 00 01 01 01 01 10 10 10 10 11 11 11 11
L1 0 0 0 0 1 1 1 1 L2 0 0 1 1 0 0 1 1

B A OR B 00 01 10 11 00 01 10 11 00 01 10 11 00 01 10 11 00 01 10 11 01 01 11 11 10 11 10 11 11 11 11 11
E 0 1 0 1 0 1 0 1 FUNCION A*B A OR B A B (-) A>B A B (+) A=B A+B A<B

SELECION DE MULTIPLEXOR

DIAGRAMA
MULTIPLICACION
VCC 5V
12 13

A1B1D
11

J1
1 2

7408N A2B1A
3

U1
1 3 8 10 16 4 7 11 13 A4 A3 A2 A1 B4 B3 B2 B1 C0 S4 S3 S2 S1 C4 15 2 6 9 14

7408N
4 5

A1B2B
6

7408N
9 10

7483N

A2B2C
8

7408N

VCC 5V

RESTA POSITIVA Y NEGATIVA


U3 J2
1 2 1 3 8 10 16 4 7 11 13 A4 A3 A2 A1 B4 B3 B2 B1 C0 S4 S3 S2 S1 C4 15 2 6 9 14

VCC 5V

S1 2BIT 1BIT
5 6

7404N
3 4

7404N

7483N VCC 5V

7404N Bit3
9 8 6 5 4 3 10 11 12 13 14 2 1 15 1C0 1C1 1C2 1C3 2C0 2C1 2C2 2C3 A B ~1G ~2G 1Y 7

VCC 5V U4
C0 B1 B2 B3 B4 A1 A2 A3 A4 13 11 7 4 16 10 8 3 1

7404N

1 2

U5A
3

2Y

7432N

LED4

VCC 5V

SUMA
J3

2BIT N

1BIT N

14 9 6 2 15

C4 S1 S2 S3 S4

74153N

7483N U8
12 14 3 5 11 15 2 6 7 A4 A3 A2 A1 B4 B3 B2 B1 C0 C4 9 SUM_4 SUM_3 SUM_2 SUM_1 10 13 1 4 6 5 4 3 10 11 12 13 14 2 1 15 1C0 1C1 1C2 1C3 2C0 2C1 2C2 2C3 A B ~1G ~2G

Bit2 3BIT 2BIT 1 1BIT 1


1Y 7 4 5 2Y 9

U5B
6

7432N

LED5

74F283D

74153N

COMPARADOR
VCC 5V
1 2

U5C
8

U9A
3 1

U12A
2

10

7432N
1 2

LED6

7486N J4
4 5

7404N U12B
6 3 4

U10A
3

U9B 7486N

7408N X=Y LED1 Bit1


6 5 4 3 1C0 1C1 1C2 1C3 2C0 2C1 2C2 2C3 A B ~1G ~2G 1Y 7 12 13

U12F
13 12

7404N U11D
11

U5D
11

7404N

12 13

7432N
2Y 9

LED7

7432N
12

U10D
11

9 10

U9C
8 9

U12D
8

10 11 12 13 14 2

U12E
11 10

13

7486N
9

7404N X>Y LED3 U2C


5 6

7408N
9 10

7404N

U10C
8

U11C
8

X<Y

1 15

10

74153N

7408N U12C
5 6

7432N

LED2

7404N

7404N

4 5

U10B
6

7408N U13B
6

LED9

4 5

7432N U13A
3

1 2

LED8

7432N

A OR B

MULTIPLICACION

RESTA POSITIVA

Bit3
6 5 4 3 10 11 12 13 1C0 1C1 1C2 1C3 2C0 2C1 2C2 2C3 1Y 7 1 2 2Y 9

U5A
3

7432N

LED4

RESTA NEGATIVA

14 A 2 B 1 ~1G 15 ~2G

74153N

Bit2

SUMA

6 5 4 3 10 11 12 13

1C0 1C1 1C2 1C3 2C0 2C1 2C2 2C3

1Y

4 5

U5B
6

2Y

7432N

LED5

14 A 2 B 1 ~1G 15 ~2G

74153N
9 10

U5C
8

7432N

LED6

X=Y

Bit1
6 5 4 3 10 11 12 13 1C0 1C1 1C2 1C3 2C0 2C1 2C2 2C3 1Y 7

12 13

U5D
11

7432N
2Y 9

LED7

X>Y
U2C

14 A 2 B 1 ~1G 15 ~2G 6

X<Y

74153N

7404N

A OR B