Está en la página 1de 53

INSTITUTO TECNOLOGICO DE LEN

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 2


ING. EN SISTEMAS COMPUTACIONALES

UNIDAD 4 ELECTRONICA DIGUITAL. a) Amplificador con C.I AO741 1. Introduccin: Amplificador operacional

741 con encapsulado metlico TO-5. Un amplificador operacional (comnmente abreviado A.O. op-amp), es un circuito electrnico (normalmente se presenta como circuito integrado) que tiene dos entradas y una salida. La salida es la diferencia de las dos entradas multiplicada por un factor (G) (ganancia): Vout = G(V+ V) El primer amplificador operacional monoltico, que data de los aos 1960, fue el Fairchild A702 (1964), diseado por Bob Widlar. Le sigui el Fairchild A709 (1965), tambin de Widlar, y que constituy un gran xito comercial. Ms tarde sera sustituido por el popular Fairchild A741(1968), de David Fullagar, y fabricado por numerosas empresas, basado en tecnologa bipolar. Originalmente los A.O. se empleaban para operaciones matemticas (suma, resta, multiplicacin, divisin, integracin, derivacin, etc.) en calculadoras analgicas. De ah su nombre. El A.O. ideal tiene una ganancia infinita, una impedancia de entrada infinita, un ancho de banda tambin infinito, una impedancia de salida nula, un tiempo de respuesta nulo y ningn ruido. Como la impedancia de entrada es infinita tambin se dice que las corrientes de entrada son cero.

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 3


ING. EN SISTEMAS COMPUTACIONALES

Notacin El smbolo de un amplificador es el mostrado en la siguiente figura:

Los terminales son: V+: V-: VOUT: VS+: VS-: entrada no inversora entrada inversora salida alimentacin positiva alimentacin negativa

Los terminales de alimentacin pueden recibir diferentes nombres, por ejemplo en los A.O. basados en FET VDD y VSS respectivamente. Para los basados en BJT son VCC y VEE. Normalmente los pines de alimentacin son omitidos en los diagramas elctricos por claridad. Tabla de Caractersticas Ideales y Reales Parmetro Valor ideal Valor real Zi Zo Bw Av Ac 1 M 100 1 MHz 100.000

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 4


ING. EN SISTEMAS COMPUTACIONALES

Nota: Los valores reales dependen del modelo, estos valores son genricos y son una referencia. Si van a usarse amplificadores operacionales, es mejor consultar el datasheet o caractersticas del fabricante. Comportamiento en corriente continua (DC) Lazo abierto Si no existe realimentacin la salida del A. O. ser la resta de sus dos entradas multiplicada por un factor. Este factor suele ser del orden de 100.000 (que se considerar infinito en calculos con el componente ideal). Por lo tanto si la diferencia entre las dos tensiones es de 1V la salida debera ser 100.000V. Debido a la limitacin que supone no poder entregar ms tensin de la que hay en la alimentacin, el A. O. estar saturado si se da este caso. Si la tensin ms alta es la aplicada a la patilla + la salida ser la que corresponde a la alimentacin VS+, mientras que si la tensin ms alta es la del pin - la salida ser la alimentacin VS-. Lazo cerrado o realimentado Se conoce como lazo cerrado a la realimentacin en un circuito. Aqu se supondr realimentacin negativa. Para conocer el funcionamiento de esta configuracin se parte de las tensiones en las dos entradas exactamente iguales, se supone que la tensin en la pata + sube y, por tanto, la tensin en la salida tambin se eleva. Como existe la realimentacin entre la salida y la pata -, la tensin en esta pata tambin se eleva, por tanto la diferencia entre las dos entradas se reduce, disminuyndose tambin la salida. Este proceso pronto se estabiliza, y se tiene que la salida es la necesaria para mantener las dos entradas, idealmente, con el mismo valor. Siempre que hay realimentacin negativa aproximaciones para analizar el circuito: se aplican estas dos

V+ = V- (lo que se conoce como principio del cortocircuito virtual). I+ = I- = 0 Cuando se realimenta negativamente un amplificador operacional, al igual que con cualquier circuito amplificador, se mejoran algunas caractersticas del mismo como una mayor impedancia en la entrada y una menor impedancia en la salida. La mayor impedancia de entrada da lugar a que la corriente de
ELECTRONICA DIGITAL UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 5


ING. EN SISTEMAS COMPUTACIONALES

entrada sea muy pequea y se reducen as los efectos de las perturbaciones en la seal de entrada. La menor impedancia de salida permite que el amplificador se comporte como una fuente elctrica de mejores caractersticas. Adems, la seal de salida no depende de las variaciones en la ganancia del amplificador, que suele ser muy variable, sino que depende de la ganancia de la red de realimentacin, que puede ser mucho ms estable con un menor coste. Asimismo, la frecuencia de corte superior es mayor al realimentar, aumentando el ancho de banda. Asimismo, cuando se realiza realimentacin positiva (conectando la salida a la entrada no inversora a travs de un cuadripolo determinado) se buscan efectos muy distintos. El ms aplicado es obtener un oscilador para el generar seales oscilantes. Comportamiento en corriente alterna (AC) En principio la ganancia calculada para continua puede ser aplicada para alterna, pero a partir de ciertas frecuencias aparecen limitaciones. (Ver seccin de limitaciones) Un ejemplo de amplificador operacional es el 741op Anlisis Para analizar un circuito en el que haya A.O. puede usarse cualquier mtodo, pero uno habitual es: Comprobar si tiene realimentacin negativa Si tiene realimentacin negativa se pueden aplicar las reglas del apartado anterior Definir las corrientes en cada una de las ramas del circuito Aplicar el mtodo de los nodos en todos los nodos del circuito excepto en los de salida de los amplificadores (porque en principio no se puede saber la corriente que sale de ellos) Aplicando las reglas del apartado 2 resolver las ecuaciones para despejar la tensin en los nodos donde no se conozca.

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 6


ING. EN SISTEMAS COMPUTACIONALES

Configuraciones Comparador

Esta es una aplicacin sin la retroalimentacin. Compara entre las dos entradas y saca una salida en funcin de qu entrada sea mayor. Se puede usar para adaptar niveles lgicos.

Seguidor Es aquel circuito que proporciona a la salida la misma tensin que a la entrada.

Se usa como un buffer, para eliminar efectos de carga o para adaptar impedancias (conectar un dispositivo con gran impedancia a otro con baja impedancia y viceversa) Como la tensin en las dos patillas de entradas es igual: Vout = Vin Zin = Presenta la ventaja de que la impedancia de entrada es elevadsima, la de salida prcticamente nula, y puede ser til, por ejemplo, para poder leer la tensin de un sensor con una intensidad muy pequea que no afecte apenas a la medicin. De hecho, es un circuito muy recomendado para realizar medidas de tensin lo ms exactas posibles, pues al medir la tensin del

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 7


ING. EN SISTEMAS COMPUTACIONALES

sensor, la corriente pasa tanto por el sensor como por el voltmetro y la tensin a la entrada del voltmetro depender de la relacin entre la resistencia del voltmetro y la resistencia del resto del conjunto formado por sensor, cableado y conexiones. Por ejemplo, si la resistencia interna del voltmetro es Re (entrada del amplificador), la resistencia de la lnea de cableado es Rl y la resistencia interna del sensor es Rg, entonces la relacin entre la tensin medida por el voltmetro (Ve) y la tensin generada por el sensor (Vg) ser la correspondiente a este divisor de tensin:

Por ello, si la resistencia de entrada del amplificador es mucho mayor que la del resto del conjunto, la tensin a la entrada del amplificador ser prcticamente la misma que la generada por el sensor y se podr despreciar la cada de tensin en el sensor y el cableado. Adems, cuanto mayor sea la intensidad que circula por el sensor, mayor ser el calentamiento del sensor y del resto del circuito por efecto Joule, lo cual puede afectar a la relacin entre la tensin generada por el sensor y la magnitud medida. Inversor

Se denomina inversor ya que la seal de salida es igual a la seal de entrada (en forma) pero con la fase invertida 180 grados. El anlisis de este circuito es el siguiente: a. V+ = V- = 0

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 8


ING. EN SISTEMAS COMPUTACIONALES

b. Definiendo despeja c.

corrientes:

de

aqu

se

Para el resto de circuitos el anlisis es similar. Zin = Rin Por lo cual podemos controlar la impedancia de entrada mediante la eleccin de Rin. Esta configuracin es una de las ms importantes, porque gracias a esta configuracin, se puede elaborar otras configuraciones, como la configuracin del derivador, integrador, sumador. En sistemas microelectronicos se puede utilizar como buffer, poniendo 2 en cascada.

No inversor

Como observamos, el voltaje de entrada, ingresa por el pin positivo, pero como conocemos que la ganancia del amplificador operacional es muy grande, el voltaje en el pin positivo es igual al voltaje en el pin negativo, conociendo el voltaje en el pin negativo podemos calcular, la relacin que existe entre el voltaje de salida con el voltaje de entrada haciendo uso de un pequeo divisor de tensin.

Zin = , lo cual nos supone una ventaja frente al amplificador inversor.


ELECTRONICA DIGITAL UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 9


ING. EN SISTEMAS COMPUTACIONALES

Sumador inversor

La salida est invertida Para resistencias independientes R1, R2,... Rn

d. La expresin se simplifica bastante si se usan resistencias del mismo valor Impedancias de entrada: Zn = Rn Restador

Para resistencias independientes R1,R2,R3,R4:

e. Igual que antes esta expresin puede simplificarse con resistencias iguales La impedancia diferencial entre dos entradas es Zin = R1 + R2
ELECTRONICA DIGITAL UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 10


ING. EN SISTEMAS COMPUTACIONALES

Cabe destacar que este tipo de configuracin tiene una resistencia de entrada baja en comparacin con otro tipo de restadores como por ejemplo el amplificador de instrumentacin. Integrador ideal

Integra e invierte la seal (Vin y Vout son funciones dependientes del tiempo)

f. Vinicial es la tensin de salida en el origen de tiempos Nota: El integrador no se usa en la prctica de forma discreta ya que cualquier seal pequea de DC en la entrada puede ser acumulada en el capacitor hasta saturarlo por completo. Este circuito se usa de forma combinada en sistemas retroalimentados que son modelos basados en variables de estado (valores que definen el estado actual del sistema) donde el integrador conserva una variable de estado en el voltaje de su capacitor. Derivador ideal

Deriva e invierte la seal respecto al tiempo

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 11


ING. EN SISTEMAS COMPUTACIONALES

Este circuito tambin se usa como filtro NOTA: Es un circuito que no se utiliza en la prctica porque no es estable. Esto se debe a que al amplificar ms las seales de alta frecuencia se termina amplificando mucho el ruido. Conversor de corriente a voltaje

El conversor de corriente a voltaje, se conoce tambin como Amplificador de transimpedancia, llegada a este una corriente (Iin), la transforma en un voltaje proporcional a esta, con una impedancia de entrada muy baja, ya que esta diseado para trabajar con una fuente de corriente. Con el resistor R como factor de proporcionalidad, la relacin resultante entre la corriente de entrada y el voltaje de salida es:

Funcin exponencial y logartmica El logaritmo y su funcin inversa, la funcin exponencial, son ejemplos tambin de configuraciones no lineales, las cuales aprovechan el funcionamiento exponencial del diodo, logrando una seal de salida proporcional al logaritmo o a la funcion exponencial a la seal de entrada.

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 12


ING. EN SISTEMAS COMPUTACIONALES

La seal de entrada, desarrollara una corriente proporcional al logaritmo de su valor en el diodo en aproximacin. Ello en conjunto con la resistencia de salida R, la dependencia de la tensin de salida (Vout) como producto de la tension de entrada(Vin) es:

Los factores n y m, son factores de correccin, que se determinan por la temperatura y de los parametros de la ecuacin del diodo. Para lograr la potenciacin, simplemente se necesita cambiar la posicion del diodo y de la resistencia, para dar lugar a una nueva ecuacin,esta ecuacion tambin acompaada por los factores de correccin n y m, muestra la siguiente dependencia de la tension de salida con relacion a la de entrada:

En la prctica la realizacion de estas funciones en un circuito son ms complicadas de construir, y en vez de usarse un diodo se usan transistores bipolares, para minimizar cualquier efecto no deseado, como es mayormente la temperatura donde se trabaja. No obstante queda claro que el principio de funcionamiento de la configuracion queda inalterado.

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 13


ING. EN SISTEMAS COMPUTACIONALES

En la realizacion de estos circuitos tambin podran hacerse conexiones multiples, por ejemplo en el amplificador antilogaritmico las multiplicaciones son adiciones , mientras que en el logaritmico, las adiciones son multiplicaciones. A partir ello, por ejemplo, se podran realizar la combinacin de dos amplificadores logaritmicos, seguidos de un sumador, y a la salida, un antilogaritmico, con lo cual se habra logrado un multiplicador analogico, en el cual la salida es el producto de las dos tensiones de entrada. Otros Osciladores, como el puente de Wien Convertidores carga-tensin Filtros activos Girador permite construir convertidores de inmitancias (simular un inductor empleando un condensador, por ejemplo). Aplicaciones Calculadoras analgicas Filtros Preamplificadores y buffers de audio y video Reguladores Conversores Evitar el efecto de carga Adaptadores de niveles (por ejemplo CMOS y TTL) Estructura interna del 741 Aunque es usual presentar al A.O. como una caja negra con caractersticas ideales es importante entender la forma en que funciona, de esta forma se podr entender mejor las limitaciones que presenta. Los diseos varan entre cada fabricante y cada producto, pero todos los A.O. tienen bsicamente la misma estructura interna, que consiste en tres etapas: Amplificador diferencial: es la etapa de entrada que proporciona una baja amplificacin del ruido y gran impedancia de entrada. Suelen tener una salida diferencial. Amplificador de tensin: proporciona una ganancia de tensin.
ELECTRONICA DIGITAL UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 14


ING. EN SISTEMAS COMPUTACIONALES

Amplificador de salida: proporciona la capacidad de suministrar la corriente necesaria, tiene una baja impedancia de salida y, usualmente, proteccin frente a cortocircuitos. Etapa de entrada

Diagrama electrnico del operacional 741. Sistema de corriente constante Las condiciones de reposo de la etapa de entrada se fijan mediante una red de alimentacin negativa de alta ganancia cuyos bloques principales son los dos espejos de corriente del lado izquierdo de la figura, delineados con rojo. El propsito principal de la realimentacin negativa (suministrar una corriente estable a la etapa diferencial de entrada) se realiza como sigue. La corriente a travs de la resistencia de 39 k acta como una referencia de corriente para las dems corrientes de polarizacin usadas en el integrado. La tensin sobre esta resistencia es igual a la tensin entre los bornes de alimentacin ( ) menos dos cadas de diodo de transistor (Q11 y Q12), por lo tanto la corriente es . El espejo de corriente Widlar formado por Q10, Q11, y la resistencia de 5Kohm genera una pequea fraccin de Iref en el colector de Q10. Esta pequea corriente constante entregada por el colector de Q10 suministra las corrientes de base de Q3 y Q4, as como la corriente de colector de Q9. El espejo Q8/Q9 fuerza a la corriente de colector de Q9 a ser igual a la suma de las corrientes de colector de Q3 y Q4. Por lo tanto las corrientes de base de Q3 y Q4
ELECTRONICA DIGITAL UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 15


ING. EN SISTEMAS COMPUTACIONALES

combinadas (que son del mismo orden que las corrientes de entrada del integrado) sern una pequea fraccin de la ya pequea corriente por Q10. Entonces, si la etapa de entrada aumenta su corriente por alguna razn, el espejo de corriente Q8/Q9 tomar corriente de las bases de Q3 y Q4, reduciendo la corriente de la etapa de entrada, y viceversa. El lazo de realimentacin adems asla el resto del circuito de seales de modo comn al forzar la tensin de base de Q3/Q4 a seguir 2Vbe por debajo de la mayor de las dos tensiones de entrada. Amplificador diferencial El bloque delineado con azul es un amplificador diferencial. Q1 y Q2 son seguidores de emisor de entrada y junto con el par en base comn Q3 y Q4 forman la etapa diferencial de entrada. Adems, Q3 y Q4 actan como desplazadores de nivel y proporcionan ganancia de tensin para controlar el amplificador clase A. Tambin ayudan a mejorar la mxima tensin Vbe inversa de los transistores de entrada (la tensin de ruptura de las junturas base-emisor de los transistores NPN Q1 y Q2 es de 7 V aproximadamente, mientras que los transistores PNP Q3 y Q4 tienen rupturas del orden de 50 V). El amplificador diferencial formado por los cuatro transistores Q1-Q4 controlan un espejo de corriente como carga activa formada por los tres transistores Q5-Q7 (Q6 es la verdadera carga activa). Q7 aumenta la precisin del espejo al disminuir la fraccin de corriente de seal tomada de Q3 para controlar las bases de Q5 y Q6. Esta configuracin ofrece una conversin de diferencial a asimtrica de la siguiente forma: La seal de corriente por Q3 es la entrada del espejo de corriente mientras que su salida (el colector de Q6) se conecta al colector de Q4. Aqu las seales de corriente de Q3 y Q4 se suman. Para seales de entrada diferenciales, las seales de corriente de Q3 y Q4 son iguales y opuestas. Por tanto, la suma es el doble de las seales de corriente individuales. As se completa la conversin de diferencial a modo asimtrico. La tensin en vaco en este punto est dada por el producto de la suma de las seales de corriente y el paralelo de las resistencias de colector de Q4 y Q6. Como los colectores de Q4 y Q6 presentan resistencias dinmicas

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 16


ING. EN SISTEMAS COMPUTACIONALES

altas a la seal de corriente, la ganancia de tensin a circuito abierto de esta etapa es muy alta. Ntese que la corriente de base de las entradas no es cero y la impedancia de entrada efectiva (diferencial) de un 741 es del orden de 2 M. Las patas "offset null" pueden usarse para conectar resistencias externas en paralelo con las dos resistencias internas de 1 k (generalmente los extremos de un potencimetro) para balancear el espejo Q5/Q6 y as controlar indirectamente la salida del operacional cuando se aplica una seal igual a cero a las entradas. Etapa de ganancia clase A El bloque delineado con magenta es la etapa de ganancia clase A. El espejo superior derecho Q12/Q13 carga esta etapa con una corriente constante, desde el colector de Q13, que es prcticamente independiente de la tensin de salida. La etapa consiste en dos transistores NPN en configuracin Darlington y utiliza la salida del espejo de corriente como carga activa de alta impedancia para obtener una elevada ganancia de tensin. El condensador de 30 pF ofrece una realimentacin negativa selectiva en frecuencia a la etapa clase A como una forma de compensacin en frecuencia para estabilizar el amplificador en configuraciones con relimentacin. Esta tcnica se llama compensacin Miller y funciona de manera similar a un circuito integrador con amplificador operacional. Tambin se la conoce como "compensacin por polo dominante" porque introduce un polo dominante (uno que enmascara los efectos de otros polos) en la respuesta en frecuencia a lazo abierto. Este polo puede ser tan bajo como 10 Hz en un amplificador 741 e introduce una atenuacin de -3 dB a esa frecuencia. Esta compensacin interna se usa para garantizar la estabilidad incondicional del amplificador en configuraciones con realimantacin negativa, en aquellos casos en que el lazo de realimentacin no es reactivo y la ganancia de lazo cerrado es igual o mayor a uno. De esta manera se simplifica el uso del amplificador operacional ya que no se requiere compensacin externa para garantizar la estabilidad cuando la ganancia sea unitaria; los amplificadores sin red de compensacin interna pueden necesitar compensacin externa o ganancias de lazo significativamente mayores que uno. Circuito de polarizacin de salida

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 17


ING. EN SISTEMAS COMPUTACIONALES

El bloque delineado con verde (basado en Q16) es un desplazador de nivel de tensin (o multiplicador de Vbe); un tipo de fuente de tensin. En el circuito se puede ver que Q16 suministra una cada de tensin constante entre colector y emisor independientemente de la corriente que lo atraviesa. Si la corriente de base del transistor es despreciable, y la tensin entre base y emisor (y a travs de la resistencia de 7.5 k) es 0.625 V (un valor tpico para un BJT en la regin activa), entonces la corriente que atraviesa la resistencia de 4.5 k ser la misma que atraviesa 7.5 k, y generar una tensin de 0.375 V. Esto mantiene la cada de tensin en el transistor, y las dos resistencias en 0.625 + 0.375 = 1 V. Esto sirve para polarizar los dos transistores de salida ligeramente en condiccin reduciendo la distorsin "crossover". En algunos amplificadores con componentes discretos esta funcin se logra con (generalmente dos en serie) diodos de silicio.

Etapa de salida La etapa de salida (delineada con cian) es un amplificador seguidor de emisor push-pull Clase AB (Q14, Q20) cuya polarizacin est fijada por el multiplicador de Vbe Q16 y sus dos resistencias de base. Esta etapa est controlada por los colectores de Q13 y Q19. Las variaciones en la polarizacin por temperatura, o entre componentes del mismo tipo son comunes, por lo tanto la distorsin "crossover" y la corriente de reposo puede sufrir variaciones. El rango de salida del amplificador es aproximadamente un voltio menos que la tensin de alimentacin, debido en parte a la tensin Vbe de los transistores de salida Q14 y Q20. La resistencia de 25 en la etapa de salida sensa la corriente para limitar la corriente que entrega el seguidor de emisor Q14 a unos 25 mA aproximadamente para el 741. La limitacin de corriente negativa se obtiene sensando la tensin en la resistencia de emisor de Q19 y utilizando esta tensin para reducir tirar hacia abajo la base de Q15. Versiones posteriores del circuito de este amplificador pueden presentar un mtodo de limitacin de corriente ligeramente diferente. La impedancia de salida no es cero, como se esperara en un amplificador operacional ideal, sin embargo se aproxima a cero con realimentacin negativa a frecuencias bajas.

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 18


ING. EN SISTEMAS COMPUTACIONALES

Nota: aunque el 741 se ha utilizado histricamente en audio y otros equipos sensibles, hoy en da es raro debido a las caractersticas de ruido mejoradas de los operacionales ms modernos. Adems de generar un "siseo" perceptible, el 741 y otros operacionales viejos pueden presentar relaciones de rechazo al modo comn muy pobres por lo que generalmente introducirn zumbido a travs de los cables de entrada y otras interferencias de modo comn, como chasquidos por conmutacin, en equipos sensibles. El "741" usualmente se utiliza para referirse a un operacional integrado genrico (como el uA741, LM301, 558, LM342, TBA221 - o un reemplazo ms moderno como el TL071). La descripcin de la etapa de salida del 741 es cualitativamente similar a la de muchos otros diseos (que pueden tener etapas de entrada muy diferentes), excpetuando que: Algunos dispositivos (uA748, LM301, LM308) no tienen compensacin interna (necesitan un condensador externo entre la salida y algn punto intermedio en el amplificador operacional, si se utilizan en aplicaciones de baja ganancia de lazo cerrado). Algunos dispositivos modernos tienen excursin completa de salida entre las tensiones de alimentacin (menos unos pocos milivoltios). Parmetros Ganancia en lazo abierto. Indica la ganancia de tensin en ausencia de realimentacin. Se puede expresar en unidades naturales (V/V, V/mV) o logartmicas (dB). Son valores habituales 100.000 a 1.000.000 V/V. Tensin en modo comn. Es el valor medio de tensin aplicado a ambas entradas del operacional. Tensin de Offset. Es la diferencia de tensin, aplicada a travs de resistencias iguales, entre las entradas de un operacional que hace que su salida tome el valor cero. Corriente de Offset. Es la diferencia de corriente entre las dos entradas del operacional que hace que su salida tome el valor cero.

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 19


ING. EN SISTEMAS COMPUTACIONALES

Margen de entrada diferencial. Es la mayor diferencia de tensin entre las entradas del operacional que mantienen el dispositivo dentro de las especificaciones. Corrientes de polarizacin (Bias) de entrada. Corriente media que circula por las entradas del operacional en ausencia de seal

Slew rate. Es la relacin entre la variacin de la tensin de salida mxima


respecto de la variacin del tiempo. El amplificador ser mejor cuanto mayor sea el Slew Rate. Se mide en V/s, kV/s o similares. El slew rate est limitado por la compensacin en frecuencia de la mayora de los amplificadores operacionales. Existen amplificadores no compensados (con mayor slew rate) usados principalmente en comparadores, y en circuitos osciladores, debido de hecho a su alto riesgo de oscilacin. Relacin de Rechazo en Modo Comn (RRMC, o CMRR en sus siglas en ingls). Relacin entre la ganancia en modo diferencial y la ganancia en modo comn. Limitaciones Saturacin.Un A.O. tpico no puede suministrar ms de la tensin a la que se alimenta, normalmente el nivel de saturacin es del orden del 90% del valor con que se alimenta. Cuando se da este valor se dice que satura, pues ya no est amplificando. La saturacin puede ser aprovechada por ejemplo en circuitos comparadores. Un concepto asociado a ste es el Slew rate Tensin de offset. Es la diferencia de tensin que se obtiene entre los dos pines de entrada cuando la tensin de salida es nula, este voltaje es cero en un amplificador ideal lo cual no se obtiene en un amplificador real. Esta tensin puede ajustarse a cero por medio del uso de las entradas de offset (solo en algunos modelos de operacionales) en caso de querer precisin. El offset puede variar dependiendo de la temperatura (T) del operacional como sigue:

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 20


ING. EN SISTEMAS COMPUTACIONALES

Donde T0 es una temperatura de referencia. Un parmetro importante, a la hora de calcular las contribuciones a la tensin de offset en la entrada de un operacional es el CMRR (Rechazo al modo comn). Ahora tambin puede variar dependiendo de la alimentacin del operacional, a esto se le llama PSRR (power supply rejection ratio, relacin de rechazo a la fuente de alimentacin). La PSRR es la variacin del voltaje de offset respecto a la variacin de los voltajes de alimentacin, expresada en dB. Se calcula como sigue:

Corrientes. Aqu hay dos tipos de corrientes que considerar y que los fabricantes suelen proporcionar:

IOFFSET = | I + I |

Idealmente ambas deberan ser cero. Caracterstica tensin-frecuencia Al A.O. tpico tambin se le conoce como amplificador realimentado en tensin (VFA). En l hay una importante limitacin respecto a la frecuencia: El producto de la ganancia en tensin por el ancho de banda es constante. Como la ganancia en lazo abierto es del orden de 100.000 un amplificador con esta configuracin slo tendra un ancho de banda de unos pocos Hercios. Al realimentar negativamente se baja la ganancia a valores del orden de 10 a cambio de tener un ancho de banda aceptable. Existen modelos de diferentes A.O. para trabajar en frecuencias superiores, en estos amplificadores prima mantener las caractersticas a frecuencias ms altas que el resto, sacrificando a cambio un menor valor de ganancia u otro aspecto tcnico.

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 21


ING. EN SISTEMAS COMPUTACIONALES

Capacidades. El A.O. presenta capacidades (capacitancias) parsitas, las cuales producen una disminucin de la ganancia conforme se aumenta la frecuencia. Deriva trmica. Debido a que una unin semiconductora vara su comportamiento con la temperatura, los A.O. tambin cambian sus caractersticas, en este caso hay que diferenciar el tipo de transistor en el que est basado, as las corrientes anteriores variarn de forma diferente con la temperatura si son bipolares o JFET. 2. Simulados en Multisim

1. A.O Inversor
V1 12 V

U3
+

1.500

V 3

U1
6

DC 10MOhm R2 V3 1.5 V 1k

U2
+

2 4

-11.117

741

DC 10MOhm

R1 10k V2 12 V

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 22


ING. EN SISTEMAS COMPUTACIONALES

2. A.O No Inversor

V4 12 V

U1 U2
6 + V

R1 V1 1.5 V 1k

11.113

DC 10MOhm R4 1k V5 -12 V
4

741

3. A.O Sumador
V1

-12 V

R2 10k 4 U1

XMM1

R1 V2 1.5 V 10k R3 10k V3 1.5 V 2 6 3 7 1 5 741

V4 12 V

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 23


ING. EN SISTEMAS COMPUTACIONALES

4. A.O Restador

R4 10.0k 7 R3 10.0k R1 10.0k V2 3 V R2 10k 4 3

V3 12 V

XMM1

V4

U1

1.5 V

6 2 741

V1 12 V

5. A.O Integrador

XFG1

V4 12 V
A

XSC1
G T B C D

7 3

U1
6

R1 1k

2 4

741 R4 10k C1 V5 -12 V 0.1F

XSC2
G T A B C D

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 24


ING. EN SISTEMAS COMPUTACIONALES

6. A.O Diferenciador

XSC2
G T

V3 12 V

XSC1
G T

7 3 C1 R1 1k R2 10k 4

U1
A B

6 2 741

XFG1

2.2nF

V1 12 V

7. A.O Comparador

V1 1.5 V V2 3V

V6 12 V R1 1k
3 7 1 5

U1
6

U2
+

R2 1k R4 V3 1.5 V 1k R3 1k

2 4

12.000

741

DC 10MOhm

V5 12 V

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 25


ING. EN SISTEMAS COMPUTACIONALES

8. A.O Seguidor

V3 12 V 7 3 6 2 V4 5 V 4 V1 12 V 741 1 5 U1

XMM1

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 26


ING. EN SISTEMAS COMPUTACIONALES

b) Funciones Booleanas 1. Introduccin Si se hace un anlisis comparativo del clculo proposicional y la teora de conjuntos, con sus conectivos lgicos y las operaciones unin, interseccin y complemento respectivamente, se observa un comportamiento idntico. EL lgebra booleana provee operaciones y reglas para trabajar con el conjunto de {0, 1}. 0 F y 1 V. Las 3 operaciones del lgebra booleana son complemento, suma y producto booleano. El complemento es definido por 0 = 1 y 1 = 0. La suma es definido por +, or 1 + 1 = 1, 1 + 0 = 1, 0 + 1=1, 0 + 0 = 0. El producto es definido por , and 1 1 = 1, 1 0 = 0, 0 1 = 1, 0 0 = 0. Precedencia son , , +. Ejemplo: Encuentre el valor de 1 0 + (0 + 1). 2. EXPRESIONES BOOLEANAS Definicin: Una expresin booleana es una sucesin de smbolos que incluye 0,1, algunas variables x, y, z y las operaciones booleanas + , . Para ser ms precisos definamos una expresin booleana en n variables x1, x2..., xn recursivamente como:

Los smbolos 0 y 1 y x1, x2,..., xn son expresiones booleanas en x1, x2,... xn. Si E1 y E2 son expresiones booleanas en x1, x2,... xn tambin lo son E1 + E2; E1 E2 y E1.

Ejemplo: Las siguientes son cuatro expresiones booleanas en las tres variables x, y, z: (x + y)(x + z) xz + xy + z. Es obvio que las expresiones del lado izquierdo involucran las tres variables.

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 27


ING. EN SISTEMAS COMPUTACIONALES

Las expresiones booleanas 0 y 1 pueden verse como expresiones en cualquier nmero de variables. 3. FUNCIONES BOOLEANAS Definicin: La funcin booleanas F(x,y) con valores 1 donde x = 1 e y = 0 y el valor 0 para todas las otras elecciones x e y. Las funciones booleanas pueden ser representadas usando expresiones con variables y operaciones booleanas. x 1 1 0 0 y 1 0 1 0 F(x, y) 0 1 0 0

Cada expresin booleana representa una funcin. El valor de la funcin es obtenido sustituyendo 0 y 1 por los valores de las variables en la expresin. x 1 1 1 1 0 0 0 0 y 1 1 0 0 1 1 0 0 z 1 0 1 0 1 0 1 0 xy 1 1 0 0 0 0 0 0 x 0 1 0 1 0 1 0 1 F(x, y,z) =xy +z 1 1 0 1 0 1 0 1

Las funciones booleanas F y G de n variables son iguales si y solo si F(b1, b2, ..., bn) = G(b1, b2, ..., bn). Dos funciones diferentes que tienen los mismos valores de verdad en su tabla son llamadas equivalentes. El complemento de una funcin booleana F es la funcin F, donde F(x1, x2, ..., xn) = (F(x1, x2, ..., xn).

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 28


ING. EN SISTEMAS COMPUTACIONALES

La suma booleana F + G y el producto FG es definido por (F + G)(x1, x2, ..., xn) = F(x1, x2, ..., xn) + G(x1, x2, ..., xn) y (FG)(x1, x2, ...,xn) = F(x1, x2, ...,xn) G(x1, x2, ...,xn). 4. IDENTIDADES EN LGEBRA BOOLEANAS Equivalencia Lgica X X X X X X X X X (Y Z) (X Y) Z X (Y Z) (X Y) Z (X Y) (Y + X) (X Y) (Y X) X (Y Z) (X Y) (X + Z) X (Y+ Z) (X Y) (X Z) (X Y) X Y (X Y) X Y X 0 X X 1 X X 1 1 X 0 0 X (X Y) X X (X Y) X X X X + X 1 Doble negacin Idempotencia Idempotencia Ley asociativa Ley asociativa Ley conmutativa Ley conmutativa Ley distributiva Ley distributiva Ley de Ley de Ley de Ley de Ley de Ley de Ley de Ley de Ley de Ley de De Morgan De Morgan identidad identidad dominacin dominacin cobertura cobertura contradiccin contradiccin

Principio de la dualidad: Toda proposicin o identidad algebraica sigue siendo vlida, si todas las operaciones (+) y () y los elementos identidad 0 y 1 son intercambiados. Si una proposicin o una expresin algebraica se obtiene de otra por una sola aplicacin del principio de la dualidad, la segunda se llamar la dual de la primera y recprocamente.

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 29


ING. EN SISTEMAS COMPUTACIONALES

Ejemplo Se tiene que a + ab entonces por el principio de la dualidad se puede concluir que a(a + b). Se tiene que x(x+y) entonces por el principio de la dualidad se puede concluir que a = x +(xy). 5. Representacin de Funciones Booleanas Los ms importante del algebra booleana es : Dados los valores de una funcin booleana, podemos encontrar una expresin booleana que representa esta funcin. Las funciones booleanas pueden ser representadas por sumas, productos y complemento booleana de variables (, +, ). 6. Expansin de Suma de Productos Ejemplo : Encontrar una expansin booleana que represente las funciones F(x, y, z) y G(x, y, z), las cuales son : x 1 1 1 1 0 0 0 0 y 1 1 0 0 1 1 0 0 z 1 0 1 0 1 0 1 0 F 0 0 1 0 0 0 0 0 G 0 1 0 0 0 1 0 0

Solucin: el producto booleano de F = xyz y G= xyz + xyz. Definicin: Un literal es una variable booleana o su complemento. Un mintrmino de las variables booleanas x1, x2, ..., xn es un producto booleano y1 y2, ...yn donde yi = xi o yi = xi, un mintrmino es un producto de n literales, con un literal para cada variable. Forma normal disyuntiva: Una expresin booleana est en forma normal disyuntiva con n variables x1, x2,... xn, si la expresin es una suma de
ELECTRONICA DIGITAL UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 30


ING. EN SISTEMAS COMPUTACIONALES

trminos del tipo E1(x1) E2( x2) ... En(xn), donde Ei(xi) = xi o xi para i = 1, 2,..., n, y ningn par de trminos son idnticos. Toda expresin booleana que no contiene constantes es igual a una funcin en forma normal disyuntiva. Ejemplo. Escribir (xy + xz) + x en F.N.D Escribir (x + y)z en F.N.D, luego generar la tabla y encontrar la suma de productos en expansin. Encuentre y simplifique la expresin booleana especificada por la siguiente tabla. x y z x+y z (x+y)z 1 1 1 1 0 0 0 0

1 1 0 0 1 1 0 0

1 0 1 0 1 0 1 0

1 1 1 1 1 1 0 0

0 1 0 1 0 1 0 1

0 1 0 1 0 1 0 0

Exprese cada una de las siguientes funciones en F.N.D con el menor nmero posible de variables. o (u + v + w)(uv + uw) o (x + y)(x + y)( x + z) o xyz + (x + y)(x + z) Encuentre el complemento de las siguientes funciones: xz + xz xy + xy + xy Simplifique las siguientes expresiones usando teoremas del lgebra booleana. o xy + (x + y)z + y o x + y + (x + y + z) o yz + wx + z + wz(xy + wz) o xyz + xyz + xyz + xyz + xyz + xyz.

Completa Funcionalidad

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 31


ING. EN SISTEMAS COMPUTACIONALES

Podemos expresar los tres operadores del algebra booleana en trminos de otros dos x + y = (x y) = {, } operador Nand xy = (x + y) = {, } operador Nor X = xx xy = (x x) (x y) 7. Compuestas Lgicas El lgebra booleana es usada para modelar circuitos electrnicos. Cada entrada y salida son {0, 1}. Cada circuito pueden ser diseado usando las reglas del algebra booleana. Los elementos bsicos del circuito son llamados compuertas. Cada tipo de compuerta implementa una operacin booleana. Las compuertas bsicas son:

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 32


ING. EN SISTEMAS COMPUTACIONALES

8. Combinacin de Compuertas Los circuitos combinatorios pueden ser construidos usando compuertas bsicas (and, or, not).

f(x,y,z) = ?

f(x,y,z) = ?

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 33


ING. EN SISTEMAS COMPUTACIONALES

9. Diseo de Circuito Disear un circuito con propiedades dadas es lo mismo que encontrar la proposicin que tiene una tabla de verdad determinada. Para lograr lo anterior:

Construir la tabla que da el estado deseado del circuito. Se forma la funcin booleana correspondiente a la tabla Si es posible se simplifica Finalmente se dibuja el circuito simplificado correspondiente.

Ejercicio: 1. Una lmpara est situada al final de una escalera y est controlada por un interruptor al final y otro al comienzo. Se requiere intercalar los dos interruptores en un circuito de tal forma, que al operar uno cualquiera de ellos cambie el estado de la lmpara. Solucin. La dificultad de este problema es encontrar un punto de partida. Llamemos x e y a los dos Interruptores que inicialmente supondremos que conducen, as como que la lmpara alumbra. La tabla de verdad y el correspondiente circuito de la lmpara de escalera es el siguiente: Cul es la tabla? x 1 1 0 0 y 1 0 1 0 F(x, y) ? ? ? ?

Cul es la funcin, la simplificacin y el circuito? 2. Un juego muy simple es el siguiente. Juegan dos personas A, B, y cada una tiene una moneda de mil pesos. Lanzan al aire simultneamente la moneda, si las dos monedas coinciden gana A, y si caen caras y sello gana B. Simular este juego mediante un circuito. Solucin. La moneda tiene dos estados, pues toma los valores cara y sello. Las dos monedas pueden representarse, entonces, mediante dos interruptores x e y, que conducen o no conducen.
ELECTRONICA DIGITAL UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 34


ING. EN SISTEMAS COMPUTACIONALES

3. Una mquina indicadora de mayora de votos comprende tres interruptores x, y, z y una lmpara. La lmpara se enciende cuando se obtienen dos o ms votos favorables. Dibuje el circuito de esta mquina. 4. Disear un circuito lgico de 3 entradas cuya salida es 1 si todos son 1 y adems si una de las entradas exactamente es 1. En otro caso la salida es cero. 10. Sumadores

Una particularidad de toda computadora es que los nmeros los suma en pares solamente. Si se requiere la suma de tres nmeros, primero se suman dos y luego se agrega el tercero a la suma anterior. Por lo tanto slo consideremos el problema de sumar dos nmeros. Al combinar dos dgitos en cualquier base, cuando la suma excede o iguala a la base, es necesario acarrear un dgito a la siguiente posicin de la izquierda. O sea que, excepto para el dgito de la extrema derecha, consideraremos siempre un acarreo de un dgito que podr ser 0 o 1 en el sistema binario. Debido a este acarreo ser conveniente efectuar la adicin en dos pasos:

Construir un circuito lgico llamado semi-sumador(HA, de Half adder). Este circuito lgico ser un dispositivo capaz de efectuar la adicin entre dos dgitos binarios. As el semi-sumador tendr dos entradas correspondientes a los dos sumandos, y dos salidas, una dando el dgito de la suma y la otra el dgito por acarrear. La tabla correspondiente es la siguiente: x 1 1 0 0 y 1 0 1 0 s 0 1 1 0 c 1 0 0 0

La funcin s es: s = x y + x y si se expresa en F.N.D. El acarreo c est dado por: a = x y. El siguiente es entonces el circuito lgico del semi-sumador.

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 35


ING. EN SISTEMAS COMPUTACIONALES

Con el semi-sumador como componente, construir un circuito para la suma paralela de dos nmeros binarios. La adicin de dos nmeros binarios de varios dgitos es equiparable a la adicin por posiciones considerando el acarreo de suma eventualmente derivado de la cifra anterior. El diagrama siguiente muestra como pueden sumarse dos nmeros binarios de tres dgitos, por posiciones, mediante combinacin de semi-sumadores (HA), y compuertas OR. El nmero binario puede ser de cuatro cifras en su resultado.

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 36


ING. EN SISTEMAS COMPUTACIONALES

11.

Modos de representacin

Existen distintas formas de representar una funcin lgica, entre las que podemos destacar las siguientes: Algebraica Por tabla de verdad Numrica Grfica El uso de una u otra, como veremos, depender de las necesidades concretas en cada caso. 1. Algebraica Se utiliza cuando se realizan operaciones algebraicas. A continuacin se ofrece un ejemplo con distintas formas en las que se puede expresar algebraicamente una misma funcin de tres variables. a) b) c) d) e) f) g) F F F F F F F = [(A + BC) + ABC] + ABC = ABC + ABC + ABC + ABC = (A + B + C)(A + B + C)(A + B + C)(A + B + C) = BC + AB = (A + B)(B + C) = [(BC)(CB) (AB)] = [(A + B) + (B + C)]

La expresin a) puede proceder de un problema lgico planteado o del paso de unas especificaciones a lenguaje algebraico. Las formas b) y c) reciben el nombre expresiones cannicas: de suma de productos ( sumof-products, SOP, en ingls), la b), y de productos de sumas ( productof-sums, POS, en ingls), la c); su caracterstica principal es la aparicin de cada una de las variables (A, B y C) en cada uno de los sumandos o productos. Las d) y e) son funciones simplificadas, esto es, reducidas a su mnima expresin. Las dos ltimas expresiones tienen la particularidad de que exclusivamente utiliza funciones NO-Y, la f), o funciones NO-O, la g). 2. Por tabla de verdad

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 37


ING. EN SISTEMAS COMPUTACIONALES

Una tabla de verdad contiene todos los valores posibles de una funcin lgica dependiendo del valor de sus variables. El nmero de combinaciones posibles para una funcin de n variables vendr dado por 2n. Una funcin lgica puede representarse algebraicamente de distintas formas como acabamos de ver, pero slo tiene una tabla de verdad. La siguiente tabla corresponde a la funcin lgica del punto anterior.
A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 F 0 0 1 0 1 1 1 0

La forma ms cmoda para ver la equivalencia entre una tabla de verdad y una expresin algebraica es cuando esta ltima se da en su forma cannica. As, la funcin cannica de suma de productos (o forma cannica disyuntiva) F = ABC + ABC + ABC + ABC Nos indica que ser 1 cuando lo sea uno de sus sumandos, lo que significa que tendr por lo tanto cuatro combinaciones que lo sern (010 para ABC, 100 para ABC, 101 para ABC y 110 para ABC) siendo el resto de combinaciones 0. Con la funcin cannica de producto de sumas (o forma cannica conjuntiva) se puede razonar de forma anloga, pero en este caso observando que la funcin ser 0 cuando lo sea uno de sus productos. Tambin es fcil obtener la tabla de verdad a partir de la funcin simplificada, pero no as a la inversa. 3. Numrica La representacin numrica es una forma simplificada de representar las expresiones cannicas. Si consideramos el criterio de sustituir una

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 38


ING. EN SISTEMAS COMPUTACIONALES

variable sin negar por un 1 y una negada por un 0, podremos representar el trmino, ya sea una suma o un producto, por un nmero decimal equivalente al valor binario de la combinacin. Por ejemplo, los siguientes trminos cannicos se representarn del siguiente modo (observe que se toma el orden de A a D como de mayor a menor peso): ABCD = 10112 = 1110 A + B + C + D = 01002 = 410 Para representar una funcin cannica en suma de productos utilizaremos el smbolo n (sigma) y en producto de sumas n (pi), donde n indicar el nmero de variables. As, la representacin numrica correspondiente a la tabla de verdad del punto anterior quedar como: F = 3(2, 4, 5, 6) = 3(0, 1, 3, 7) Matemticamente se demuestra, que para todo trmino i de una funcin, se cumple la siguiente ecuacin: F = [n(i)]' = n(2n-1-i ) A modo de ejemplo se puede utilizar esta igualdad para obtener el producto de sumas a partir de la suma de productos del ejemplo anterior: F = 3(2, 4, 5, 6) = [3(2, 4, 5, 6)]' ' = [3(0, 1, 3, 7)]' = 3(0, 4, 6, 7) 4. Grfica La representacin grfica es la que se utiliza en circuitos y esquemas electrnicos. En la siguiente figura se representan grficamente dos funciones algebraicas, una con smbolos no normalizados, superior, y la otra con normalizados, inferior (vanse los smbolos de las puertas lgicas)

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 39


ING. EN SISTEMAS COMPUTACIONALES

Representacin grfica de dos funciones lgicas

12.

Mtodos de simplificacin

Por simplificacin de una funcin lgica se entiende la obtencin de su mnima expresin. A la hora de implementar fsicamente una funcin lgica se suele simplificar para reducir as la complejidad del circuito. A continuacin se indican los modos ms usuales de simplificar una funcin lgica. 1. Algebraico Para la simplificacin por este mtodo no slo bastar con conocer todas las propiedades y teoremas del lgebra de Boole, adems se debe desarrollar una cierta habilidad lgico-matemtica que se adquiere fundamentalmente con la experiencia. Como ejemplo se simplificar la siguiente funcin: F = AC + ABC + BC + ABC + ABC
ELECTRONICA DIGITAL UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 40


ING. EN SISTEMAS COMPUTACIONALES

Observando cada uno de los sumando podemos ver que hay factores comunes en los sumandos 2 con 5 y 4 con 5 que conllevan simplificacin: F = AC + BC + BC(A + A) + AC(B + B) Note que el trmino 5 se ha tomado dos veces, de acuerdo con la propiedad que diceque A + A = 1. Aplicando las propiedades del lgebra de Boole, queda F = AC + BC + BC + AC Repitiendo nuevamente el proceso, F = A( C + C) + B( C + C) = A + B No siempre las funciones son tan fciles de simplificar como la anterior. El mtodo algebraico, por lo general, no resulta cmodo para los no expertos, a los cuales, una vez simplificada una ecuacin les pueden quedar serias dudas de haber conseguido la mxima simplificacin. 2. Grfico de Karnaugh Este mtodo consiste en formar diagramas de 2n cuadros, siendo n el nmero de variables. Cada cuadro representa una de las diferentes combinaciones posibles y se disponen de tal forma que se puede pasar de un cuadro a otro en las direcciones horizontal o vertical, cambiando nicamente una variable, ya sea en forma negada o directa. Este mtodo se emplea fundamentalmente para simplificar funciones de hasta cuatro variables. Para un nmero superior utilizan otros mtodos como el numrico. A continuacin pueden observarse los diagramas, tambin llamados mapas de Karnaugh, para dos, tres y cuatro variables.

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 41


ING. EN SISTEMAS COMPUTACIONALES

Mapas de Karnaugh para dos, tres y cuatro variables Es una prctica comn numerar cada celda con el nmero decimal correspondiente al trmino cannico que albergue, para facilitar el trabajo a la hora de plasmar una funcin cannica. Para simplificar una funcin lgica por el mtodo de Karnaugh se seguirn los siguientes pasos: 1) Se dibuja el diagrama correspondiente al nmero de variables de la funcin a simplificar. 2) Se coloca un 1 en los cuadros correspondientes a los trminos cannicos que forman parte de la funcin. 3) Se agrupan mediante lazos los unos de casillas adyacentes siguiendo estrictamente las siguientes reglas: a) Dos casillas son adyacentes cuando se diferencian nicamente en el estado de una sola variable. b) Cada lazo debe contener el mayor nmero de unos posible, siempre que dicho nmero sea potencia de dos (1, 2, 4, etc.) c) Los lazos pueden quedar superpuestos y no importa que haya cuadrculas que pertenezcan a dos o ms lazos diferentes. d) Se debe tratar de conseguir el menor nmero de lazos con el mayor nmero de unos posible. 4) La funcin simplificada tendr tantos trminos como lazos posea el diagrama. Cada trmino se obtiene eliminando la o las variables que cambien de estado en el mismo lazo. A modo de ejemplo se realizan dos simplificaciones de una misma funcin a partir de sus dos formas cannicas: F = 3(0,2,3,4,7) = 3(1,2,6) De acuerdo con los pasos vistos anteriormente, el diagrama de cada funcin quedar del siguiente modo:

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 42


ING. EN SISTEMAS COMPUTACIONALES

Simplificacin de una funcin de tres variables La funcin simplificada tendr tres sumandos en un caso y dos productos en el otro. Si nos fijamos en el mapa correspondiente a la suma de productos, observamos que en el lazo 1 cambia la variable A (en la celda 0 es negada y en la 4 directa), en el lazo 2 es la C y en el lazo 3 vuelve a ser A. por lo tanto, la ecuacin simplificada es: F = BC + AB + BC Razonando de modo similar en el mapa de productos de sumas, nos quedar lo siguiente: F = (B + C)(A + B + C) 3. Numrico de Quine-McCluskey El algoritmo Quine-McCluskey permite la simplificacin de funciones lgicas de cualquier nmero de variables y es el que se utiliza para disear aplicaciones informticas en las que se necesite obtener funciones simplificadas. A continuacin se indican los pasos a seguir en este mtodo a partir de un ejemplo. 1) Se expresa la funcin a simplificar en su forma cannica de suma de productos. Sea la siguiente funcin a simplificar:

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 43


ING. EN SISTEMAS COMPUTACIONALES

F = S4 (0,1,2,3,5,9,11,12,13,15) 2) Se forma una tabla con el valor decimal de la combinacin, el estado de las variables y el ndice (nmero de unos que contiene el estado de las variables).
Comb. 0 1 2 3 5 9 11 12 13 15 Estado 0000 0001 0010 0011 0101 1001 1011 1100 1101 1111 ndice 0 1 1 2 2 2 3 2 3 4

3) Se agrupan las combinaciones cuyos estados difieren en una sola variable, sustituyndola por un guin bajo (_). Las combinaciones utilizadas se marcan con un aspa (X). Hay que fijarse en las combinaciones cuya diferencia entre sus respectivos ndices es la unidad.

Agrupacin de las combinaciones

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 44


ING. EN SISTEMAS COMPUTACIONALES

4) Se repite el proceso anterior las veces que sean necesarias y se van eliminando estados idnticos.

Nueva agrupacin de las combinaciones 5) Se forma una tabla con las combinaciones finales y las no agrupadas. Se toman como filas las combinaciones finales y las no agrupadas y como columnas los valores decimales de dichas combinaciones. Cada celda que contenga el valor decimal de una combinacin se marca con un aspa. A continuacin nos fijamos en aquellas columnas con una sola aspa; sus combinaciones sern esenciales. Finalmente se toman aquellas combinaciones de los valores decimales no seleccionados, teniendo precaucin de no tomar aquellas combinaciones cuyos valores decimales hayan sido ya tomados en otras combinaciones. La funcin simplificada final viene dada por las combinaciones esenciales y estas ltimas. Funciones incompleta Hasta ahora todas las funciones estudiadas tienen definido un valor lgico, 0 1, para cada una de las posibles combinaciones. Estas funciones se denominan completas o totalmente definidas. Tambin existen funciones con una o varias combinaciones no definidas, llamadas funciones incompletas. Esta situacin puede deberse por las dos causas siguientes: 1. Hay combinaciones de entrada que no existen, por lo que a la salida se le puede asignar indistintamente el valor 0 o el 1. 2. En ciertas combinaciones de entrada la salida del sistema lgico est inhibida, siendo por lo tanto su valor indiferente.

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 45


ING. EN SISTEMAS COMPUTACIONALES

En la tabla de verdad de una funcin incompleta, los trminos indiferentes se designan mediante una equis (X). En cuanto a la forma cannica se separan los trminos definidos de los que no lo son (indicados mediante el smbolo ). A la hora de simplificar una funcin incompleta, los trminos indiferentes servirn como comodines a la hora de tomar lo lazos, esto es, si nos interesa que sea un 1 porque as el lazo es mayor, lo tomaremos como 1, y en caso contrario como 0. 13. Minitrmino

Para una funcin booleana de n variables x1,...xn, un producto booleano en el que cada una de las n variables aparece una sola vez (negada o sin negar) es llamado minitrmino. Es decir, un minitrmino es una expresin lgica de n variables consistente nicamente en el operador conjuncin lgica (AND) y el operador complemento o negacin (NOT). Por ejemplo, abc, ab'c y abc' son ejemplos de minitrminos para una funcin booleana con las tres variables a, b y c. 14. Maxitermino

Un maxitrmino es una expresin lgica de n simbolos que consiste nicamente en la disyuncin lgica y el operador complemento o negacin. Los cuales estn unidos por los operadores del algebra de boole (+ . ) Por ejemplo, los siguientes trminos cannicos son maxitrminos: a) a + b' + c b) a' + b + c 15. Los Mapas de Karnaugh

Son una herramienta muy utilizada para la simplificacin de circuitos lgicos. Cuando se tiene una funcin lgica con su tabla de verdad y se desea implementar esa funcin de la manera ms econmica posible se utiliza este mtodo. Ejemplo: Se tiene la siguiente tabla de verdad para tres variables.

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 46


ING. EN SISTEMAS COMPUTACIONALES

Se desarrolla la funcin lgica basada en ella. (primera forma cannica). Ver que en la frmula se incluyen solamente las variables (A, B, C) cuando F cuando es igual a "1". Si A en la tabla de verdad es "0" se pone A, si B = "1" se pone B, Si C = "0" se pone C, etc.

F = A B C + A B C + A BC + A B C + A B C + A B C Una vez obtenida la funcin lgica, se implementa el mapa de Karnaugh. La funcin mejor simplificada es aquella que tiene el menor nmero de grupos con el mayor nmero de "1"s en cada grupo

Se ve del grfico que hay dos grupos cada uno de cuatro "1"s, (se permite compartir casillas entre los grupos). La nueva expresin de la funcin boolena simplificada se deduce del mapa de Karnaugh. - Para el primer grupo (rojo): la simplificacin da B (los "1"s de la tercera y cuarta columna) corresponden a B sin negar) - Para el segundo grupo (azul): la simplificacin da A (los "1"s estn en la fila inferior que corresponde a A sin negar)
ELECTRONICA DIGITAL UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 47


ING. EN SISTEMAS COMPUTACIONALES

Entonces el resultado es F = B + A F = A + B Ejemplo: Una tabla de verdad como la de la derecha da la siguiente funcin booleana: F = ABC + AB C + A B C + A B C Se ve claramente que la funcin es un reflejo del contenido de la tabla de verdad cuando F = "1" Con esta ecuacin se crea el mapa de Karnaugh y se escogen los grupos. Se lograron hacer 3 grupos de dos "1"s cada uno. Se puede ver que no es posible hacer grupos de 3, porque 3 no es potencia de 2. Se observa que hay una casilla que es compartida por los tres grupos. La funcin simplificada es: F = AB + A C + B C Grupo en azul: AB, grupo marrn:AC, grupo verde:BC

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 48


ING. EN SISTEMAS COMPUTACIONALES

c) Problemas Propuestos 1. Disee un circuito lgico cuyas salidas sean altas cuando la mayora de las entradas sean bajas. TABLA DE VERDAD
A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 F 1 1 1 0 1 0 0 0

Funcin

U3A 7404N U4B 7404N 5 J1 2 7404N U7C 8 7408J 4 U9A

U5A 6 7408J

U6B 10 7408J

U13A 7432N 13 U15C

13

U11C

9 7432N

17 R1 270 18

U8D 14 7408J LED1 11 U10B 12 7408J 7432N U14B 0

19 7408J 7

16 V1 5V U1C 15 7408J 7408J U2D 0

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 49


ING. EN SISTEMAS COMPUTACIONALES

2. Dado el siguiente circuito determina su funcin, tabla de verdad, implementa su circuito TABLA DE VERDAD
A 1 1 0 0 0 0 1 1 B 1 0 1 0 0 1 0 1 C 1 1 1 0 1 0 0 0 X 1 0 1 1 0 1 1 0

Funcin

V1 5V U2A U3B 7408N 7408N U2D 7408N U1A 7432N

J1

U5A 7404N

U4A 7408N

U1B 7432N

R1 270

LED1 U6B 7404N U4C 7408N U3D 7408N

3. Dada la sig. Funcin


ELECTRONICA DIGITAL UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 50


ING. EN SISTEMAS COMPUTACIONALES

TABLA DE VERDAD

A 1 1 0 0 0 0 1 1

B 1 0 0 1 1 0 0 1

C 1 0 0 1 0 1 1 0

X 0 1 1 0 1 1 0 0

U2A 7408N

U2B 7408N U2C U2D 7408N 7408N U5C

U1B U1A 7432N 7432N U1C 7432N

U5A 7404N J1 7404N U3A

U3B 7408N

U1D 7432N

R1 270

U5B 7404N

7408N

LED1 U3C 7408N U4B 7408N

U3D U4A V1 5V 7408N 7408N

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 51


ING. EN SISTEMAS COMPUTACIONALES

4. Disea el circuito lgico correspondiente a la siguiente, Tabla de verdad. TABLA DE VERDAD


A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 X 1 0 1 1 1 0 0 1

Funcin

U4A 7404N

U1A 7408J U5A 7432N U4B 7404N U4C U2A 7408J U5B 7432N

R1 270

J1

7404N LED1 U3A 7408J

V1 5V

d) Conclusin.
ELECTRONICA DIGITAL UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 52


ING. EN SISTEMAS COMPUTACIONALES

Es importante conocer de qu forma vamos a usar estos tipos de dispositivos saber su composicin, funcionamiento ya que esto nos ser til ms adelante no solo para seguir cursando las materias ya que es fundamental ya que como estudiantes de la ing. De sistemas debemos saber el funcionamiento de todo lo que tenga que ver con una computadora desde como prenderla, saber sus funciones, aplicaciones y su composicin fsica como lgica.
Debemos adems de conocer ciertas formulas y Leyes en las que tengamos que vaciar los Datos de Medicin para obtener resultados confiables y por consiguiente, un ptimo trabajo. Los circuitos integrados vinieron a facilitar el ensamblado de los diferentes circuitos que en esta seccin ensamblamos y la utilidad de los mismos es usadas en diferentes aplicaciones de electrnica. En esta prctica aprendimos las distintas aplicaciones de los circuitos integrados, en especial, el circuito integrador 741. Como conclusin general, podemos decir que la clase fue de mucho provecho y gran aprendizaje en la elaboracin y aplicacin de circuitos. Las distintas aplicaciones que vimos durante el curso.

e) Bibliografa.

ELECTRONICA DIGITAL

UNIDAD 4

INSTITUTO TECNOLOGICO DE LEN 53


ING. EN SISTEMAS COMPUTACIONALES

http://www.forosdeelectronica.com/tutoriales/amplificadoresoperacionales2.htm http://eisc.univalle.edu.co/materias/Matematicas_Discretas_1/notes/unidad2/cap itulo3/introbool.html http://www.unicrom.com/Dig_mapa-karnaugh.asp http://es.wikipedia.org/wiki/Amplificador_operacional Prcticas de Electrnica. A Rodrguez y M Rosillo. Mc. Graw Hill. 1991 Principios de Electrnica. Malvino Bates Sptima Edicin. Mc. Graw Hill. 2007 Electrnica Teora de Circuitos. Robert Boylestad. Sexta Edicin. Adisson Wesley.2004 Prcticas de Electrnica Angulo, Muoz, Pareja. Ed. Mc. Graw Hill Amplificadores Opereacionales y Circuitos Integrados Lineales. Coughlin Discoll. Ed. Prentice Hall. Cuarta Edicin

ELECTRONICA DIGITAL

UNIDAD 4

También podría gustarte