Está en la página 1de 12

TECSUP - PFR

Electrnica

UNIDAD VIII

CIRCUITOS DIGITALES COMBINACIONALES


1.

INTRODUCCIN
Una seal Digital puede tomar un valor entre un nmero finito de valores o
estados
Una seal analgica puede tomar un nmero infinito de valores
El mundo real es un mundo analgico Por qu usar SISTEMAS
DIGITALES?
Porque nos dan:
Capacidad para manejar gran cantidad de informacin
Fcil de transmitir
Muy inmune al ruido
Gran desarrollo de la tecnologa (integran millones de transistores)
Microprocesadores: Gran capacidad de clculo

2.

VOLTAJES DIGITALES
En los Circuitos Anlogos se trabaja con seales de voltaje o corriente que varan
en el tiempo tomando cualquier valor intermedio desde un minino hasta un
mximo.

Estados Lgicos
En los Circuitos Digitales los voltajes tienen solo dos valores Alto (H) y Bajo (L),
en realidad son dos franjas de valores de voltaje que dependen de los elementos
usados en el circuito, se producen cambios de una franja a la otra, llamados
flancos, se producen en tiempos muy cortos que se pueden considerar en
principio intervalos de tiempo cero.
En una seal digital tenemos entonces cuatro elementos principales: nivel alto,
nivel bajo, flanco positivo o de subida y flanco negativo o de bajada.

Fig. 1 Seal digital

97

Electrnica

TECSUP - PFR

En principio el xito de estos circuitos se debe a que variaciones que pueden


llegar a ser hasta de unidades de voltio no generan error mientras permanezcan
dentro de la franja asignada para cada nivel, existen diversas combinaciones de
elementos de circuitos (tecnologas o familias) que producen el mismo resultado
con ventajes y desventajas relativas.
Por ejemplo un transistor trabajando entre corte y saturacin puede ser usado
como un circuito digital.

Fig. 2 Transistor en estado de saturacin - corte

Como aplicacin los circuitos digitales se usan para representar variables


matemticas o elementos del mundo real que cumplan con la caracterstica de
tener dos estados, por ejemplo:
Elemento
Circuito digital
Lgica tradicional
Lgica tradicional
negativa
Interruptor
Lmpara

Estado 1
H

Estado 2
L

Verdadero

Falso

Falso

Verdadero

Cerrado

Abierto

Encendida

Apagada

Verde

Rojo

Abierta

Cerrada

Sistema numrico binario


Paso
en
un
semaforizado
Vlvula

cruce

Y muchos ms...

98

TECSUP - PFR

Electrnica

Por la analoga con la representacin de proposiciones lgicas a los circuitos


digitales se les llama tambin circuitos lgicos.
3.

PUERTAS LGICAS
Una puerta Lgica es un elemento que recibe varias entradas binarias
(variables) y dependiendo del estado de las entradas, su salida tiene un
estado u otro.

4.

FAMILIAS DE CIRCUITOS
Clasificacin de circuitos digital
FAMILIAS O TECNOLOGAS
Una familia o tecnologa de circuitos digitales corresponde al conjunto de
circuitos integrados estn construidos con determinado tipo de elementos
electrnicos, las principales familias y subfamilias con algunas de sus
caractersticas se presentan en la siguiente tabla.
SIGLA

TTL

CMOS
ECL
DTL
HTL

FAMILIA O
SUBFAMILIA

VOLTAJE
DE
FUENTE
TTL Lgica de
5 VDC
transistor
transistor
CMOS MOSFET
ECL Lgica de
emisor acoplado
Lgica de diodo
transistor
Lgica de alto
umbral

5 VDC

NIVEL
ALTO

NIVEL
BAJO

FAN
OUT

REF.

2.5v a
5.5v

0.0v a 0.8v

10

74XX
74LSXX

50

40XX
45XX

0 a 1V

1.3 a 5.0 v

Fan out se refiere a la cantidad mxima de compuertas de la misma familia que


se pueden conectar como carga a la salida de una compuerta sin que se afecte
su funcin.
XX se refiere a un nmero que identifica cada referencia de integrado particular.

99

Electrnica

TECSUP - PFR

ESCALA DE INTEGRACIN
Es una clasificacin por el nmero de transistores que han sido fabricados dentro
de un circuito integrado. Las clases son:
NOMBRE

SIGNIFICADO

NMERO DE
TRANSISTORES

SSI

Pequea escala de integracin

Menos de 50

MSI

Media escala de integracin

50 a 500

LSI

Grande escala de integracin

500 a 50000

VLSI

Muy grande escala de integracin

50000 a 500000

ULSI

Ultra alta escala de integracin

Ms de 500000

FUNCIN
Los circuitos digitales segn su funcin pertenecen a dos grandes clases:
Circuitos Digitales Combinacionales
Circuitos Digitales Secuenciales
5.

COMPUERTAS LGICAS
CIRCUITOS COMBINACIONALES
Los circuitos combinacionales generan un estado en sus salidas que es una
combinacin lgica de las entradas presentes en ese momento, en el momento
que cambie la entrada, la salida cambia al correspondiente estado de salida.
Se describen en esta leccin los circuitos combinacionales ms usados con
referencias a los circuitos integrados correspondientes y ejemplos de aplicacin.
COMPUERTAS LGICAS
Son circuitos que generan voltajes de salida en funcin de la combinacin de
entrada correspondientes a las Funciones Lgicas, en este curso se usa la
analoga llamada lgica positiva en la cual alto (H) corresponde a Verdadero y
bajo (L) corresponde a Falso.

100

TECSUP - PFR

Electrnica

COMPUERTA AND DE 2 ENTRADAS


Smbolo y diagrama de pines del 7408 integrado de 4 compuertas AND de 2
entradas en la tecnologa TTL. En CMOS es el 4081 pero tiene una distribucin
de pines diferente (consultar el manual).

Fig. 3 Compuerta AND, smbolo C.I. 7408

Fig. 4 Funcionamiento y tabla de verdad

La funcin lgica que representa la compuerta es: F=AB y se lee "F igual a A
and B".
COMPUERTA AND DE 3 ENTRADAS
Smbolo y diagrama de pines del 7411 integrado de 4 compuertas AND de 2
entradas en la tecnologa TTL. En CMOS es el 4073 pero tiene una distribucin
de pines diferente (consultar el manual).

101

Electrnica

TECSUP - PFR

Fig. 5 AND de 3 entrada = C.I.

Fig. 10 Funcionamiento y tabla de verdad

La funcin lgica que representa la compuerta es: F=ABC y se lee "F igual a A
and B and C".
En la prctica de los electrnicos se acostumbra usar la analoga L = 0 (se dice
cero lgico) y H = 1 (uno lgico), entonces es comn usar las tablas as:

CBA
000
001
010
011
100
101
110
111

F
0
0
0
0
0
0
0
1
102

TECSUP - PFR

Electrnica

OTRAS FUNCIONES LGICAS


En forma similar presentamos las compuertas lgicas que representan a las
dems Funciones Lgicas.
FUNCIN: OR

Fig. 11 Funcin OR, smbolo. Tabla de verdad:

A
0
0
1
1

0
1
0
1

0
1
1
1

A or B

En TTL: 7432
COMPUERTA INVERSOR

(A negado)
Tabla de verdad

Fig. 14 Funcin NOT. Smbolo tabla de verdad

103

A+B

Electrnica

TECSUP - PFR

En TTL: 7404
COMPUERTA NOR

A
0
0
1
1

0
1
0
1

1
0
0
0

Fig. 15 Funcin NOR. Smbolo tabla de verdad

En TTL: 7402
COMPUERTA NAND
F = A.B

A
0
0
1
1

0
1
0
1

1
1
1
0

Fig. 16 Funcin NAND. Smbolo tabla de verdad

En TTL: 7400

104

TECSUP - PFR

Electrnica

COMPUERTA OR - EX

F= A

A
0
0
1
1

0
1
0
1

0
1
1
0

Fig. 17 Funcin OR- EXC. Smbolo tabla de verdad

En TTL: 7486
6.

ANLISIS DE CIRCUITOS COMBINACIONALES


El anlisis consiste en que dado un circuito conocer el valor de sus salidas para
cada una de las posibles combinaciones de entrada, este resultado se representa
en la Tabla de Verdad del circuito y la funcin Booleana que representa el
circuito.
Ejemplo

Fig. 18 Circuito combinacional

105

Electrnica

TECSUP - PFR

La funcin Booleana se obtiene generando la correspondiente expresin para


cada compuerta y haciendo los reemplazos hasta obtener una sola expresin que
represente todo el circuito.

F = F3

F4

F3 = C.F1
F4 = F2 + A
F1 = A
F2 = B
Reemplazando: F = ( C.F1 )

( F2 + A ) = ( C.A ) +

(B+A)

La tabla de Verdad se forma con la lista de combinaciones segn el nmero de


variables de entrada y una columna por cada salida del circuito, con cada
combinacin de entrada se van hallando los valores de salida de cada compuerta
usando las tablas de verdad de cada funcin bsica hasta calcular el valor de la
salida del circuito y se va colocando el correspondiente valor en la tabla, en la
grfica siguiente se ven los valores para la combinacin de entrada
A=0 B=0 C=0:
F1=(0 negado)=1 F2=(0 negado)=1 F3=(0 nand 1)=1 F4=(1 or 0)=1
F=(1 exor 1)=0

Fig. 19 Circuito combinacional simplificado tabla de verdad

106

TECSUP - PFR

Electrnica

TABLA DE VERDAD PARA LA FUNCIN F

F1

F2

F3

F4

0
0
0
0
1
1
1
1

0
0
1
1
0
0
1
1

0
1
0
1
0
1
0
1

1
0
1
0
1
0
1
0

1
1
0
0
1
1
0
0

1
1
1
1
0
1
0
1

1
1
0
1
1
1
0
1

0
0
1
0
1
0
0
0

107

Electrnica

TECSUP - PFR

ANOTACIONES:
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................
.............................................................................................................................

108