Está en la página 1de 5

Universidad Nacional Autónoma de México

Facultad de Estudios Superiores Cuautitlán

Reporte Practica N° 3
“Compuertas Derivadas”

Laboratorio de Sistemas Digitales


Profesor: Ernesto Aguilar Rodríguez
Alumno:
Grupo:

Fecha de realización: 18
Fecha de Entrega: 2021
Semestre:
Universidad Nacional Autónoma de Facultad de Estudios Superiores Cuautitlán
México

Laboratorio de Sistemas Digitales


Práctica 3 Compuertas lógicas derivadas

Tema

2.2. Compuertas lógicas básicas, sus tablas de verdad y sus expresiones de Boole.

Objetivos

 El alumno comprobará el funcionamiento de las compuertas XOR y XNOR implementado las


funciones de minitérminos de Boole que las representan.
 El alumno comprobará el funcionamiento de los circuitos integrados que contienen compuertas
derivadas OR exclusiva (XOR) y NOR exclusiva (XNOR).
 El alumno comprobará el concepto de código de paridad par empleando compuertas XOR.

Introducción

Utilizando las compuertas básicas NOT, AND y OR se desarrollaron otras 2 compuertas muy importantes
para el diseño de las operaciones aritméticas con sistemas digitales, con estas compuertas es posible
realizar las operaciones de suma y resta de bits, que son las fundamentales para el diseño de los sistemas
aritméticos digitales.

Estas compuertas derivadas son OR exclusiva o XOR y la compuerta NOR exclusiva o XNOR de las cuales se
presentan sus expresiones de Boole en forma de suma de productos o minitérminos en la figura 3.1.

Figura 3.1

Como se puede observar sus expresiones de Boole son combinaciones de las compuertas básicas NOT, AND
y OR y por ello su implementación es un poco más compleja.

Debido a que las compuertas XOR y XNOR se emplean en muchas aplicaciones aritméticas y de
comunicaciones, se han construido en forma de circuito integrado y corresponden a los circuitos 7486 para
la XOR en tecnología TTL y 4077 para la XNOR en tecnología CMOS.

Las compuertas derivadas XOR y XNOR también se utilizan extensamente dentro de la rama de las
comunicaciones ya que se utilizan para generar el bit de paridad par o impar para una palabra de n bits que
se transmitirá por un canal digital y comprobar así, si la transmisión fue correcta.

Actividades Previas a la Práctica

1. Realizar la lectura completa de la práctica.


2. Calcule el bit de paridad par para cada una de las palabras de 5 bits (ABCDE) : 11110 y 11001

Material

 1 CI 74LS04

Laboratorio de Sistemas Digitales 2


 1 CI 74LS08
 1 CI 74LS32
 1 CI 74LS86
 1 CD4077
 1 Resistencia de 470 Ω a ½ W
 1 LED
 Hoja técnica de los circuitos integrados a utilizar en la práctica en formato digital.
 Tableta de conexiones (Protoboard)
 Alambre y/o cable para conexiones

Equipo

 Multímetro
 Fuente de Voltaje de CD

Desarrollo

1. Simule los circuitos de las figuras 3.2 y 3.3.

Figura 3.2

Figura 3.3

2. Obtenga sus tablas de verdad y registre los estados del LED (Encendido/Apagado) en las Tablas 3.1 y 3.2
respectivamente.
3. Según los resultados obtenidos en el punto anterior, indique cuál es la función lógica que realizan los
circuitos de las Figuras 3.2 y 3.3.

A B L A B L
E E
D D
0 0 Encendido 0 0 Apagado
0 1 Apagado 0 1 Encendido
1 0 Apagado 1 0 Encendido
Tabla 3.1 Tabla 3.2
4. Simule los circuitos de las Figuras 3.4 y 3.5. Obtenga sus tablas de verdad y registre los estados del LED
(Encendido/Apagado) en las Tablas 3.3 y 3.4 respectivamente. Indique la función lógica que realiza cada
uno de ellos.
A B L
E
D
0 0 Apagado
0 1 Encendido
1 0 Encendido
Figura 3.4 Tabla 3.3

A B L
E
D
0 0 Encendido
0 1 Apagado
1 0 Apagado
Figura 3.5 Tabla 3.4

5. Simule el circuito de la figura 3.6 y anote el valor del bit de paridad par generado para las dos palabras
de 5 bits establecidas en las actividades previas considerando la asignación de bits en el siguiente orden
(ABCDE). Compruebe que el valor del bit de paridad es el correcto.

Figura 3.6

Cuestionario

1. Explique por medio de un diagrama y su tabla de verdad, la manera en la que una compuerta XOR se
puede utilizar como un inversor controlado.

Puede considerar que A es el pin de control, y B / Q son el bus de datos que se está
controlando.
2. Compruebe la veracidad de los 2 teoremas de DeMorgan simulando ambos lados de las ecuaciones y
comparando las tablas de verdad de cada uno.
´ B= Á∗B́
A+

´
A∗B= Á+ B́

3. Dibuje un circuito que produzca el bit de paridad impar para una palabra de 5 bits.

Conclusiones
En esta practica lo que pudimos comprobar fue el funcionamiento de las compuertas XOR y XNOR y como se
comporta una de estas compuertas como un inversor y logramos ver lo que es un bit de paridad tanto impar
como par.

También podría gustarte