Está en la página 1de 5

AMPLIFICADORES SINTONIZADOS DE PEQUEÑA SEÑAL 

Receptor con Amplificador Sintonizado 


Elizabeth Blanco Padilla, Cód.: 2420181012; Sergio Gómez Sánchez, Cód.: 2420181017; 
Alexander Sanchez, Cod:  
Electrónica de Radio Frecuencia RF, Ingeniería Electrónica, Universidad de Ibagué. 
 
Resumen – Este informe de laboratorio presenta el diseño del primer laboratorio
de Electrónica de RFI. Se evidenciará el circuito, el cual se le hallaran los valores de
las resistencias, capacitores, bobinas a partir de las etapas señaladas. También se
enseñará los logros y los métodos para cumplir el aprendizaje del tema
de amplificadores sintonizados. 
 
INTRODUCCION 
Se desea realizar el laboratorio para el primer corte del tema Amplificadores Sintonizados,
logrando evidenciar los conceptos adquiridos durando el periodo de estudio. Se escogio las
distintas topologias vistas para realizar el correspodiente informe.  
En el diseño que se realizara, se emplearan dos etapas, cada una
con configuracion Emisor comun,  para esto definiremos el valor de los siguientes datos: 
Ganancia total de 20dB, de esta forma tendremos una ganancia de 10dB en cada una de las
etapas, tendremos una ganancia de voltaje de 12, en la etapa Av1=3 y en la etapa 2 Av2=4,
emplearemos una frecuencia de 15MHz, y un ancho de banda del 5%, es decir 750KHz, el
amplificador estara alimentado con un Vcc de 12V y tendremos una carga de 1.2K. 
 
I. OBJETIVOS 
A.  Objetivo General  
Diseñar un amplificador sintonizado de pequeña señal 
  
B. Objetivos específicos  
 Diseñar la rede de acople a partir de la topología escogida.           
 Diseñar la respectiva configuración de amplificador.  
 Verificar el correcto funcionamiento y lograr su adecuado montaje. 
 
 
 
 
 
 
 
Figura 1. Circuito a usar 

 
 
 
CÁLCULOS 
  
Primero se procede a hallar la selectividad total del circuito de la siguiente manera: 
  
f
 Qt= o
B

15 MHz
Qt=
750 KHz

Qt = 20 
  
Empezamos con el diseño de la red adaptadora, para ello se halla el capacitor total que se
vera del circuito paralelo: 

 
Figura 2. Diagrama – Derivador capacitivo 
  
Definimos un L= 1 µH 

1
L=
Wo2 C
1
C=
Wo2 L

1
C=
(2 π∗15 MHz)2∗1 µH

 
C= 112,5pF 

Enseguida procedemos a hallar el factor de eficiencia N para determinar el factor Qp>10


o Qp<10 denominado la combinación paralela de RL o Rc para luego utilizar las tablas de
resumen del libro Estado sólido en ingeniería de radio comunicaciones. 

 
RT
N=
√ R2

Para encontrar RT2 Cuando las dos resistencias están desadaptadas de un factor 2, la
potencia transferida es aún 89% del máximo posible, por lo tanto, por criterio de diseño se
considera RT2 como el doble de la RL.  

2.4 K
N=
√ 1.2 K

N= √2

N=1.41

Una vez encontrada N se procede hallar Qp para encontrar así las formulas aproximadas del
libro.

Qt
Qp ≈ =14.14
N

Como se evidencia Qp es mayor a 10 entonces se calculan los capacitores con estas


expresiones:

𝐶2 = 𝑁 ∗ 𝐶

𝐶1 = 𝐶2 𝑁 – 1
Para calcular C2

𝐶2 = 𝑁 ∗ 𝐶

𝐶2 = 1.41*112.5pF

𝐶2 = 158.62pF

Calculo C1

C2
C=
N −1

158.62 pF
C=
1.41−1

C=386.87 pF

Una vez calculado lo anterior se procede a calcular el factor de calidad de la bobina Qo


para enseguida calcular la resistencia de perdida Rper, para asi poder calcular la RE2.

103 √ f o
Qo =
138 54
+
D l

103 √ 15 MHz
Qo =
138 54
+
4 10.5

Qo =62.21

  Dimensiones de inductor

Calculo de Rper (resistencia de perdida de la bobina):

𝑅𝑝𝑒𝑟 = 𝑊𝑜 ∗ 𝑄𝑜 ∗ 𝐿

𝑅𝑝𝑒𝑟 = 2𝜋 ∗ 15MHz ∗62.21∗ 1𝑢𝐻

𝑅𝑝𝑒𝑟 = 5863.15 Oℎ𝑚

𝑅𝑐 ′ = 𝑅𝑇2||𝑅𝑝𝑒𝑟
RC ´ =1702.9

Procedemos a hallar el valor de RE2

RC ´
AV 2=
ℜ2

RC ´
ℜ2=
AV 2

1702.9
ℜ2=
4

ℜ2=425.7

Por máxima excursión de salida se halla la corriente de colector:

Vcc
Ic=
RAC + RDC

RAC=R c ' + R E 2

RDC=R E 2

12 V
Ic=
2128.6+ 425.7

Ic=4.69 mA

Aplicando la malla entre Base-Emisor, se despeja el voltaje en la base:

Ic
Vb=Rb +0,7 + ℜ Ic
hfe

¿ Rb=0.1 hfe ℜ2=4275 Ω

4.69 mA
Vb=4275 + 0,7+425.7∗4.69mA
100

Vb=2.89 v

También podría gustarte