Está en la página 1de 11

OBJETIVO

El objetivo de la práctica es familiarizarse con las compuertas lógicas


compuestas (ya que anteriormente trabajamos con las compuertas lógicas
fundamentales), NAND, NOR y la OR EXCLUSIVO, de tal forma que
comprobemos el comportamiento de dicha función lógica y por ende su
funcionamiento.
FUNDAMENTO TEORICO

Hay disponible una gran variedad de compuertas estándar, cada una con un
comportamiento perfectamente definido, y es posible combinarlas entre si para
obtener funciones nuevas. Desde el punto de vista practico, podemos
considerar a cada compuerta como una caja negra, en la que se introducen
valores digitales en sus entradas, y el valor del resultado aparece en la salida.

Cada compuerta tiene asociada una tabla de verdad, que expresa en forma de
lista el estado de su salida para cada combinación posible de estados en la(s)
entrada(s). Si bien al pensar en la electrónica digital es muy común que
asumamos que se trata de una tecnología relativamente nueva, vale la pena
recordar que Claude E. Shannon experimento con relés e interruptores
conectados en serie, paralelo u otras configuraciones para crear las primeras
compuertas lógicas funcionales. En la actualidad, una compuerta es un
conjunto de transistores dentro de un circuito
integrado, que puede contener cientos de ellas. De hecho, un microprocesador
no es más que un chip compuesto por millones de compuertas lógicas.
Compuerta NAND (NO Y)

Cualquier compuerta lógica se puede negar, esto es, invertir el estado de su


salida, simplemente agregando una compuerta NOT que realice esa tarea.
Debido a que es una situación muy común, se fabrican compuertas que ya
están negadas internamente. Este es el caso de la compuerta NAND: es
simplemente la negación de la compuerta AND vista anteriormente. Esto
modifica su tabla de verdad, de hecho la invierte (se dice que la niega)
quedando que la salida solo será un 0 cuando todas sus entradas estén en 1.
El pequeño círculo en su salida es el que simboliza la negación. El numero de
entradas debe ser como mínimo de dos, pero no es raro encontrar NAND de 3
o mas entradas.

“Agregando una etapa NOT a una compuerta AND obtenemos una NAND”

Tabla de verdad:

ENTRADA ENTRADA SALIDA


A B Y
0 0 1
0 1 1
1 0 1
1 1 0
“La compuerta NAND es una AND negada”
Compuerta NOR (NO O)

De forma similar a lo explicado con la compuerta NAND, una compuerta NOR


es la negación de una compuerta OR, obtenida agregando una etapa NOT en
su salida.

Como podemos ver en su tabla de verdad, la salida de una compuerta NOR es


1 solamente cuando todas sus entradas son 0. Igual que en casos anteriores,
la negación se expresa en los esquemas mediante un círculo en la salida. El
número de entradas también puede ser mayor a dos.

“Agregando una etapa NOT a una compuerta AND obtenemos una NAND”

Tabla de verdad

ENTRADA ENTRADA SALIDA


A B Y
0 0 0
0 1 0
1 0 0
1 1 1
Compuerta OR (O Exclusivo)

La compuerta OR vista anteriormente realiza la operación lógica


correspondiente al O inclusivo, es decir, una o ambas de las entradas deben
estar en 1 para que la salida sea 1. Un ejemplo de esta compuerta en lenguaje
coloquial seria “Mañana iré de compras o al cine”. Basta con que vaya de
compras o al cine para que la afirmación sea verdadera. En caso de que realice
ambas cosas, la afirmación también es verdadera. Aquí es donde la función
XOR difiere de la OR: en una compuerta XOR la salida será 0 siempre que las
entradas sean distintas entre si. En el ejemplo anterior, si se tratase de la
operación XOR, la salida seria 1 solamente si fuimos de compras o si fuimos al
cine, pero 0 si no fuimos a ninguno de esos lugares, o si fuimos a ambos.

“XOR es la función ideal para sumar dígitos binarios”

Tabla de Verdad

ENTRADA ENTRADA SALIDA


A B Y
0 0 0
0 1 1
1 0 1
1 1 0

“La salida es 1 solo cuando las entradas son diferentes”

Esta característica hace de la compuerta XOR un componente imprescindible


en los circuitos sumadores de números binarios, tal como los utilizados en las
calculadoras electrónicas.
LISTA DE MATERIAL

1. Protoboard.
2. Fuente de poder Vcd (5v).
3. Multimetro.
4. Circuitos integrados:
• NAND (74LS00)
• NOR (74LS02)
• OR EXLCUSIVO (74LS386)
5. Cables.
DESARROLLO DE LA PRÁCTICA

1. Colocar y alambrar apropiadamente los CI sobre el protoboard.

2. Por medio de la fuente de voltaje Vcd manipular las variables de entrada de la


compuerta revisada.

3. Verificar la salida de las compuertas digitales de un Circuito Integrado con la punta


de prueba lógica.
4. Elaborar la tabla de verdad experimental de la compuerta digital en estudio.

COMPUERTA LOGICA OR
COMPUERTA LOGICA NAND COMPUERTA LOGICA NOR EXLCUSIVO
VALORES EN OBTENIDOS VALORES EN OBTENIDOS VALORES EN OBTENIDOS
ENTRAD ENTRAD SALIDA ENTRAD ENTRAD SALIDA ENTRAD ENTRAD SALIDA
A3 A4 5 A3 A4 5 A3 A4 5
0 0 4.9 0 0 4.9 0 0 0.1
0 5 4.8 0 5 0.2 0 5 4.9
5 0 4.9 5 0 0.2 5 0 4.9
5 5 0.1 5 5 0 5 5 0

ENTRAD ENTRAD SALIDA ENTRAD ENTRAD SALIDA ENTRAD ENTRAD SALIDA


A5 A7 8 A5 A7 8 A5 A7 8
0 0 5 0 0 5 0 0 0.2
0 5 4.8 0 5 0.1 0 5 5
5 0 4.8 5 0 0.1 5 0 5
5 5 0 5 5 0 5 5 0.1

ENTRAD ENTRAD SALIDA ENTRAD ENTRAD SALIDA ENTRAD ENTRAD SALIDA


A9 A 10 11 A9 A 10 11 A9 A 10 11
0 0 4.9 0 0 4.9 0 0 0
0 5 5 0 5 0.2 0 5 4.8
5 0 4.9 5 0 0 5 0 5
5 5 0.1 5 5 0.1 5 5 0.1

ENTRAD ENTRAD SALIDA ENTRAD ENTRAD SALIDA ENTRAD ENTRAD SALIDA


A 12 A 13 14 A 12 A 13 14 A 12 A 13 14
0 0 4.8 0 0 4.8 0 0 0.2
0 5 4.8 0 5 0 0 5 4.7
5 0 4.8 5 0 0.1 5 0 4.9
5 5 0 5 5 0 5 5 0
5. Comparar los resultados obtenidos con la tabla de verdad de la compuerta lógica.

COMPUERTA LOGICA NAND


VALORES EN OBTENIDOS VALORES TEORICOS
ENTRADA 3 ENTRADA 4 SALIDA 5 ENTRADA 3 ENTRADA 4 SALIDA 5
0 0 4.9 0 0 1
0 5 4.8 0 1 1
5 0 4.9 1 0 1
5 5 0.1 1 1 0

ENTRADA 5 ENTRADA 7 SALIDA 8 ENTRADA 5 ENTRADA 7 SALIDA 8


0 0 5 0 0 1
0 5 4.8 0 1 1
5 0 4.8 1 0 1
5 5 0 1 1 0

ENTRADA 9 ENTRADA 10 SALIDA 11 ENTRADA 9 ENTRADA 10 SALIDA 11


0 0 4.9 0 0 1
0 5 5 0 1 1
5 0 4.9 1 0 1
5 5 0.1 1 1 0

ENTRADA 12 ENTRADA 13 SALIDA 14 ENTRADA 12 ENTRADA 13 SALIDA 14


0 0 4.8 0 0 1
0 5 4.8 0 1 1
5 0 4.8 1 0 1
5 5 0 1 1 0

COMPUERTA LOGICA NOR


VALORES EN OBTENIDOS VALORES TEORICOS
ENTRADA 3 ENTRADA 4 SALIDA 5 ENTRADA 3 ENTRADA 4 SALIDA 5
0 0 4.9 0 0 1
0 5 0.2 0 1 0
5 0 0.2 1 0 0
5 5 0 1 1 0

ENTRADA 5 ENTRADA 7 SALIDA 8 ENTRADA 5 ENTRADA 7 SALIDA 8


0 0 5 0 0 1
0 5 0.1 0 1 0
5 0 0.1 1 0 0
5 5 0 1 1 0

ENTRADA 9 ENTRADA 10 SALIDA 11 ENTRADA 9 ENTRADA 10 SALIDA 11


0 0 4.9 0 0 1
0 5 0.2 0 1 0
5 0 0 1 0 0
5 5 0.1 1 1 0

ENTRADA 12 ENTRADA 13 SALIDA 14 ENTRADA 12 ENTRADA 13 SALIDA 14


0 0 4.8 0 0 1
0 5 0 0 1 0
5 0 0.1 1 0 0
5 5 0 1 1 0

COMPUERTA LOGICA OR EXLCUSIVO

VALORES EN OBTENIDOS VALORES TEORICOS


ENTRADA 3 ENTRADA 4 SALIDA 5 ENTRADA 3 ENTRADA 4 SALIDA 5
0 0 0.1 0 0 0
0 5 4.9 0 1 1
5 0 4.9 1 0 1
5 5 0 1 1 0

ENTRADA 5 ENTRADA 7 SALIDA 8 ENTRADA 5 ENTRADA 7 SALIDA 8


0 0 0.2 0 0 0
0 5 5 0 1 1
5 0 5 1 0 1
5 5 0.1 1 1 0

ENTRADA 9 ENTRADA 10 SALIDA 11 ENTRADA 9 ENTRADA 10 SALIDA 11


0 0 0 0 0 0
0 5 4.8 0 1 1
5 0 5 1 0 1
5 5 0.1 1 1 0

ENTRADA 12 ENTRADA 13 SALIDA 14 ENTRADA 12 ENTRADA 13 SALIDA 14


0 0 0.2 0 0 0
0 5 4.7 0 1 1
5 0 4.9 1 0 1
5 5 0 1 1 0
CONCLUSION
Por medio de la practica nos ayudo a darnos cuenta que la compuertas
compuestas no son mas que complemento de las compuertas fundamentales,
así mismo llegamos a la conclusión de que por medio de las compuertas
fundamentas se pueden realizar combinaciones para poder armar nuevas
compuertas (claro esto para una aplicación especial).

Gracias a esta práctica podemos definir las siguientes conceptos para dichas
compuertas: