Está en la página 1de 18

ELECTRÓNICA DIGITAL

tutor:
CARLOS AUGUSTO FAJARDO

estudiante:
DUVAN ALBERTO VASQUEZ RESTREPO
Código.1036637957
Grupo: 243004_47

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA - UNAD


ESCUELA DE CIENCIAS BÁSICAS TECNOLOGÍA E INGENIERÍA

Septiembre del 2019


1. Realice las siguientes conversiones de base 10 a la base indicada
(Secciones 3.3 y 3.5 del libro de Muñoz):

a. 1252,45 a Hexadecimal

4E4,73
b. 651,12 a Binario

1010001011, 000111
c. 78,4541 a Hexadecimal

4E,743FE5C
d. 12AB a Binario

0001001010101011
2. Convierta los siguientes números a complemento a 2 con el
número bits indicados (Sección 3.7.2 del libro de Muñoz).

a. −18 con 6 bits.

-101110
b. 65 con 8 bits

01000001
c. −85 con 8 bits

-10101011
d. −32 con 6 bits

-100000

3. Sea la siguiente función Booleana (Secciones 2.3 y 2.4 del libro de


Muñoz):
F ( A , B , C , D )=∑ (0,2,4,6,8,10,14)

# A B C D F
0 0 0 0 0 1
1 0 0 0 1 0
2 0 0 1 0 1
3 0 0 1 1 0
4 0 1 0 0 1
5 0 1 0 1 0
6 0 1 1 0 1
7 0 1 1 1 0
8 1 0 0 0 1
9 1 0 0 1 0
10 1 0 1 0 1
11 1 0 1 1 0
12 1 1 0 0 0
13 1 1 0 1 0
14 1 1 1 0 1
15 1 1 1 1 0

a) Utilizando mapas de Karnaught encuentre la mínima expresión


Suma de Productos.
C´D´ C´D CD CD´
A´B´ 1 0 0 1
A´B 1 0 0 1
AB 0 0 0 1
AB´ 1 0 0 1

F = A'D' + B'D' + CD'

b) Utilizando mapas de Karnaught encuentre la mínima expresión


Producto de Sumas.
C´D´ C´D CD CD´
A´B´ 1 0 0 1
A´B 1 0 0 1
AB 0 0 0 1
AB´ 1 0 0 1

F’ = D + ABC’
F’’ = D’ + A’B’C’’
F = (D') (A' + B' + C)
c) Implemente en VHDL ambas expresiones usando el software EDA
Playground. En el informe debe incluir una impresión de pantalla
de la descripción en VHDL y la simulación.
F = A'D' + B'D' + CD'
F = (D') (A' + B' + C)
d) Construir el esquemático de la función simplificada para la suma
de productos.

A
B
C
D

4. Sea la siguiente función Boolea (Secciones 2.3 y 2.4 del libro de


Muñoz):

F ( A , B , C , D )=∏ (1,3,5,7,8,15,14,10,9)

# A B C D F
0 0 0 0 0 0
1 0 0 0 1 1
2 0 0 1 0 0
3 0 0 1 1 1
4 0 1 0 0 0
5 0 1 0 1 1
6 0 1 1 0 0
7 0 1 1 1 1
8 1 0 0 0 1
9 1 0 0 1 1
1 1 0 1 0 1
0
11 1 0 1 1 0
1 1 1 0 0 0
2
1 1 1 0 1 0
3
1 1 1 1 0 1
4
1 1 1 1 1 1
5

a) Utilizando mapas de Karnaught encuentre la mínima


expresión Suma de Productos.
C´D´ C´D CD CD´
A´B´ 0 1 1 0
A´B 0 1 1 0
AB 0 0 1 1
AB´ 1 1 0 1

F = A'D + BCD + AB'C' + ACD'


b) Utilizando mapas de Karnaught encuentre la mínima expresión
Producto de Sumas.
C´D´ C´D CD CD´
A´B´ 0 1 1 0
A´B 0 1 1 0
AB 0 0 1 1
AB´ 1 1 0 1

F’ = A’D’ + ABC’ + AB’CD


F’’ = A’’D’’ + A’B’C’’ + A’B’’C’D’
F = (A+D) (A’+B’+C) (A’+B+C’+D’)

c) Implemente en VHDL ambas expresiones usando el software


EDA Playground. En el informe debe incluir una impresión de
pantalla de la descripción en VHDL y la simulación.
F = A'D + BCD + AB'C' + ACD'
F = (A+D) (A’+B’+C) (A’+B+C’+D’)
5. El área de mantenimiento está evaluando el funcionamiento de un
motor eléctrico de una máquina de torno, la máquina está en proceso
de actualización, por tanto, el área de ingeniería a programado
repotenciar la máquina cambiando el mando de conexión que se
hacía con contactores, a un sistema digital, de manera que la
máquina siga prestando su servicio, con una baja inversión en el
proceso de mejora.
Para esto se le ha solicitado al ingenier@ diseñar un circuito que
permita reemplazar el sistema de conmutador con las siguientes
especificaciones:

a. Tener tres pulsadores P1, P2, P3.


b. Si se pulsa P1 conecte el motor con los bobinados estrella
c. Si pulsa P2 conecte el motor con los bobinados en
triángulo.
d. Si se pulsa P3 se desconecte el sistema.
e. Si se pulsa dos pulsadores, el motor no se activa, pero se
enciende una alarma de peligro.
f. Estado en 1 es activo, estado 0 es apagado.

a) Encuentre una tabla de verdad que modele el funcionamiento del


circuito. Esta tabla tendrá tres entradas (para cada interruptor) y
tres salidas (bobinas para cada tipo de conexión y una alarma).
TABLA DE VERDAD

P1 P2 P3 BE BT ALA
0 0 0 0 0 0 0
1 0 0 1 0 0 0
2 0 1 0 0 1 0
3 0 1 1 0 0 1
4 1 0 0 1 0 0
5 1 0 1 0 0 1
6 1 1 0 0 0 1
7 1 1 1 0 0 1

b) Simplifique dicha tabla de verdad usando Karnaught e


impleméntela en VHDL.
BOBINADOS DE ESTRELLA
P3 P3

P1’P2 0 0

P1’P2 0 0
P1P2 0 0
P1P2’ 1 0
BE = P1P2'P3'
BOBINADOS DE TRIANGULO
P3 P3

P1’P2 0 0

P1’P2 1 0
P1P2 0 0
P1P2’ 0 0
BT = P1' P2 P3'
ALARMA
P3 P3

P1’P2 0 0

P1’P2 0 1
P1P2 1 1
P1P2’ 0 1
ALA = P2P3 + P1P3 + P1P2

c) Simule su diseño en EDA PLAYGROUND para comprobar el correcto


funcionamiento de su circuito.
6. Sea la siguiente función Booleana, en donde los primeros términos
son los mintérminos (m) y los segundos (d) son condiciones libres
(Sección 2.4.3):

F ( A , B , C , D )=∑ ( 0,4,8,5,7,15 ) + ∑ (12,13,14 )


d
a. Encuentre la mínima expresión SOP, usando mapas de Karnaught.

# A B C D F
0 0 0 0 0 1
1 0 0 0 1 0
2 0 0 1 0 0
3 0 0 1 1 0
4 0 1 0 0 1
5 0 1 0 1 1
6 0 1 1 0 0
7 0 1 1 1 1
8 1 0 0 0 1
9 1 0 0 1 0
1 1 0 1 0 0
0
11 1 0 1 1 0
1 1 1 0 0 0
2
1 1 1 0 1 0
3
1 1 1 1 0 0
4
1 1 1 1 1 1
5

C´D´ C´D CD CD´


A´B´ 1 0 0 0
A´B 1 1 1 0
AB 0 0 1 0
AB´ 1 0 0 0

F = B'C'D' + A'BC' + BCD

# A B C D F
0 0 0 0 0 0
1 0 0 0 1 0
2 0 0 1 0 0
3 0 0 1 1 0
4 0 1 0 0 0
5 0 1 0 1 0
6 0 1 1 0 0
7 0 1 1 1 0
8 1 0 0 0 0
9 1 0 0 1 0
1 1 0 1 0 0
0
11 1 0 1 1 0
1 1 1 0 0 1
2
1 1 1 0 1 1
3
1 1 1 1 0 1
4
1 1 1 1 1 0
5

C´D´ C´D CD CD´


A´B´ 0 0 0 0
A´B 0 0 0 0
AB 1 1 0 1
AB´ 0 0 0 0

F = ABC' + ABD

F= B'C'D' + A'BC' + BCD + ABC' + ABD


b. Implemente en VHDL la expresión usando el software EDA
Playground. En el informe debe incluir una impresión de pantalla
de la descripción en VHDL y la simulación

También podría gustarte