Está en la página 1de 15

Universidad Nacional Autónoma De México

Facultad de Estudios Superiores


Cuautitlán Campo 4

Laboratorio de Sistemas Digitales

Grupo: 1509A Práctica No: 2

Nombre de la práctica: Compuertas lógicas integradas

Profesor: María de Lourdes Maldonado López

Alumno: Acuña Monroy Erick Gerardo.

Fecha de realización: 19/10/20 Fecha de entrega: 25/10/20

Semestre: 2021-1
TEMAS
• Compuertas lógicas básicas, sus tablas de verdad y sus expresiones de Boole.
• Compuertas compuestas, sus tablas de verdad y sus expresiones de Boole.

OBJETIVO

• El alumno comprobará el funcionamiento de los circuitos integrados de las familias lógicas digitales
TTL y CMOS
• El alumno comprobará las tablas de verdad de las compuertas básicas integradas.
• El alumno comparará los valores de voltaje de las compuertas TTL y las compuertas CMOS.

INTRODUCCIÓN

Las Compuertas Lógicas son circuitos electrónicos conformados internamente por


transistores que se encuentran con arreglos especiales con los que otorgan señales de voltaje
como resultado o una salida de forma booleana, están obtenidos por operaciones lógicas
binarias (suma, multiplicación). También niegan, afirman, incluyen o excluyen según sus
propiedades lógicas. Estas compuertas se pueden aplicar en otras áreas de la ciencia
como mecánica, hidráulica o neumática.

Existen diferentes tipos de compuertas y algunas de estas son más complejas, con la
posibilidad de ser simuladas por compuertas más sencillas. Todas estas tienen tablas de
verdad que explican los comportamientos en los resultados que otorga, dependiendo del valor
booleano que tenga en cada una de sus entradas.

Fig. 1 Compuertas Lógicas

Trabajan en dos estado, “1” o “0”, los cuales pueden asignarse a la lógica positiva o lógica
negativa. El estado 1 tiene un valor de 5v como máximo y el estado 0 tiene un valor de 0v
como mínimo y existiendo un umbral entre estos dos estados donde el resultado puede variar
sin saber con exactitud la salida que nos entregara. Las lógicas se explican a continuación:
• La lógica positiva es aquella que con una señal en alto se acciona, representando un
1 binario y con una señal en bajo se desactiva. representado un 0 binario.
• La lógica negativa proporciona los resultados inversamente, una señal en alto se
representa con un 0 binario y una señal en bajo se representa con un 1 binario.

A continuación vamos a analizar las diferentes operaciones lógicas una por una comenzando
por la más simple:

Compuerta AND

Esta compuerta es representada por una multiplicación en el Algebra de Boole. Indica que es
necesario que en todas sus entradas se tenga un estado binario 1 para que la salida otorgue
un 1 binario. En caso contrario de que falte alguna de sus entradas con este estado o no tenga
si quiera una accionada, la salida no podrá cambiar de estado y permanecerá en 0. Esta puede
ser simbolizada por dos o más interruptores en serie de los cuales todos deben estar activos
para que esta permita el flujo de la corriente.

Compuerta OR

En el Algebra de Boole esta es una suma. Esta compuerta permite que con cualquiera de sus
entradas que este en estado binario 1, su salida pasara a un estado 1 también. No es necesario
que todas sus entradas estén accionadas para conseguir un estado 1 a la salida pero tampoco
causa algún inconveniente. Para lograr un estado 0 a la salida, todas sus entradas deben estar
en el mismo valor de 0. Se puede interpretar como dos interruptores en paralelo, que sin
importar cual se accione, será posible el paso de la corriente.
Compuerta NOT

En este caso esta compuerta solo tiene una entrada y una salida y esta actúa como un inversor.
Para esta situación en la entrada se colocara un 1 y en la salida otorgara un 0 y en el caso
contrario esta recibirá un 0 y mostrara un 1. Por lo cual todo lo que llegue a su entrada, será
inverso en su salida.

Compuerta NAND

También denominada como AND negada, esta compuerta trabaja al contrario de una AND
ya que al no tener entradas en 1 o solamente alguna de ellas, esta concede un 1 en su salida,
pero si esta tiene todas sus entradas en 1 la salida se presenta con un 0.

Compuerta NOR

Así como vimos anteriormente, la compuerta OR también tiene su versión inversa. Esta
compuerta cuando tiene sus entradas en estado 0 su salida estará en 1, pero si alguna de sus
entradas pasa a un estado 1 sin importar en qué posición, su salida será un estado 0.
MATERIAL

• 1 CI 74LS00
• 1 CI 74LS02
• 1 CI 74LS04
• 1 CI 74LS08
• 1 CI 74LS32
• 1 CD4001
• 1 CD4011
• 1 CD4069
• 1 CD4071
• CD4081
• 3 Resistencias de 470 Ω a ½ W
• 3 LEDs
• Hoja técnica de los circuitos integrados a utilizar en la práctica en formato digital.
• Tableta de conexiones (Protoboard)
• Alambre y/o cable para conexiones

EQUIPO
• PC con simulador.
PROCEDIMIENTO EXPERIMENTAL
1. Simule el circuito de la figura 2.3 empleando el circuito integrado 74LS04,
considerando que dicho circuito contiene 6 compuertas inversoras, de las cuales solo
se empleará 1. Todos los circuitos integrados TTL de la familia 74XX que vamos a
emplear en esta práctica, requieren una alimentación de 5 V en la terminal 14 y 0 V
en la terminal 7, los números mostrados en la figura representan el número de terminal
del circuito integrado. El simulador asume por default que las compuertas están
alimentadas y no es necesario adicionar las terminales de voltaje y tierra.

2. Obtenga la tabla de verdad de la compuerta proporcionando a la entrada el nivel de


voltaje adecuado, considerando que un 1 lógico es igual a 5 V y un cero lógico es
igual a 0 V y midiendo con el multímetro el voltaje correspondiente en la salida. No
conecte aún las resistencias ni los leds.

A S (Voltaje)
0V 5V
5V 0V

Tabla 2.1

3. Desconecte la entrada A del circuito, dejando dicha terminal al aire (sin conexión) y analice
el funcionamiento de la salida del circuito, explique el comportamiento.
4. Simule el circuito de la figura 2.4.
A S
0V 4.51V – 1
5V 0V - 0
Tabla 2.2

5. Obtenga la tabla de verdad lógica de la compuerta en función del encendido o apagado de


los leds.
6. Obtenga las tablas de verdad para cada uno de los circuitos 2.5, 2.6, 2.7 y 2.8 considerando
que ahora el circuito tiene 2 entradas.
7. Observe que la configuración de terminales de los circuitos 2.5, 2.6 y 2.7 es idéntica, pero
el circuito 2.8 tiene cambios en la numeración de sus terminales
COMPUERTA AND
A B S
0 0 0
0 1 0
1 0 0
1 1 1

Tabla 2.3
COMPUERTA OR

A B S
0 0 0
0 1 1
1 0 1
1 1 1
Tabla 2.4
COMPUERTA NAND

A B S
0 0 1
0 1 1
1 0 1
1 1 0
Tabla 2.5
COMPUERTA NOR

A B S
0 0 1
0 1 0
1 0 0
1 1 0
Tabla 2.6

8. Los circuitos que se emplearán a continuación pertenecen a la familia MOS y en el laboratorio


presencial deben manipularse con cuidado ya que son sensibles a descargas estáticas introducidas
al manipularlos y por lo tanto deberán tomarse por las orillas sin tocar de forma directa las
terminales.
9. Los circuitos CMOS pueden alimentarse en un rango de voltaje de 3 a 15 V y en esta práctica los
utilizaremos con una alimentación de 10V.
10. Probar el circuito y en el multímetro la salida ya debe marcar 10 V.

11. Simule el circuito de la figura 2.14 empleando el circuito integrado CD4069,


considerando que dicho circuito contiene 6 compuertas inversoras, de las cuales
solo se empleará 1.
A S
0V 10V
10V 0V
Tabla 2.7

12. Obtenga la tabla de verdad de la compuerta proporcionando a la entrada el nivel de


voltaje adecuado, considerando que un 1 lógico es igual a 10 V y un cero lógico es
igual a 0 V y midiendo con el multímetro el voltaje correspondiente en la salida.
13. Obtenga las tablas de verdad para cada uno de los circuitos CMOS investigados en
las actividades previas, con excepción del inversor que se implementó en el inciso
10, considerando que ahora se tienen 2 entradas.

A B S
0 0 0
0 1 0
1 0 0
1 1 8.64V
COMPUERTA AND

A B S
0 0 0
0 1 8.64V
1 0 8.64V
1 1 8.64V

COMPUERTA OR
A B S
0 0 8.64V
0 1 8.64V
1 0 8.64V
1 1 0

COMPUERTA NAND

A B S
0 0 8.64V
0 1 0
1 0 0
1 1 0

COMPUERTA OR

CUESTIONARIO
1. Obtenga la hoja de datos de los circuitos 74LS08 y CD4081 en el sitio
www.alldatasheet.com del fabricante On Semiconductor y llene la tabla 2.6. Explique el
significado de cada uno de los parámetros y comente las semejanzas y diferencias entre
CI’s.
74LS08 CD4081
VIH 0V 6V
VIL 0V 4V
VOH 3.4V 10V
VOL .35V 0V
IIH 0A 0A
IIL 0mA 0mA
IOH 0mA -2.25mA
IOL 0mA 2.25mA
TPLH 13ns 40ns
TPHL 11ns 40ns

Parámetros

Las puertas lógicas no son dispositivos ideales, por lo que vamos a tener una serie de
limitaciones impuestas por el propio diseño interno de los dispositivos lógicos. Internamente
la familia TTL emplea transistores bipolares (de aquí su alto consumo), mientras que la
familia CMOS emplea transistores MOS (a lo que debe su bajo consumo).
MARGEN DEL CERO

Es el rango de tensiones de entrada en que se considera un cero lógico:

VIL máx: tensión máxima que se admite como cero lógico.


VIL mín: tensión mínima que se admite como cero lógico.

MARGEN DEL UNO

Es el rango de tensiones de entrada en que se considera un uno lógico:

VIH máx: tensión máxima que se admite como uno lógico.


VIH mín: tensión mínima que se admite como uno lógico.

MARGEN DE TRANSICION

Se corresponde con el rango de tensiones en que la entrada es indeterminada y puede ser


tomada como un uno o un cero. Esta zona no debe ser empleada nunca, ya que la puerta se
comporta de forma incorrecta.

MT = VIH mín - VIL máx

AMPLITUD LOGICA

Debido a que dos puertas de la misma familia no suelen tener las mismas características
debemos emplear los valores extremos que tengamos, utilizando el valor de VIL máx más
bajo y el valor de VIH mín más alto.

AL máx: VH máx - VL mín


AL mín: VH mín - VL máx

RUIDO

El ruido es el elemento más común que puede hacer que nuestro circuito no funcione
habiendo sido diseñado perfectamente. El ruido puede ser inherente al propio circuito (como
consecuencia de proximidad entre pistas o capacidades internas) o también como
consecuencia de ruido exterior (el propio de un ambiente industrial).

Si trabajamos muy cerca de los límites impuestos por VIH y VIL puede que el ruido impida
el correcto funcionamiento del circuito. Por ello debemos trabajar teniendo en cuenta un
margen de ruido:
VMH (margen de ruido a nivel alto) = VOH mín - VIH mín
VML (margen de ruido a nivel bajo) = VIL máx - VOL máx

VOH y VOL son los niveles de tensión del uno y el cero respectivamente para la salida de la
puerta lógica.

Supongamos que trabajamos a un nivel bajo de VOL = 0'4 V con VIL máx = 0'8 V. En estas
condiciones tendremos un margen de ruido para nivel bajo de:

VML = 0'8 - 0'4 = 0'4 V

FAN OUT

Es el máximo número de puertas que podemos excitar sin salirnos de los márgenes
garantizados por el fabricante. Nos asegura que en la entrada de las puertas excitadas:

VOH es mayor que VOH mín


VOL es menor que VOL mín

Para el caso en que el FAN OUT sea diferente a nivel bajo y a nivel alto, escogeremos el
FAN OUT más bajo para nuestros diseños.

Si además nos encontramos con que el fabricante no nos proporciona el FAN OUT podemos
calcularlo como:

FAN OUT = IOL máx / IIL máx

Donde IOL e IIL son las corrientes de salida y entrada mínimas de puerta.

POTENCIA DISIPADA

Es la media de potencia disipada a nivel alto y bajo. Se traduce en la potencia media que la
puerta va a consumir.

TIEMPOS DE PROPAGACION

Definimos como tiempo de propagación el tiempo transcurrido desde que la señal de entrada
pasa por un determinado valor hasta que la salida reacciona a dicho valor.

vamos a tener dos tiempos de propagación:

Tphl = tiempo de paso de nivel alto a bajo.


Tplh = tiempo de paso de nivel bajo a alt.
2. Convierta el circuito de la figura 2.10 a lógica NAND y dibuje la solución.

CONCLUSIONES
Con esta práctica puedo concluir que he comprendido el funcionamiento de las compuertas
lógicas integradas, como son sus entradas y, por lo tanto, como serán tus salidas, por lo cual
considero que se cumplieron los objetivos de la práctica

BIBLIOGRAFÍA
1. https://www.logicbus.com.mx/blog/compuertas-logicas/

También podría gustarte