Está en la página 1de 8

UNIVERSIDAD TÉCNICA DE ORURO

FACULTAD NACIONAL DE INGENIERÍA


INGENIERÍA ELÉCTRICA
E INGENIERÍA ELECTRÓNICA

LABORATORIO DE SIMULACIÓN
INFORME No. 5

ELT 2682 “A”


ELECTRONICA II
MARTES Horas: 14:30

Nombre: Gonzales Chacon Erland Guido


Docente: Ing. Gonzalo Calizaya Gutiérrez
Fecha de entrega: 07 de Julio de 2020
RESPUESTA EN FRECUENCIA PARA AMPLIFICADORES CON BJT
1. OBJETIVO
Simular y analizar la respuesta en frecuencia para circuitos de amplificadores con BJT
2. PROCEDIMIENTO
Los circuitos deben resolverse de dos modos:
a) La respuesta “analítica” debe ser realizada en forma manuscrita.
b) La respuesta simulada por medio de PSPICE y MULTISIM.
PROBLEMA No 1 50% PSPICE y MULTISIM
PSPICE:
40

(328.857,30.424)

30

20

10

-10

-20
10Hz 30Hz 100Hz 300Hz 1.0KHz 3.0KHz 10KHz 30KHz 100KHz 300KHz 1.0MHz
DB(V(SALIDA)/V(ENTRADA))
Frequency
MULTISIM :
¿Qué cambiaría para reducir la frecuencia crítica inferior a 100 Hz?
Para reducir La frecuencia critica a menos de 100Hz se de aumentar el valor de nuestro
capacitor de entrada que está en 0.1 uF si lo aumentamos a al menos 0.3 uF nuestra
frecuencia critica inferior será 94 Hz lo que se concluye que la frecuencia es dependiente del
capacitor de entrada.
PROBLEMA No 2 50% PSPICE y MULTISIM

24

20

16

12

0
10Hz 30Hz 100Hz 300Hz 1.0KHz 3.0KHz 10KHz 30KHz 100KHz 300KHz 1.0MHz
DB(V(SALIDA)/V(ENTRADA))
Frequency
MULTISIM:

También podría gustarte