Está en la página 1de 2

Maestría en Ingeniería Mecatrónica

Computación Básica

Nombre Alumno: No. Control:


Diego Mingura Erives G20061538

No. Tarea: 1.4 Nombre de la tarea:


Comparación de
Arquitecturas de
Computadoras

Fecha:24/09/2020
Arquitecturas Von Neumann Harvard RISC CISC
Aspectos
Velocidad Es mas lenta que Con memoria de Trabaja más Reduce la
la Harvard por su programa y una rápido al utilizar dificultad de
flexibilidad de memoria de datos la menos ciclos de crear
distintos hace muy estable. reloj compiladores,
programas permite reducir el
costo total del
sistema
Usos de la Las instrucciones Una sola cache para Reduce los Permite
memoria y datos se daos e accesos a operaciones
almacenan en instrucciones, memoria con la complejas,
chaces merma el segmentación y mejora la
separadas, para desempeño. paralelismo compactación del
mejor código
rendimiento
Es utilizada en Adecuada para En Utilizada para Aplicada en
las PC, por ser supercomputadoras, entornos de red ordenadores
flexible adaptable en los domésticos
y modificable. microcontroladores
y sistemas
embebidos.
Costos Ahorra líneas de Consume muchas Cada instrucción Facilita la
E/S, idóneo para líneas de E/S, en puede ser depuración del
las PC de socket. sistemas con su ejecutada en un código
propio encapsulado solo ciclo de reloj
se usa solo en del CPU
supercomputadoras
.

También podría gustarte