Está en la página 1de 5

Restador dos bits y mapas de Karnaugh

JOSEPH Kervenson

Octubre 2020.

Escuela Tecnológica Instituto Técnico Central.


Ingeniería Electromecánica.
Introducción a la automatización
Introducción. I
Ese trabajo trata sobre la simulación de un circuito de restador de dos bits. Esa dicha
simulación se hará mediante el programa Proteus. También encontraremos el análisis
teórico del circuito, teniendo en cuenta sus tablas de verdad y sus ecuaciones, en
particular las del mapa de Karnaugh. Unos de los equipos que harán posible ese trabajo
son: el flip flop, que dependerá de un sistema de pulsadores para la guarda de datos.
Objetivo
El objetivo de ese trabajo es de Realizar el análisis teórico de una tarea dada en clase y
hacer una simulación para comprobar el funcionamiento.
En la siguiente tabla de verdad, podemos deducir que hay cuatro entradas A B C D
A B C D J K V DECIMAL

0 0 0 0 0 0 0 0

0 0 0 1 1 0 1 -1

0 0 1 0 1 1 0 -2

0 0 1 1 1 1 1 -3

0 1 0 0 0 0 1 1

0 1 0 1 0 0 0 0

0 1 1 0 1 0 1 -1

0 1 1 1 1 1 0 -2

1 0 0 0 0 1 0 2

1 0 0 1 0 0 1 1

1 0 1 0 0 0 0 0

1 0 1 1 1 0 1 -1

1 1 0 0 0 1 1 3

1 1 0 1 0 1 0 2

1 1 1 0 0 0 1 1

1 1 1 1 0 0 0 0
ECUACION con mapa de Karnaugh
J
CD
AB 00 01 11 10
00 0 1 1 1
01 0 0 1 1
11 0 0 0 0
10 0 0 1 0
J=B’CD +CA’+DA’B’
J= B’(A’D+CD) +CA’
J=B’(D(A’+C) +CA’

En la última ecuación encontramos una más sencilla en la cual cuando tenemos dos letras
pegadas eso significa que estamos en una multiplicación que se presenta mediante la
compuerta OR para esta función también el paréntesis como el álgebra tradicional y la
suma con la compuerta AND que se verá reflejada en el circuito simulado.
K
CD
AB 00 01 11 10
00 0 0 1 1
01 0 0 1 0
11 1 1 0 0
10 1 0 0 0
K= CA’B’ + CDA’ + C’AB+C’D’A
K=A’(B’C+CD) +A(C’B+C’D’)
K=A’(C(B’+D))+A(C’(B+D’))

V
CD
AB 00 01 11 10
00 0 1 1 0
01 1 0 0 1
11 1 0 0 1
10 0 1 1 0
V=B’D+D’B
V= B XOR D
Diseño del circuito mediante la simulación en Proteus

Ahí tenemos una vista completa del circuito. Si miramos bien podemos ver los cuatro flip
flops,
En el caso que tenemos la siguiente combinación:

A B C D J K V DECIMAL

0 0 1 1 1 1 1 -3
Una vez que
tengamos las entradas A y B en 0, C y D en 1 , podemos remarcar que el circuito todos
los LED están encendidos como lo dice en la tabla de verdad.
CONCLUSIONES.

Podemos decir que en el sistema de mapas de Karnaugh es mucho más eficiente a la


hora de reducir ecuaciones. Como el no poder agrupar estados lógicos en números
impares sin embargo es una herramienta poderosa y acorta los tiempos de trabajo.

También podría gustarte