Está en la página 1de 5

VHDL – ESTRUCTURAL

Instancias que serán incluidas en la package “componentes.vhd”

Código Cnot: Código Cor2:

Código Cand2: Código Cand3:

Código Cor3: Código Cand4:

Ing. Javier Barriga Hoyle 1


1) Dada la siguiente función lógica, simplifique usando minterms (SOP), dibuje el circuito lógico y
luego describa el código en VHDL en modo estructural.

𝐹 = 𝛴3 (0,1,3,4,5,6)
SOLUCIÓN

Del mapa de Karnaugh se obtiene: 𝐹 = 𝐵̅ + 𝐴̅. 𝐶 + 𝐴. 𝐶̅

X0
A X2
C
X4
X3 F
X1
X5
B

Código VHDL:

Ing. Javier Barriga Hoyle 2


Simulación:

RTL:

Ing. Javier Barriga Hoyle 3


2) Dada la siguiente función lógica, simplifique usando maxterms (POS), dibuje el circuito lógico y
luego describa el código en VHDL en modo estructural.

𝐹 = 𝜋4 (0,1,2,5,7,8,9,10,13)
SOLUCIÓN

Del mapa de Karnaugh se obtiene: ̅ ). (𝐴 + 𝐵̅ + 𝐷


𝐹 = (𝐵 + 𝐷). (𝐶 + 𝐷 ̅)

B X2

X0
D X3 F
C
X1
X4
A
CÓDIGO:

Ing. Javier Barriga Hoyle 4


SIMULACIÓN:

RTL:

Ing. Javier Barriga Hoyle 5

También podría gustarte