Está en la página 1de 2

Facultad de Ingeniería Práctico 02 Página 1 de 2

Ing. Electromecánica Funciones Lógicas 2019


Electrónica Digital

Apellido y Nombre: LU: Grupo:

Entregado Rev. 1 (Ap/Desap) Entregado Rev. 2 (Ap/Desp)


Fecha
Firma

TP Nº02: Funciones Lógicas


Objetivos: Utilización de compuestas lógicas y de la expresión canónica de mintérminos,
maxtérminos. Uso de tabla de la verdad y implementación de circuitos sumadores.

Problema 2.1:
Implementar las siguientes funciones Booleanas:
Ejemplo:
A B C D
3

9
2

10

U1:A
1
3
2
U2
4081

U1:B OR
5
4
6

4081

a)
b)
Problema 2.2:
Determinar las expresiones Booleanas de los siguientes diagramas lógicos y reducir a la mínima
cantidad de compuertas posibles.
a)
U4:A U5:A U4:B
1 1 5
A 3 3 4
2 2 6
0
4001 4011 4001
U6:A
1 1
3 F
B 2

C U3:E U7:A 4030


1
11 12 3
D 2
4009
4071

b)
U6:B U6:C
5 8
A 4 10
6 9
B U1:D
4030 4030 12
11 F
C 13
U4:C U1:C
8 8 4081
A 10 10
9 9
C
4001 4081

Ing. Hector R. Rizo


Facultad de Ingeniería Práctico 02 Página 2 de 2
Ing. Electromecánica Funciones Lógicas 2019
Electrónica Digital

Problema 2.3: Dada las siguientes tablas de la verdad, expresarlas como sumatoria de los mintérminos
y como productoria de los maxtérminos, reducirlas a su mínima expresión e implementarlas.

a) b) c)
A B F A B C F A B C D F
0 0 0 0 0 0 1 0 0 0 0 0
0 1 1 0 0 1 1 0 0 0 1 1
1 0 0 0 1 0 0 0 0 1 0 0
1 1 0 0 1 1 0 0 0 1 1 0
1 0 0 1 0 1 0 0 0
1 0 1 0 0 1 0 1 1
1 1 0 0 0 1 1 0 0
1 1 1 0 0 1 1 1 0
1 0 0 0 0
1 0 0 1 1
1 0 1 0 1
1 0 1 1 0
1 1 0 0 0
1 1 0 1 0
1 1 1 0 0
1 1 1 1 0
Problema 2.4: El diagrama en bloques de la siguiente figura representa un sumador total. Expresar las
salidas (suma y Carry) como suma de mintérminos y como productos de maxtérminos. Implementar
con compuertas NAND.

Ing. Hector R. Rizo

También podría gustarte