Documentos de Académico
Documentos de Profesional
Documentos de Cultura
FACULTAD DE INGENIERÍA
.
CORPORACIÓN UNIVERSIDAD DE LA COSTA, C.U.C.
COMPUERTA “O EXCLUSIVA”
Jiménez Osorio Miguel Ángel
Mjimenez7@cuc.edu.co
Paternina Meza Juan
Jpaterni8@cuc.edu.co
Palma Mendoza José
Jpalma8@cuc.edu.co
Romero Corona Luis Horacio
Lromero53@cuc.edu.co
RESUMEN: La experiencia consiste en la realización de los circuitos que permitan demostrar la función de la
“O” exclusiva o una OR exclusiva que equivale a una XOR, tomando los valores que resultan al medir con el
multímetro el voltaje de salida de cada circuito con sus respectivas compuertas.
PALABRAS CLAVE: OR exclusiva, Compuerta XOR.
1 INTRODUCCIÓN
La compuerta XOR, representa la OR exclusiva en la cual realiza la operación o función booleana de
A'B+AB', y su representación es ⨁ y se puede realizar por medio de compuertas NAND o con
compuertas OR, y el integrado que contiene la compuerta XOR, es el integrado 74LS86, e igual el pin 7 y
el pin 14 a tierra y a VCC respectivamente. La compuerta negada de la XOR es la XNOR y su tabla de
verdad es distinta, cuando la XNOR, sus entradas son iguales debe dar 0 y si son diferentes debe dar 1,
en cambio en la XOR si sus entradas son diferentes, debe dar 0 y si las entradas son iguales debe dar 1.
Figura 1
Tabla 1
A B —X X
0 0 4.4 0.1
6 5
0 +5v 0.1 4.4
3 4
+5v 0 0.1
4 4.46
+5v +5v 4..48 0.16
Figura 2
Tabla 2
A B X
0 0 0.18
0 +5 4.46
+5 0 4.46
+5 +5 0.19
Figura 3
Tabla 3
A B X
0 0 0.18
0 +5 3.4
+5 0 3.45
+5 +5 0.19
Figura 4
Tabla4
A B X
0 0 0.16
0 +5 4.44
+5 0 4.50
+5 +5 0.09
Figura 5
Tabla 5
X Y S C
0 0
0.18 0.23
0 +5
4.45 0.16
+5 0
4.47 0.22
+5 +5 0.33 4.41
Figura 6
Tabla 6
X Y D Bo
0 0
0.19 0.036
0 +5
4.48 4.99
+5 0 4.33 0.058
+5 +5 0.22 0.021
Figura 7
Tabla 7
A3 A2 A1 A0 B3 B2 B1 B0 x
0 0 0 0 0.45
0 0 0 0
0 +5 +5 0 0.076
+5 +5 0 0
+5 +5 +5 0 0.046
+5 0 0 +5
0 0 0 +5 +5 +5 +5 +5 0.140
+5 0 +5 0 0 0 +5 +5 0.065
Figura 8
Tabla 8
B4 B3 B2 B1 B0 X
0 0 0 0 0
0.27
0 +5 0 +5 0
0.21
+5 0 +5 0 +5 4.41
0 +5 +5 +5 0 0.20
+5 +5 0 +5 +5 0.22
+5 0 +5 +5 +5 0.22
0 +5 0 0 0 0.021
0 0 0 0 +5 0.17
De la compuerta g1 sale un valor alto que luego es negado por la compuerta 7404 y llega la
compuerta g3 en la compuerta g2 sucede lo mismo que con la compuerta g1
4.2
A B X A B X
0 0 0 0 0 0
0 5 5 0 5 5
5 0 5 5 0 5
5 5 0 5 5 0
4.3
X Y S C X Y S C
0 0 0 0 0 0 0,18 0,2
0 5 5 0 0 5 4,45 0,16
5 0 5 0 5 0 4,47 0,22
5 5 0 5 5 5 0,33 4,41
4.4
X Y D B X Y D B
0 0 0 0 0 0 0,19 0,035
0 5 5 5 0 5 4,47 5
5 0 5 0 5 0 4,33 0,058
5 5 0 0 5 5 0,2 0,021
4.5
Son circuitos que comparan la magnitud digito por digito de dos cantidades números o palabra
binaria dando una salida cunado son iguales.
4.6
4.7
En los generadores de paridad la paridad puede ser par o impar el bit de paridad se utiliza
para detectar posibles errores en la transmisión del dato transmitido mediante
un comprobador de paridad que recepciona la información con el fin de validarla.
3 CONCLUSIONES
La compuerta XOR que se realizan en los circuitos arroja datos variables dependiendo la tabla de
verdad que representa a esta compuerta, arrojando los valores esperados y demostrando la
función booleana A'B+AB'.
4 BIBLIOGRAFÍA
MORRIS E. LEVINE. Teoría Digital y Experimentos Usando Circuitos Digitales. Edit. Prentice- Hall,
inc.