Sección 12 - 11
1. Describa las condiciones de entrada necesarias para leer una palabra desde
una ubicación de dirección de RAM específica
Para leer el contenido del registro, la entrada LEER/ESCRIBIR (R/W’) debe ser un 1.
La entrada de selección del chip (C’S) debe activarse (un 0 en este caso).
Sección 12 – 12
1. ¿Qué diferencia hay entre la celda de una RAM estática y la celda de una
RAM dinámica?
Las celdas de la RAM estática son flip-flops que permanecerán en un estado dado
(almacena un bit) de manera indefinida mientras no se interrumpía la energía del
circuito.
Las celdas de la RAM dinámica que almacena datos en forma de cargas en los
capacitores, los datos almacenados desaparecerán en forma gradual debido a la descarga
del capacitor
Falso
W’E esta en nivel bajo hará que se escriban datos en la RAM, siempre que este
seleccionado el dispositivo, las terminales de E/S actúan como entradas de datos, sin
importar el estado de O’E
Sección 12 – 13
Bajo costo
Tamaño reducido
Alta capacidad
Sección 12 – 14
2^16 = 65536
Un arreglo de 256 x 256, 16 entradas de dirección (Ao – A7) selecciona columnas y (A8
– A15) selecciona
1M = 1024K = 2^10
10 entradas de dirección
CAS’ se utiliza para decodificar la dirección de columna y seleccionar una columna del
arreglo, fija la dirección de columna en el registro de dirección de columna de la DRAM
Sección 12 – 15
1. Verdadero o falso:
a. Durante un ciclo de lectura, la señal RAS’ se activa antes de la señal CAS’.
Verdadero
Falso
Falso
d. Las entradas de dirección para una DRAM cambiaran dos veces durante
una operación de lectura o de escritura.
Verdadero
2. ¿Qué señal de la figura 12.28 (b) asegura que aparezca la parte correcta de
la dirección completa en las entradas de la DRAM?
El MUX
Sección 12 – 16
1. Verdadero o falso:
a. En la mayoría de las DRAMs, es necesario leer solo de una celda en cada
dila para poder regenerar todas las celdas en esa fila.
Verdadero
Falso
Proporciona las direcciones de fila a las entradas de dirección de la DRAM durante los
ciclos de regeneración
4. Verdadero o falso:
a. En el método de regeneración solo de RAS’, la señal CAS’ se mantienen en
BAJO
Falso
Verdadero
Sección 12 – 17
Sección 12 – 18
Falso
Verdadero
Sección 12 – 19
Al momento del corte de energía CPU ejecute un programa corto el cual transfiere los
datos de la RAM a una RAM CMOS con batería o a un flash no volátil, Para esto se
requiere de una RAM de alta velocidad
Es pasar datos a alta velocidad entre sistemas, un FIFO funciona como búfer de
transferencia de datos
12.23
b. Dibuje el símbolo lógico para un mCM6249, una RAM estatica tipo CMOS
organizada como memoria de 1M x 4 con E/S común, señal de habilitación
de chip activa en BAJO y señal de habilitación de salida activada en BAJO
12.24
tRC=100 tAS=20
tACC=100 tAH= no se proporciona
tCO=70 tW=40
tOD=30 tDS=10
tWC=100 tDH=20
tACC = 100ns
b. ¿Cuánto tiempo permanecerán validos los datos después de que C’S’
regrese al nivel ALTO?
tOD = 30ns
tAS = 20ns
12.25