Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Especificaciones:
El rango de entrada de un ADC es el intervalo de voltajes sobre
los que un ADC puede realizar una conversión. En esto se
encuentra un ejemplo, un rango común para ADC es de 0-5 V, lo
que significa que un ADC puede convertir una entrada que este
dentro de este intervalo de voltajes.
Resolución:
La resolución se refiere a la cantidad de bits binarios que
produce. Por ejemplo en un ADC de 12 bits representa un valor
Errores lineales:
Los errores lineales son los errores más grandes y comunes de
un ADC y se corrigen mediante la calibración o por sumas y
multiplicaciones por constantes de corrección. Estos pueden
cambiar el rango sobre el cual el ADC opera correctamente.
Errores no lineales:
Estos son más difíciles de compensar tanto en el sistema
analógico como en la señal digital. La mejor manera de
mitigarlo es eligiendo un ADC bien diseñado y especificado.
Estos pueden ser de dos maneras (DNL) que son los no linealidad
diferencial y (INL) son los no linealidad integral. El primero
mide cualquier irregularidad del código con cambios pequeños
detectables y los segundos miden la desviación de una línea de
transferencia. Por otro lado están los errores de apertura,
los cuales están relacionados con la sincronización de las
conversiones.
Ruido:
Limita la resolución del ADC debido a la onda interferente que
se encuentra presente en la señal de entrada. La fuente más
común de ruido es el ruido térmico, el cual se produce por la
naturaleza aleatoria de los componentes eléctricos. Con mayores
temperaturas y resistencias en estos mismos el ruido térmico
aumentara. Otras fuentes son las acopladas
electromagnéticamente a los circuitos como los circuitos
lógicos y relojes. Este se especifica generalmente en voltios
pico a pico o rms, o LSB rms o pico a pico.
Rango dinámico:
Este es la relación entre la señal más grande y la más pequeña
que puede representar el ADC. El rango dinámico es encontrado
tomando un valor de señal a escala completa y comparándolo con
el nivel de ruido más pequeño detectable del ADC. Este es
Tipos de ADCs:
Todos los ADC` realizan la misma función fundamental de tomar
una señal analógica y convertirla en digital. Sin embargo sus
características cruciales son la velocidad a la que estas
conversiones se realizan y la resolución de estas mismas. El
corazón de cualquier ADC es el comparador.
FLASH:
Los Flash ADC son los ADC más rápidos disponibles, obteniendo
velocidades en múltiples giga muestras por segundo. Sin
embargo, fieles a la relación entre velocidad y resolución
discutida, los convertidores flash generalmente tienen
resoluciones de 10 bits y más abajo. Un convertidor flash con
n bits de resolución se compone de 2n-1 comparadores de alta
velocidad operando en paralelo.
Una cuerda de 2n-1 resistencias entre dos referencias de
voltaje suministra un conjunto de voltajes uniformemente
espaciados que abarcan el rango de entrada, uno para cada
comparador. El voltaje de entrada es luego se compara con cada
nivel simultáneamente. Los comparadores emiten entonces un 1
para todos los voltajes por debajo del voltaje de entrada y un
0 para todos los voltajes por encima del voltaje de entrada.
Estos valores digitales resultantes luego se alimentan en una
lógica convertir para generar una n-bit valor.
Debido a la simplicidad del diseño, los convertidores flash
son rápidos, pero como la resolución del convertidor aumenta
el número de comparadores y resistencias necesarios aumenta
exponencialmente.
Successive-Approximation Register:
Son los ADC más comunes y tienen resoluciones de 8-16 bits y
velocidades de hasta 10 MS/s. Estos son de bajo costo y
generalmente tienen una buena linealidad integral. La
arquitectura de SAR ADC contiene un DAC de alta velocidad en
MULTISTAGE:
Para lograr tasas más altas que el SAR, los ADC de múltiples
etapas utilizan el enfoque iterativo del SAR pero reduzca el
número de comparaciones necesarias para completar la
conversión. Además del comparador, el ADC multi-etapa utiliza
convertidores flash de baja resolución.
Un convertidor de etapas múltiples es una combinación de
convertidores de memoria flash y SAR para proporcionar muestreo
más rápido que los SAR y con una resolución más alta que la
que podrían proporcionar los convertidores flash.
Integrados:
Los ADC integrados son lo opuesto al convertidor flash. Están
diseñados para ofrecer resultados de muy alta resolución.
Operan a velocidades más lentas sin embargo. Son construidos a
diseño simple, los ADC integrantes constan de un amplificador
integrador, un comparador, un contador digital y un condensador
extremadamente estable. El más común en estos tipos es el doble
pendiente. El ADC obtiene le voltaje midiendo el tiempo y
usando lógica digital para calcular el voltaje de entrada. El
método tiene la ventaja de rechazar el ruido periódico al que
son susceptibles otros ADC.
SIGMA-DELTA:
El ADC sigma-delta (SD) es uno de los tipos más populares de
ADC debido a su ajuste en la velocidad vs curva de resolución.
Los ADC SD pueden proporcionar una resolución de 16 a 24 bits
a frecuencias de muestreo de hasta cientos de miles de muestras
Rango:
El rango de un DAC es idéntico a la definición del rango de un
ADC. Esto se refiere al rango de voltaje de valores que el DAC
puede generar.
Resolución:
La resolución de un DAC se especifica idéntica a la del ADC;
sin embargo, la perspectiva se invierte. En un ADC, la
resolución define cuántos bits digitales representarían un
valor analógico, lo que nos da un nivel de granularidad que
podríamos adquirir.
Arquitectura:
A diferencia de los ADC, los DAC no implementan una amplia gama
de enfoques para convertir un código de entrada digital en un
valor analógico. En cambio, casi todos los DAC utilizan alguna
combinación de red de conmutación, red resistiva y amplificador
sumador. Esto no quiere decir que todos los DAC tengan el mismo
diseño, pero todos se basan en el principio de conmutación.
Error de compensación:
El error de compensación se refiere a la característica de
transferencia del DAC que no genera un valor analógico de 0
cuando se aplica el valor digital de 0. El rango de cero a
completo se compensaría con el valor especificado porque el
desplazamiento se trasladaría a toda la función de
transferencia. El error de compensación se puede considerar
como una traslación en la línea de transferencia hacia arriba
o hacia abajo del ideal.
Red de conmutación:
La red de conmutación de un DAC puede considerarse el corazón
de la conversión. Dado que los bits digitales son ya sea
encendido o apagado, estos bits se pueden utilizar para
controlar conmutadores de sondeo único.
Estos interruptores se utilizan para dirigir algún tipo de
circuito analógico para desarrollar un valor analógico. Por
ejemplo, un DAC de 3 bits comprendería tres interruptores, uno
para cada bit de datos de entrada.
Dependiendo del diseño de los circuitos analógicos en el DAC,
los interruptores pueden conectarse referencias de corriente o
voltaje a una red resistiva.
Redes resistivas:
Las redes resistivas en un DAC proporcionan los niveles
variables de voltaje de salida analógica, que formará la salida
del DAC. En la figura, los bits 0–3 y 4–7 están separados por
una sola resistencia. Estos dos grupos independientes son cada
uno una resistencia cuádruple con valores de resistencia de
1𝑅 − 2𝑅 − 4𝑅 − 8𝑅 dónde R es igual a 10 kWs.
Por tanto, si el bit 0 está en una corriente proporcional a
1/1𝑅 se genera, mientras que si el interruptor 2 está en una
corriente proporcional a 1/4R se generaría. La resistencia
entre los dos cuadrantes tiene el efecto de un atenuador de
Amplificador sumador:
El amplificador operacional (amplificador operacional) usado
en el circuito DAC de la figura 46.5 actúa como un amplificador
sumador.
Como los diferentes bits generan una corriente particular, el
amplificador operacional está diseñado para recolectar la
corriente total y generaría un voltaje de salida. Este voltaje
de salida del amplificador operacional es ahora una
representación analógica del código digital que se envió al
DAC.
Updating:
Se puede considerar como el equivalente de DAC al muestreo. Si
un DAC va a generar una onda sinusoidal desde un grupo de
valores digitales, necesitamos alguna forma de especificar como
se generara esta forma de onda. La tasa de actualización es la
cantidad de puntos por segundo que un DAC puede generar un
valor analógico, generalmente dado en muestras por segundo,
kilo muestras por segundo o millones de muestras por segundo.