Está en la página 1de 26
Electronica analogica y electronica digital Sistemas de numeracion Cédigos Nivoles légicos de las seftales digtales Puertas logicas Disefio de circultos eombinacionales con uertas légicas Construccién de puertas légieas con Crouitos integrados Familias i6gicas Operar con distintos sistemas de numeracién y édigos, as{ como realizar sus conversiones. Diferenciar la electronica analégioa de la digital conocer las ventalas dé los sistemas digitales escribir las funciones ldgicas basicas mediante puertas. Analizar el funcionamiento de un clrouito ‘combinacional, ‘Montar y analizar el funcionamiento de las puertas logicas basioas, Penton tui) WH 19.1. Electronica analdgica y electronica digital La electrénica es una disciplina que estudia los sistemas eléctricos desde el punto de vista del electrén (particula «que gira alrededor del dtomo con carga eléctrica negativa). Mediante los componentes y circuitos electrénicos (dio- os, transistores, condensadores, resistencias, amplificado- res, osciladores, circuitos integrados, microprocesadores, etc.) es posible manejar a nuestro antojo el mo- Yimiento del electrén y conseguir miitiptes aplicaciones, ‘como por ejemplo Ia radio, la televisi6n, los equipos de so- nido, los ordenadores, los robots, Ia automatizacién indus- trial, Los sistemas de control y gestidn en el automévil, los equipos de medida, ete La electrdnica se puede dividir en dos grandes ramas: + La electr6nica analégica, * La clectrénica digital. a o— f iBblnsm HW 19.1.1. Sofiales analégicas La eleetréniea analégiea se fundamenta en el tratamien to y manejo de sefales eléctricas de tipo analégico. Los fenémenos fisicos que ocurren en nuestro entorno suelen variar de forma continua, Si tomamos como ejemplo un determinado sonido, este iri tomando diferentes valores de intensidad sonora segiin transcurre el tiempo (Figu- ra 19.2) Seal etre de audio anlgica Figura 19.2. Seal analégica. Mediante un micréfono es posible transformar dicha sefal sonora en una pequefia sefial eléctrica, donde el nivel de tensidn siga las mismas variaciones que et sonido, segin cambia sti Volumen y su frecuencia, La seal elétrica asi obtenida serd andloga a la setial de audio original y se ka conoce como sefial analdgica (Figura 19.3). De esta forma conseguimos imitar con seiiales eléctricas Ins sefiales del ‘mundo real. Ondas de sonido 2 Micrfon0 ‘plificadas He 3 acy )) i 3 ) a ine ‘avo Me lide “saga Figura 19.3. Sefial analégica obtenida al procesar ‘una sefial de audio con un mictofono, En la Figura 19.3 el sonido provoca la vibracién de ta ‘membrana del micr6fono, lo que hace que se genere unst seffal eléctrica analégica de muy poco nivel (en torno a lunos pocos milivoltios); el amplificador de audio eleva di- cho nivel (en tomo a unos cuantos voltios) wilizando cit- cuitos analégicos. La seal ya tiene suficiente nivel (volu- ‘men) para poder mover la membrana de un altavoz, donde obtenemos el sonido original captado por el micrésfono pe- +o con un volumen mucho mayor, in conclusién se puede decir que una sefial analégica es quella que varia de forma continua, tal como To hacen las magnitudes fisicas en la naturaleza, como las variaciones del sonido, las de la luz, las de la temperatura, las de pre- sign, el tiempo, etc. Las sefales anal6gicas toman un valor instantineo difer te para cada fraccién del tiempo considerado. Dado que en un determinado intervalo de tiempo existeninfinitos valo- res (Los podemos tomar todo lo pequefios que queramos), la semial eléctrica también alcanzarat infinitos valores en di- {2 tclones Paraito : 1 )-ELECTRONICA cho intervalo, De esta forma, podrfamos afitmar que una sefial eléetrica anal6gica reproduce de forma fiel la magni- tus fisica de Ia que proviene. WH 19.1.2. Sefales digitales Otra forma de tratar ls sefiales eléctrieas que vamos a pro- cesar es convertirlas en nimeros. La eleetrénica digit fundamenta en el tratamiento y manejo de sefiales eléct cas de tipo digital. Las sefiales digitales son mucho més simples que las analégicas, ya que la informaci6n se proce- say codifica en dos tnicos estados, tal como se muestra en a Tabla 19.1 Tabla 19.1. Estados de una sefal di 1 si Veradero Falso Nivel ako de tensién | Nivel bajo de tensiin sv ov Interruptor cerrado Interruptorabierto 10010111001010010 Figura 19.4. Sefal digital compuesta por valores binarios de ceros y unos. Estos dos estados se conocen como niveles légicos y a ca- da uno se le asigna una cifra o digito, el «b> y el «0»; lo aque da lugar alas seiales digitales o binaras EL término digital se comenz6 a configurar con la Hegada del c6digo morse, que se puede considerar como el primer étado de transmisién de selales en formato digital En comparacin con una sefial analégica que varia de for- ma continua, 1a seftal digital solo toma dos valores (uno y cero) en determinados intervalos de tiempo, por lo que se dice que toma un conjunto de valores discretos, Asi, por ejemplo, se podria digitalizar una seftal eléctrica tomando su valor cada cierto tiempo (frecuencia de mues- Pion Canee cin reo), a cada valor se le asigna via cifra digital en formato, binario (cifras con unos y ceros). Este proceso se realize con un conversor analégico digital (ADC), pudindose ‘guardar dicha informacién en un soporte de tipo digital, ‘como podria ser un disco éptico (DVD 0 CD-ROM), disco duro, tarjetas de memoria, ete. La informacién asf guarda- da consiste en una secuencia enorme de cifras digitales en formato binario, es decir unos y ceros, que contienen de forma codificada la sefial analégica original En el ejemplo de la Figura 19.5, el sonido estd grabado on formato digital en un disco compacto (CD). El teproductor de CD lee los datos digitales gracias a un sistema dptico basado en diodos léser. La sefial digital obtenida consiste ‘en una serie de interrupeiones (unos y ceros) que surgen a gran velocidad, Si aplicésemos esta sefial directamente tun altavor, oiriamos un sonido parecido al que produce un fax 0 un médem telefnico, Las sefiales fisicas son analé ‘gicas, y por tanto si deseamos transferir el sonido en for~ mato digital a un altavoz, hay que convertilas previamente a formato anal6gico mediante un decodificador o un con- vertidor digital-analégico (DAC). A la salida del DAC ob- tenemos una sefial anal6gica que se correspond con la se- fal elécirica original del sonido. Esta senial se amplifica y yes posible escucharla en un altavoz a gran volumen. Seal ees de ‘ano lin ll : on “Amplifcador Seda digit! Figura 19.5. Proceso de conversién de una sefal digital ‘en una anal6gica. Aleve En la Figura 19.6 se muestra el proceso de digitalizacién de una sefial de audio, Para ello se somete a la sefal a una medida de su valor cada cierto intervalo de tiempo (mues- treo), Para una digitalizacién a 8 bits, se asigna a cada muestra un eddigo de 8 digitos en funcién del valor que toma la sefal en la muestra, consiguiendo 256 permutacio- nes de unos y ceros, empezando por 00000000 y terminan- do con LIIII111, El resultado final es una sefial digital PMO eon cue eon con una enorme cantidad de secuencias de cifras binatias de 8 digitos, que podremos almacenar en un soporte mag nético (disco duro, tarjeta de mei ‘0 (CD-ROM, DVD), ete. Foente de aio original Muesteo a velocidad constant, rsa 44.110 mucses por segundo Seta digiaizada Figura 19.6. Proceso de digitalizacién de una sefal. La gran ventaja de los sistemas digitales frente a los analé- aicos es que las sefiales digitales. se pueden almacenar, procesar y transmitir en forma de digitos o cifras. Esta in- Formacién es mucho més diffeil que se perturbe mediante interferencias. Asi, por ejemplo, un receptor de television analégico es susceptible de recibir una imagen defectuosa debido a las interferencias de cualquier perturbacién elec: ‘romagnética como Ia atmosférica debido a las tormentas, ‘ya que la seital analégica se puede ver modificada en su amplitud o frecuencia, Sin embargo, en la televisién digital Medio de suansnisien delaschal Wy? Sct nage reopens yasterionds Seta analgiea origina Léptotit 100101110 ‘Sefal digital origina Seta digital recuperada con el miso eb digital Figura 19.7. Distorsi6n de las sefiales analégica y digital. ELECTRICIDAD-| (por ejemplo, la TDT), la sefial que se transmite es una se- rie de ciftas digitales formadas por unos y ceros (hay ten- sin, no hay tensin), y que aunque se modifique algo el valor de la tensién que se comresponde a un «1» 0a un <>, la cifra no se modifica, Por decirlo de otra forma si yo digo el «l» en vor alta, seguird también siendo un «l» en voz mas baja, siempre y cuando se pueda oft, Por es0 la televi- sin digital se suele ver bien, aunque existan pequeiias interferencias; cuando las interferencias aumentan, ft ima- ‘gen desaparece a intervalos de la pantalla Los circuitos digitales que se utilizan de forma repetitive se puieden incluir 0 integrar en un solo componente o chip, lo que puede aportar muchas funciones en tn espacio muy reducido y a un coste muy bajo. Ademés, los sistemas digi- tales pueden ser programables, lo que permite reconfigurar tun mismo cireuito de forma répida solo con cambiar el programa Figura 194 itos integrados. Gracias a Ia electr6nica digital, que opera con cifras bi rias, se pueden realizar operaciones I que es Ia base para la construccién de autématas, de los microprocesadores y los ordenadores. Las posibilidades que oftece el uso de la electrénica digital son cada vez mayores, Seguidamente exponemos algunas de sus aplicaciones: * Caleuladora # Ordenador, *# Escéner, ‘© Automatizacién industrial y doméstica «© Electrnica del automévil. * Telefonta mévil * Audio (MP3, CD, Mini Dise, ec.) «# Televisién digital «+ Fotografia digital «* Telecomunicaciones. = Internet, ‘= Instrumentos de medida, { i ELECTRONICA Tabla 19.2. Ventajas de la elec ‘ala analégica. ert ri La salida puede varia con la temperatura, la tension de alimentacién, el estado de los ‘componente, et. ‘Siempre reproducen ‘exactamente los mismos resultados, El diseo de circuitos l6gicos «es sencillo. Para disefar cirouitos hay que realizar operaciones complejas ¥y conocer muy bien sus ‘Componentes Los eiuitos solo relizan la funcién para la que han sido Se pueden programae para hacer que un mismo ciuito pueda ser utilizado para varias funciones. Coste ms elevado de los cireuitos. Mayor facilidad de integracion para circuitos repettives. Menor posibilidad de inerfereneins en las seales digitales Susceptibles de suftir interferencias de otros sistemas, La informaci6n almacenada se ‘a deteriorando, sobre todo si se realizan copia, Facilidad de almacenamiento de la informacién en soporte ‘magnético w éptico sin doterioro dela fidelidad de la seta, aunque se realicen ‘muchas copias. Figura 19,9, Laelectednica aplicaciones. WH 19.2. Sistemas de numeracién EL sistema dle numeracién que mejor se adapta a ta codifi- cacién de sefales digitales es el binario, ya que solamente usa dos digitos, el uno y el cero, para formar Ins diferentes cifias. En este apartado también estudiaremos el sistema de numeracién octal, el hexadecimal, el BCD y sus dife- rentes conversiones al sistema que utiizamos habitual- ‘mente, el sistema decimal, ein Un sistema numérico es el conjunto ordenado de simbolos ‘0 digitos y las reglas con que se combinan para representar ceantidades numéricas, Existen diferentes sistemas nurméri- 605, cada uno de ellos se identifica por su base. (0 en un sistema numérico es un simbalo que no es combinacién de otros y que representa un entero positivo. Un bit es un digito binatio (abreviacién del inglés binary digit, es decir, un 0.0 un 1 La base de un sistema numérico es el niimero de digitos diferentes usados en ese sistema, Tabla 19.3. Sistemas de numeracién. 19.2.1. Sistema decimal EI sistema decimal tiene su base en diez. digitos: 0, 1, 2.3, 4, 5,6, 7, 8y 9. EI nimero de digitos o simbolos diferentes, «que se ulilizan en un sistema de numeracién consttuye st base. Para cl sistema decimal la base es 10. EI lugar que ocupa cada digito en una determinada cifra nos indica su valor. Asf, por ejemplo ef 9564 se puede des componer de Ia siguiente forma: 95649 = 900+ 50 +6 = 9: 100-+ 5+10 + 6-1 Otra forma de expresarto serfa en forma polinémica: 956) = 9:10? + 5:10! + 6-10? En conelusién, la cifra se descompone multiplicando cada digito por su base elevada al mimero que representa la po= sieién que ocupa, De forma general, la expresidn pol ‘mica exponencial de un ntimero (N) en el sistema decimal seria la siguiente: 440 dy = 0,1" + + ay WO + ay 108 + ay 10? Los términos 4, -- aay dy Son los digitos del niimero (del al 9 en el sistema decimal) Wm 19.2.2. Sistema binario EI sistema binario tiene su base en dos tinios digitos:O y 1 Su expresién polinémica seria: 1g = ys 2b hay Pb ay Day 2 Noma, N= ay ee eno enor Los términos a, +434 dy son los dgitos del niimero (del al I en el sistema binario). 299999008 111111111 bs re po pa ey da a Figura 19.10. Valores de las posiciones de los términos binarios de un ndmero de & HIE {Cuil es ol valor decimal del niimero binario 11001;? Solucién: Aplicamos la expresién polinémica: 11001, = 1-2! + 1:28 + 0-2? + 0-2! + 1-2 = S116 41-8 40-40-24 1-1 = 254 Para convertir un niimero decimal a binario se realiza la divisién continuada por 2 hasta que el cociente sea cero, Los restos obtenidos en los diferentes pasos nos darn el rnimero en binatio. Para ello se toman los digitos obtenidos cen los restos desde cl siltimo hasta el primero, CE) {Cus es el valor binario del n Solucién. Division Cociente Resto Convierte los siguientes niimeros decimales a binatios Bigs DY ITSyg; ©) 4.3559 Convierte los siguientes nimeros binatios a decimales: a) 111010015; f) 1100110010, * La solucién se encuentra en el Material web det bro en www.paraninfo.s. ©) 1010100115; ELECTRICIDAD-ELECI WW 1.2.3. Sistema octal y hexadecimal El sistema octal (base 8) y hexadecimal (base 16) se pue~ den considerar como binario abreviado, ya que la conver- sidn de estos a binario y viceversa es précticamente inme- diata a simple vista, por lo que han sido utiizados para representar de manera compacta informacién binaria en los sistemas digitales. Sistema octal La conversin de un minero octal en un niimero binario se realiza de forma sencitla ¢ inmediata, para ello hay que sustituir cada dfgito octal por a cadena equivalente de tres bits binarios, tal eomo se muestra en la Tabla 19.4 Tabla 19.4, Correspondencias entre ntimeros octales Y cadlenas de tres bits binarios. ENCUUIICIET tis peter ce i {Cuil es el nimero binario del nimero octal 457,? Soluecién: Consultando en a Tabla 19.4 de equivalencas: vial _inario GUC {Cuil es el mimero octal del nimero binario IOLOL11,2 Solucidn: Se agrupan los bits de tres en tres comen- ‘aando por el bit menos significativo. Como en nuestro ejemplo el nimero de bits no es miltiplo de tres, se anaden a la izquietda del bit mas significativo lo ceros necesatios para completar un grupo de tres. ARKDLDPPLEOMOLO TILE D-ELECTRONICA 001010 111;—* 127% Sistema hexadecimal El céidigo hexadecimal posee una base 16 y consta de 10 df- agitos numéricos y 5 alfabéticos. En la Tabla 19.5 se muestran las equivalencias entre los diferentes cédigos de numeracién Tabla 19.5. Correspondencias entre niimeros hhexadecimales y cadenas de cuatro bits binarios. | {Cual es cl mimero binario del ntimero hexadecimal 380,¢! Solucin: Consultando en ta Taba 195 de eqivalencias Moxadecimal —Binaio ’ 2 : 3 i 2 = } + i 28D 000 1000110; lectronica ap Poon meet ec Coe CAMA =n a {Cusl es el niimero hexadecimal del niimero binario 10110100100, Solucién: Se agrupan Js bts de cuatro en cuatro co- menzando por el bit menos significativo, Como en Inestro ejemplo el nitmero de bls no es milplo de ‘cuatro, se afiaden a la izquierda del bit mas significa- tivo los eeros necesarios para completar un grupo de cuatro, Binario 101 1010 100 Hexadecimal 0101 1010 01003 Convierte os siguientes niimeros en c6digo binari: 8) 4785, ©) 345, b) 238)9 4) 236, ©) 5B, 1) 675D,, Convierte los siguientes niimeros binarios en eéigo decimal, octal y hexadecimal: g) 100010 hy 101010101010 Fibro en ww WH 193. Codigos La informacién que han de procesar los sistemas digitales debe adaptarse 1o mejor posible a la forma de trabajar de estos, por lo que en la préctica se recurre a formas diferen- tes de reptesentar la informacién de todo tipo (codificar) utilizando combinaciones de unos y ceros. Seguidamente estudiaremos algunos de tos e6digos de mis uso en la elee- tnsnica digital. Wi 18.3.1. Cédigo BCD natural El cédigo BCD natural consiste en representar cada uno de los dligitos decimales por su binario equivalente expresado con 4 bits, tal como se muestra en la Tabla 19.6 La soluctén se encuentra en el Material web del INTRODUCCION ALA ELEC Moa Tabla 19.6. Equivalencias eédigo BCD. ELECTRICIDAD-ELE( ASCII extendido de 8 bits. * Gry. BCD Aiken 241 + BCD Aiken 541, # Johnson, © Hamming. Busca en Internet informacién relativa a otros ce6xligos utilizados en la electrénica digital. SENS 4) Convierte el mimero 928)5 en BCD. Solucidn: 9285 = 1001 0010 1009, }b) Convierte ef nimero 10000111001 I yey en decimal Solucién: 1000 O11 1 O01 Lycr) = 87349 Wm 19.3.2. Codigo ASCII Fl cédigo ASCH (American Standard Code for Informa- tion Interchange) es wn e6digo alfanumérico que utiliza 7 bits para codificar mimeros, letras, sfmbolos especiales e instrucciones de control para periféricos. Es el eédigo més ulilizado en los teclados de los ordenadores. Asi, por ejemplo, la palabra «Hola» se presenta en cédigo ASCIL de la siguiente forma: H o 1 a 1001000 101111 1101100 1100001 Encuentra el significado de Ia siguiente expresién co- dificada en ASCIE 1000010 1001001 1000101 1001110 © La soluci6n se encuentra en el Material web det libro en wwe. paranminfo.s. Otros e6digos utilizados en fos sistemas digitales son tam- bign: WH 19.4. Niveles ldgicos te las seftales digitales La electrénica digital trabaja con circuitos que solo con- templan dos estados posibles, verdadero 0 falso, sf 0 10, {que se representan por la cifras binarias «|» y «0». La for- ma de convertir esta informacién en impulsos eléctricos es asignar a cada uno de estos dos estados, o niveles l6gicos, una cierta tensidn eléetrica. A este respecto, se pueden aplicar dos tipos de l6gica: + Légica positiva: el «I> equivale a una tensi6n de nivel alto (High) y et a una tension de nivel bajo (Low) Figura 19.11) sativa: el «1» equivale a una tensién de nivel bajo (Low) y el «0> a una tensin de nivel alto (High) (Figura 19.12) 5 5 4 4 4/35 was 2% 5 i ! bien ® oe Figura 19.11. Logica positiva, es as 3 4 Was W535) 23 2% i i i 0 ot tt ‘© €6kione Par AD-ELECTRONICA La forma ms sencilla de representar los dos niveles légi- ‘cos es como la que se muestra en la Figura 19.13, IL Figura 19.13, Niveles l6gicos de una sefial digital, o La Logica que utilizaremos en Ios circuitos de este texto seri habitualmente la positiva, aunque en la préctica se uti- lizard la Kégica que mejor se adapte al diseio. WH 19.5. Puertas ldgicas El origen de los cireuitos légicos eomienza con la necesi- dad de construir automatismos y es anterior al desarrollo de la electrSnica digital integrada. Una de las primeras aplicaciones fue la sustituciGn de los res electromagnet cos, que ocupaban un gran volumen y requerfan de opera- ciones de mantenimiento constantes, por puertas 16gicas integradas en un solo chip, en las centrale telefonicas. Los componentes basicos que se ulilizan en la clectr6nica digital para realizar las diferentes funciones elementales reciben el nombre de puertas Idgicas. Las puertas légicas se consiguen gracias a los circuitos integrados, y constan de diferentes entradas y de una salida. A las entradas se les aplica uno de los dos niveles légicos: «1» 0 «0», y en fun- cién del tipo de puerta utilizada, obtendremos ala salida uno de dichos niveles l6gicos. En este apartado estudiaremos los eireuitos combinacio- rales, donde las salidas dependen directamente det valor de las entradas, y no pueden por tanto almacenar ningdn tipo de informacién, solo realizan transformaciones en las ‘entradas, Mas adelante estucliaremos los eireuitos secuen- cciales, que son capaces de «recordap» nimeros que han re- cibido anteriormente. WH 19.5.1. Puerta 0 (OR) Es una puerta I6gica de varias entradas. Para el easo de dos entradas, la salida obtenida es de nivel alto si cualquiera d sus entradas © ambas estin a nivel allo, y su sal de nivel bajo si ambas entradas estin a nivel bajo. En la figura se muestra su simbolo, Para representar las combi- naciones de las entradas posibles y el nivel obtenido a la salida se utiliza Ia tabla de la verdad, tal como se rmuestra cn la Figura 19.14. Para una puerta lgica con dos entradas, las combinaciones que se pueden conseguir en la tabla de la verdad son: 2?=4, em ; 4 » S=A+B B Figura 19.14, Puerta légica OR y su tabla de la verdad. {@) Simbolo tradicional. (b) Simboto ANSI. Esta puerta I6gica realiza la funcién «Om, conocida tam- bién con el nombre de suma: Desde el punto de vista de la légica, esta funcién se puede interpretar asf © La salida S serd verdadera cuando cualquiera de las en- tradas A 0 B lo sea, Para entender mejor estos conceptos, podemos realizar una simulacién de esta puerta l6gica utilizando intertuptores, tal como se muestra en la Figura 19.15, de tal forma que: # Un interruptor abierto se corresponde como un nivel de entrada bajo = 0. *Un alto itermuptor cerrado equivale a un nivel de entrada La limpara se enciende ($ = 1) si se cierra cualquiera de los dos imterruptores, o ambos. Dibuja el simbolo de una puerta OR con tres entradas; yy escribe su tabla de la verdad Pomoc Neca ea Wim 19.5.2. Puerta Y (AND) Esta puerta légica realiza la funcién Y, ‘con el nombre de producto: Para el caso de dos entradas, la salida obtenida es de nivel alto solo si ambas entradas estin a nivel alto, En la Figu- ra 19.16 se muestra su simbolo y su tabla de la verdad. | mn Figura 19.16, Puerta légica AND y su tabla dela verdad. {@) Simboto tradicional. (b) Simbolo ANSI. En la Figura 19.17 se muestra una simulaci6n de esta puer- ta légica wtlizando interruptores. ly 4-0 B09 $20 |, ano ant S20 A=1 Ba0 S20 | gat pet Set ey . Figura 19.17. Simulacién de una puerta AND ‘mediante interruptores, La Kimpara solo se enciende ($= 1) si se cierra ambos interruptores a la vez, @ 4—ppo-s-7 ® fe Figura 19.18, Puerta Logica NOT y su tabla de la verdad. {@) Simbolo tradicional. (b) Simbolo ANSI. La funcién que realiza la puerta NOT es: EA) Wm 1954, Puerta 10 0 (NOR) La puerta NOR, desde un punto de vista funcional, est formada por una puerta OR y una puerta NOT, tal como se ‘muestra en la Figura 19.19, 4 B Figura 19.19. Puerta NOR mediante combinacién de puerta OR y puerta NOT. Su funcionamiento es el inverso de la puerta OR. Para el ‘caso de dos entradas, fa satida obtenida es de nivel alto so- Jo si ambas entradas estén a nivel bajo. En la Figura 19.20 se muestra su sfmbolo y su tabla de la verdad, La funcién que realiza la puerta NOR es: tradas y escribe su tabla de la verdad Ww 19.5.3. Puerta inversora NOT s una puerta Logica de una sola entrada. La salida obteni- dda es siempre el inverso al nivel légico de la entrada, es decir, convertit unos a ceros y ceros a unos. En la Figu- ra 19.18 se muestra su simbolo y su tabla de la verdad. LL LL eh o a > —_f- igura 19.20, Puerta légica NOR y su tabla de la verdad. (@) Simbolo tradicional. (b) Simbolo ANSI. Wm 19.5.5. Puerta NO Y (NAND) La puerta NAND funcionalmente esti formada por una puerta AND y una puerta NOT, tal como se muestra en Ia Figura 19.21 4 B Figura 19.21. Puerta NAND mediante combinacion de puerta AND y puerta NOT. Su funcionamiento es el inverso de la puerta AND. Para el ceaso de dos entradas, la salida obtenida es de nivel alto so- Jo si alguna de las entradas esta a nivel alto o ambas a la vez, En la Figura 19.22 se muestra su simbolo y su tabla de Ia verdad. La funcién que reatiza la puerta NAND es: Figura 19.22. Puerta ldgica NAND y su tabla de la verdad. (a) Simbolo tradicional. (b) Simbolo ANSI. Wm 19.5.6. Puerta 0 exclusiva (XOR) La salida obtenida en una puerta XOR es de nivel alto solo cuando To sea exelusivamente alguna de sus entra- das, En la Figura 19.23 se muestra su simbolo y su tabla de la verdad. La funcién que realiza la puerta XOR es: o fon Nee ean oecUce0 Wi 195.7. Puerta NO XOR (KNOR) La puerta XNOR funcionalmente esté formads por una puerta XOR y una puerta NOT, tal como se muestra en la Figura 19.24. a Figura 19.24. Puerta XNOR mediante combinaci6n. ‘de puerta XOR y puerta NOT. ‘Su funcionamiento es el inverso de la puerta XOR. La sa- lida obtenida es de nivel alto si ambas entradas son iguales. En la Figura 19.25 se muestra su simbolo y su tabla de la verdad. La funci6n que realiza la puerta XOR es: Figura 19.25. Puerta légica XNOR y su tabla de la verdad. {a) Simbolo tradicional. (b) Simbolo ANSI. Wm 19.5.8. Simbologia utilzada en electrénica digital Como habs podido comprobar, existen dos formas de re- presentar una puerta l6gica, la tradicional y la ANSI. Los, simbolos tradicionales estindar se han estado utilizando durante muchos afios y todavia hoy en dfa es la forma més habitual de representar un circuito l6gico, En 1984 se eres tuna nueva norma, el estindar 91-1984 IEEE/ANSI, que utiliza simbolos rectangulares para representar cualquier funcidn l6gica, Esta nueva simbologia va siendo cada vez ims aceptada por la industria digital y se pueden encontrar diferentes fabricantes de CI que ya la utilizan, por lo que conviene famitiarizarse con esta nueva forma de represen- tacién, En la Figura 19.26 se muestra un resumen de las puertas 6gicas utiizadas en sistemas combinacionales con sus di- ferentes simbolos. eam”) Fico Evatt Menor Puerta! Simbolo traicional NOT A. Peo ™ smase ae ae mo Ea a - P| cs a Figura 19.26. Simbologia puertas logicas. WH 19.6. Diseiio de circuitos combinacionales con puertas lagicas Con la combinacién de diferentes puertas ligicas se puede conseguir dar respuesta a una determinada aplicacién prtc- tica, Para ello, lo primero es defini el niimero de entradas y establecer las asociaciones de las sefiales de entrada con la Salida. Esto se Mleva a cabo con la ayuda de la tabla de la verdad, de la que se obtiene la funcién que se comresponde ‘con la salida, Una ver, obtenida dicha funcién, ya se puede realizar el circuito 0 diagrama légico formado por la inter- cconexisn de las puertas logicas necesarias.. CUE En una nave industrial se dispone de tres motores de las siguientes potencias: 10 kW, 20 KW y 30 kW, para lo ‘que se dispone de dos generadores de 30 KW cada uno. Se desea disefiar un sistema automitico que ponga en funcionamiento el segundo generador cuando Ta po- ELECTRICIDAD-ELEC’ se2ssccccconsnscoaseccoccoonscooseeccesennncoanescoqnonnoe tencia de os motores supere los 30 kW suministrados por el primer generador. En la Figura 19.27 se muestra un diagrama esqueméti- co de la posible solucién, A cada uno de los motores se les ha instalado unos sensores (A, B y C) que se cerra- rn, dando lugar a un «>» I6gico, cuando entren en fun- cionamiento los respectivos motores. El circuito digital dara una salida de nivel alto . Esta tensién puede variar dentro de un pequeiio margen, En las hojas de caracteristicas nos indican los valores limi- tes que se correspondent a Jos niveles légicos, como son: ixima tensién de entrada (1) admisible para que la puerta interprete un «0» Iégico o.un nivel bajo (L). Vavomie) = = minima tension de entrada (1) admisible para que la puerta interprete un «t» I6gico o un nivel alto (H), En Ia Figura 19.38(a) se muestra, como ejemplo, los nive~ les de tensi6n de entrada de las serie TTL estindar para conseguir los niveles Iégicos. Viney V1 svtive Vunioy 24V) Vou ies Vuiwis) OAV] Vous) ov! (@) © Figura 19.38. (a) Niveles de tensién de entrada de la serie ‘TiLestindar. (b) Niveles de tension de salida. Dado que las puertas ldgicas se interconectan entre sf, es importante conocer la tensién que suministra una puerta a su salida en los dos estados l6gicos, para asf aseguramos de que puede activar a las siguientes puertas que se conec- {en a su salida, Los niveles de tensidn de salida son: Vormaw = maxima tensin que aparece en Ia salida (0) para cl estado légico «O> 0 nivel bajo (L). 7 ‘omminy = Minima tensién que aparece en 1a salida (O) para el estado légico «I> o nivel alto (HD. En la Figura 19,38(b) se muestra, como ejemplo, tos nive les de tensién de salida de las serie ‘TTL esténdar y en la Figura 19.39 los niveles de tensi6n de entrada y salida para el circuito CMOS T4HC. sve svive 33 Vn 49M Vow ot 14 Vise 01 Vous ov ov ® © Figura 19.39. (a) Niveles de tensién de entrada de la serie ‘CMOS 74HC. (b) Niveles de tensidn de salida. EI ruido se produce cuando aparecen variaciones indesea- bles en la tensién que manejan las puertas I6gicas, Este rui- do puede ser proclucido por fluctuaciones bruscas en la ten= sién de la red eléctrica, interferencias ocasionadas por ‘campos electromagnéticos que se inducen en los conducto- res de alimentaci6n, etc Jal ruido muni La inmunidad al ruido de un cireuito I6gico nos indica su capacidad para tolerar ruido (Hluctuaciones de tensién no emma ELECTRICIDAD-ELE( deseadas) sin que se vean afectados los valores logicos le sali EI margen de ruido en voltios (Vs) que tolera un cireuito I6gico se puede calcular de la siguiente forma: ‘+ Margen de ruido para el nivel alto: ‘* Margen de ruido para el nivel bajo: ‘Analiza los niveles de tensin de entrada y salida de la serie TTL estindar (Figura 19.38) y de las serie CMOS TAHC (Figura 19.39) y averigua sit margen de ru. Solucién: Para la serie TTL estindar: Yuu = Vor — Vinny = 24 V — 2 = Vue = Varese) ~ Voumsxy = 0,8 V — 0,4 V = Para la serie CMOS 74HC: Vou ™ Vounun ~ Vinau) =49V -35V=14V Vue. = Vinita) ~ Voumis) = 1 V - 0,1 V = 0,9 V De los resultados de estos célculos se puede deducir que los circuitos de la familia CMOS poseen una ‘mayor inmunidad al ruido que los de la familia TTL. Disipacién de potencia Los circuitos ldgicos consumen una cierta potencia cuando estén en funcionamiento, Esta potencia hace que Ios ci {os se calienten por efecto Joule, lo que provoca una eleva- cin de su temperatura, que podrfa daar los dispostivos si no se disefian adecuadamente, En las hojas de earactert cas de los fabricants de cireuitos ldgicos normalmente se indica la disipacién de potencia en mW por cada una de las puertas l6gicas incluidas en el CL. Asi, por ejemplo, la familia TTL 74 posee wna disipacién de potencia por puerta de 10 mW, mientras que la familia ‘CMOS 74HC posee una dsipacién de potencia mucho me- nor, del onden de 0,0025 mW. Capacidad de earga (fan-out) En el diseito de circuitos I6gicos es muy habitual conectar varias entradas de otras puertas a la misma salida de una puerta Kégica (Figura 19.40). Dado que la corriente que Sana )-ELECTRONICA puede suministrar la salida de una puerta es limitada, si co- nectsemos mais puertas de las indicadas por el fabricante, no se podrfa garantizar que la tensién de salida de esta sea suficiente para activar las puertas conectadas, El fan-out nos indica el niimero méximo de puertas que pueden conectarse a la satida de otra puerta de Ia misma familia 16gica. Ast, por ejemplo, In familia TTL 74 pose un fan-out de 10 puertas, mientras que la familia CMOS 7AHC posee un fan-out mucho mayor, del orden de 100 puertas Figura 19.40, Ejemplo de un fan-out de 10 para la salida de una puerta NOT de la familia TTL 74. Retardo de propagacién Cuando aplicamos una sefial de entrada a una puerta l6gica yy esta cambia su estado I6gico en Ia salida transcurre un equefio tiempo, que se conoce como retardo de propaga cién (Figura 19.41), Bste retardo limita el funcionamiento de la puerta I6gica cuando la sefial de entrada cambia a gran velocidad, es decir, a frecuencias de impulso eleva- das, EI retardo de propagacién se mide en nanosegundos (as), 0 sea, 10” segundos. Asi, por ejemplo, la familia TTL 74AS posce un retardo de propagacién de 3 ns (Figura 19.41) y una frecuencia mi mma de sefial de 200 Mir. (millones de impulsos por segun- do), mientras que la familia CMOS 74HC posee un retard de propagacién de 8 ns y una frecuencia maxima de se- ial de 40 Mhz, Entrada Salida — -Retndo =3 05+] a Figura 19.41. Ejemplo de retardo de propagaci6n ‘de una puerta légica de la familia TTL 7448, Wim 19.8.2. Comparativa entre las familias lagicas A Ia hora de seleccionar una determinada familia W6gica para un determinado diseiio, habit que tener en cuenta las ccaracteristicas que mejor se adapten a él, teniendo en cuen- ta que siempre seré mejor: # Una gran densidad de integracién, + Un mayor rango de Ia tensidn de alimentacién ‘+ Un mayor margen de ruido o inmunidad al ruido. + Un menor consumo 0 disipacién de potencia * Una mayor capacidad de carga o fan-out ‘# Un menor tiempo de propagacién, ‘+ Compatibilidad con otras familias logicas. ‘+ Menor coste econémico. En la Tabla 19.9 se muestra, como ejemplo, una comparativa centre las caracterstcas principales de dos familias Wgicas Tabla 19.9. Comparativa entre las caracteristicas principales entre dos familia Wigicas comerciales. Fienicn we ainenaden [Vat] 4858 Vayu (V) | 04 Marengo Vu. (¥) | OF Potencia consumida |P(mW) | 10 capaci os re Faxon [10 PRET ie) 19/8 ea Foun [3s [0 Vixeminy | 08 ! Nis dete deentaly ree Vounas [0a [Oa ; Zea MIS Niveles detest de sala i Foun) [24 | 49 Wm 18.9.3. Familia logica TH La familia TTL (Transistor-Transistor-Logic), que provi ne del término légica de transistor a transistor, esté consti- tuida por resistencias, diodos y transistores bipolares. En la Figura 19.42 se muestra, como ejemplo, el circuito interno de una puerta NAND de dos entradas, Para poder entender este circuito, primero habri que estudiar el funcionamiento del diodo y el transistor bipolar, y esto lo dejamos para la segunda parte de este texto, donde se estudia la electréni anal6gica, De alguna forma, se puede decir que los eircuitos electré- nicos que componen un circuito digital son analégicos, pe- ro que operan en solo dos estados, proporcionando niveles de tensiGn alto o bajo en funcidn de los niveles de tensidn de Jas entradss. GND Figura 19.42, Puerta NAND de dos entradas con tecnologia TTL esténdar. La familia TTL ha sido la predominante en ef mercado du- rante mas de veinte afios. Su éxito se ha basado en su bajo ccoste y en la gran variedad de circuitos fabricados por fa ‘mayor parte de las casas comerciales. En la actualidad van siendo desplazados por otras tecnologfas como la CMOS y Ia BiCMOS, limitindose su uso a la construcciGn de Cl de pequefia y mediana escala (SSI y MSI). Dentro de Ia familia l6gica TTL se han ido desarrollando nuevas series con el fin de mejorar las prestaciones de las anteriores. La primera serie que aparece en el mercado es la TTL estindar 0 més comminmente conocida como serie 74 (54 para aplicaciones militares). En la Tabla 19.10 se muestra fa denominacién de las dife- rentes series por orden de aparici6n y algunas de sus carac- teristicas mas relevantes, Todas ellas tienen en comdin una tensién de alimentacién comprendida entre 4,5 V y 5,5 V. ‘Tabla 19.10. Denominacién de las series TTL por orden de aparicin, asf como la potencia consumida en mW, el tiempo de retardo en ns y la frecuencia maxima en MHz, 74 Bstindar Wo jlo | 35 74s | Mejor dal eno de ao fa | ns |e Resear | faLs |Menor consumo 2 | | 4s [nts enor cone yen capo | 14 | 70) eee | 744s. |Tiempo tao de popegaciin | 7/15 | 200 far |e ula ene psieaca | 4 & ¥ tiempo ELECTRICIDAD-ELECT Para identificar las puertas I6gicas que van incluidas en ca- a unio de los circuitos integrados y la cantidad de entradas que posee cada una, se le afiaden un par de di enominacién de ta serie. Asf, por ejemplo, el circuito in- tegrado 7404, se corresponderia con un Cl de tecnologia TTL y con 6 puertas NOT. En la Tabla 19.11, se muestra cl significado de estos dos digitos. Esta denominacidn es ccomiin para la familia CMOS, Tabla 19.11. Significado de los dos ailtimos digitos ‘enel néimero de serie de un Cl 4NAND de 2 entradas “4 NOR de 2 entradas NOT AND de 2 entradas “3 NAND dle 2 entradas 3 AND de 2 entradas 2.NAND dle entradas 2 AND dle 4 entradas 3 NOR de 3 entradas 1 AND de § entradas 4.OR de 2 entradss 4 XOR de 2 ena INAND de 13 entradas En la Figura 19.43 se muestra, como ejemplo, los diagra- mas de conexién de las puertas de dos Cl de la familia TTL 74, (7404 (0) 7408 Figura 19.43, Diagramas de conexién de dos Cl dela familia TTL 74, )AD-ELECTRONICA Ww 19.8.4. Familia lagica CMOS La familia CMOS (Complementary Metal-Oxide Semi- conductor) consteuye sus puertas légicas con transistores unipolares MOSFET de canal N y de canal P, que ya estu- diaremos en posteriores unidades. En ta Figura 19.44 se ‘muestra, como ejemplo, una puerta NAND de dos entra- das con tecnologia CMOS. + Voo GND Figura 19.44, Puerta NAND CMOS. Los circuitos integrados con tecnologia CMOS se han ido imponiendo en el mercado gracias a la mejora de algunas ‘de sus caracteristicas, como son: © Mayor inmunidad al ruido. ‘Tensidn de alimentacién mas flexible, ‘¢ Menor consumo. ‘© Mayor densidad de integracién. ‘Sin embargo, el tiempo de propagacisn de los CMOS es algo mayor que los TTL y ademas son muy sensibles a la electricidad estitica, que los puede dafar sino se manejan de forma adecuada, La familia CMOS ha ido desplazando a la TTL en la cons- truccién de Cl de pequeiia y mediana escala (SSI y MSD, habiéndose impuesto en las escalas més altas de integra- ion, como Ia LSI y la VSI (consiruccin de memorias, contadores, registro, microprocesadores, ete.) ‘Al igual que la familia Logica TTL, en la CMOS se han ido esarrollando muevas series mejoradas. La primera serie {que aparece es la CMOS 4000. En la Tabla 19.12 se muestra Ja denominacién de tas dife- rentes series por orden de aparicién, y algunas de sus ca- Gene Minne ecu ractersticas mds relevantes, Todas ellas tienen en comin tuna tensi6n de alimentacién de 5 V, excepto la serie 4000 {que admite una tensibn de alimentacién entre 3 V y 15 V. Tabla 19.12. Denominacién de las series TTL po orden de aparicién, asi como la potencia consumida en mW, el tiempo de retardo en ns y la frecuencia maxima en MHZ. 4000. /Baja velocidad a3), 2 oan nae) « taser |Conpaiblecn™™ 1 | #| 40 Tse |Mejoaiaveeced (as | 4| 2s ranct |Compaibiecon tr fos | «| 12s |rAATIC. [erate veloitad ——‘Jooos| | 130 |aaantcr | Ata velocidad y compute |0,006] 3 | 130 con TTL. La primera serie CMOS es 1a 4000 que posefa el inconve- niente de que los terminales de los CI no se encontraban en. 1 mismo orden que los TTL. Posteriormente aparecen las series 74HC y 74HICT, que mejoran la velocidad de con- Iutacién y poseen el mismo orden en los terminales que los TTL; dems la serie 74HCT es eléctricamente compa- tible con TTL. Después aparecen las series 74AC y T4ACT, {que ofrecen una mayor inmunidad al ruido y una mayor velocidad de conmutacién, con el inconveniente de que no existe compatibiidad en el orden de los terminales con ‘TTL, aunque la 74ACT es compatible eléctricamente con TTL. La setie 74HICT es la que posee una menor potencia de disipacién y un menor tiempo de propagacién, lo que su- ppone una mayor frecuencia de conmutacién. Ademis es compatible eléctricamente con la familia TTL, lo que hace que esta serie sea una de las que mas se utiliza en la actua- lidad, Con el objetivo de reducir la potencia y el tamaiio de los CI han apsrecido nuevas series que operan a baja tensiGn de alimentacién (Vee = 3,3 V), como por ejemplo las se- ties TALV, TALNC y THALVC. eee tom rdcticas en el laboratorio 19.1. Puerta légica NOT. Se trata de que compruebes de forma préctca la tabla dela verdad do la puerta NOT. Neeeesir Para elo vamos a necestarls siguientes componentes: “@ + 1.01 74HCTO4 6 x NOT o simiar. +1 conmutador desizante. male + 1 diodo LED rojo de 5 mm. eae ‘a +1 dodo LED verde do 5 mm. Ae iaise Similo + 2 resistencias de 390.0. a a * 1 placa protoboard de montajerépido de circuitos Figura 19.47. (a) Conexiones del diodo led. En la Figura 19.45 so muestra el esquema del crcuto (b) Cécligo de colores de la resistencia. quo s0 usa habitualmonte para roprsontar las conexio- nes, donde no se incluye el conexionado del Cl ala En la Figura 19.48 se muestra cémo seria esquema fuente de alimentacion prdctco de montsje del crcuto, donde se hainciid la alimentacién eléctica de Ci *3te— mh pancro ss00 Figura 19.45. Esquema del circuito puerta NOT. El diodo verde se conecta a la entrada de la puerta y nos Indicardel estado de a entrada. lrojo se conectaala sala, Para la activacion de la entrada se ulliza un conmutador - sede, i 1 19.3. Puerta l6gica AND. Comprucba de forma préctica la 74HGTOB (4 AND), segén los esquemas dela Figuras 1955, 19.56 y 19.57, sek yer 330.0 hid Figura 19.53, Montaje practico del ci del circuito, sobre placa protoboard. sobre placa protoboard. Realiza la lista do materiales necesarios para levar a cabo esta actividad practica y completa la tabla de la ‘verdad (Figura 19.58). Figura 19.58, Tabla de la verdad. 19.4. Puerta l6gica NOR. Compruca de forma practicala tabla de la verdad de una puerta NOR mediante e! Cl 74HCTO2 (4X NOR}, segtin os esquemas dela Figuras 19.59, 19.60 y 1961 fn Figura 19.59. Esquema del circuito, aanera, wor 3300 Figura 19.60. Esquema practico det Cl. een NR DIGITAL Figura 19.61, Montaje practico det circuito sobre placa protoboard. FRealizaa lista de materiales necesarios paralleyera cabo festa actividad prictica y completa la tabla de la verdad (Figura 19.62). S=AtB 7 md Kip Figura 19,62. Tabla de la verdad. 19.5. Puerta l6gica NAND. Comprueba de forma préctica la tabla de la verdad de una puerta NAND mediante el Cl 74HCTOO (4 NAND), segtin los esquemas de la Figu= ras 19.63, 19.64 y 1965. 25H “ geet manicroo Figura 19.63. Esquema del circuito, Pe nena Perot TaCTOD ie 7000 c =@= a i iB 1 A 1 s| b rsnc BEG HEHE iH Figura 19.65, Montaje prético del circuito sobre placa protoboard. Realiza la lista de materiales necesarios para llevar a cabo esta actividad practica y completa la tabla de la verdad (Figura 19.66). Figura 19.66, Tabla de la verdad. 19.6. Puerta logica XOR. Comprueba de forma practica la tabla de la verdad de una puerta XOR mediante el Ci 74HCT86 (4 > XOR), segin los esquemas de a Figuras, 19.67, 19.68 y 19.69. pray Figura 19.69. Montaje practico del circuito sobre placa protoboard. RRealza la lista de materiales necesarios para llevar a ‘cabo esta actividad practica y completa ia tabla de la ver- dad (Figura 19.70) 4 S=4OB B vf boll | Figura 19.70, Tabla de la verdad. 19,7, Puertaligica NOR mediante combinacién de puerta OR. ‘puerta NOT. Strata de queconstuyas un crcuitologco «que realie a uncion dela puerta NOR utiizando la com- binacén do una puerta OR y de una NOT (Figura 19:71, Rdacta la Ista de materiales necesarios para realizar esta actividad pedctica,dbuja ol esquoma praotco dolos crcui- tos niegrados y comprucbal blade a verdad, Figura 19.71. 19.8, Puerta l6gica NAND mediante combinacion do puerta AND y puerta NOT. Se trata de que constru- yas un circuit l6gico que real lafuncién dela puerta NAND utiizando la combinacién de una puerta AND y de una NOT (Figura 19.72), Redacta la lista de mate- riales necesarios para realizar esta actividad practica, dibuja el esquema practico de os crcuitos integrados y Comprusbe la tabla do la verdad 4 8A 8 Figura 19.72. | Notividarl do pomr Actividades de comp Si en un circuito integrado digital se consigue el «1» l6gico con una tensién de entrada de 5 V y el «O» con. tuna tension de 0 V, dicho circuito trabaja con logica: a) Negativa, by Positiva, ©) Indefinida, . Indica cual de las afirmaciones es correcta respecto a los circuitos digitales frente a los analégicos: 1) Susceptible de sutirintorforoncias de otros sistemas. ) Mayor facidad deintegracién para circuits repetitvos.. ©) La salida puede variar con la temperatura, la tensién de alimentacién, estado de los componentes, et. Pm ec eann cc 19.9. Instrumentacién digital. Consuita ol Apartado 9.6 de la Unidad 9 de este texto que trata sobre el manejo do instrumentacién espectica para ol andlisis y reparacién de cicuitos digitalos. or ce: Hae ~ paca HBHEBEEBE ooo0_00 a Figura 19.73. Inyector y sondla I6gica para el diagndstico ‘de una puerta logica. CConsigue un inyactor l6gico y una sonda légicay com- prueba el funcionamiento de algunas de las puertas: légicas que hemos comprobado de forma préctica en lag actividades anteriores. Para poder hacerlo adecuadamente, no te olvides de alimentar previamente al circuitointegrado corespon- diente con 5 voltios de alimentacién al terminal 14 y de Cconectar el terminal 7 a masa, 19.10. Encuentra las hojas de caracteristicas de los circuitos integrados utiizados en estas actividades pricticas y ‘observa sus caracteristicas mas signifcatvas. En el Material web elaborado para este texto se inclue en las hojas de caracteristieas de los circutos integra “dos 7AHCTOO, 7AHCTO2, 7AHCTOA, TAHICTOS, PALICT32, TAHCTS6, 410.3. Las siglas LSI significan integracion a: 4) Pequeha escala. b) Mediana escala ©) Gran escala, 19.4. E! encapsulado de los circuitos integrados dlgtales para conectar sobre zécalo que empleamos en las act viidades practicas de laboratorio son del tipo: a) DP —b) SOIC. -—«) SOR 19.5. ,Cuél es la familia lbgica que més se tiende a utilizar en la actualidad? a) ATL.) TTL. @) CMOS, Pa 196. 19.7. 198. 199, 19.10. 19.41. 19.12. 19.19. Rete Tercu {Cul es el significado de la caracteristica Vs ge? a) Maxima tensién de entrada admisible para que la puerta interprete un «O» l6gico, b) Minima tensién de entrada admisible para que la puerta interprete unet» l6gico, (¢) Maxima tensién que aparece en la salida para el estado lagico «0», {Cual es el significado de la caracteristica Viyaun? ‘a) Maxima tensién de entrada admisible para que la, puerta interprete un «0» l6gico, b) Minima tonsién de entrada admisible para que la puerta interprete un «1» l6gico. ©} Minima tension que aparece en la sada para et estado logico «1». CCalcula ol nivel de ruido de una puerta légica si en sus hojas de caracteristicas se leen los siguientes datos: Vey = 2°85 Vegi = 1:9 Vinay = O9V5 Voxyagy = 0.6 V 2Qué familia Iégica posee un menor consumo de potencia? a) ATL by TTL. @) CMos. ‘Al numero maximo de puertas que pueden conectarse ala sada de otra puerta de la misma familia légica se le conoce como: @) Capacidad de carga. by) Fan-out ©) Numero tégico. Un retardo grande en la propagacién de la sefial en tuna puerta l6gica nos indica que: ‘@) Puede trabajar a una frecuencia més elevada. bb) Es mas répida, ‘) Puede trabajar a una frecuencia de sefal baja La mayor escala de integracion se consigue con la familia logica: a) RTL. b TL. ©) GMOs, Caloula el valor decimal de los siguientes niimeros: binarios: @) 111111, 101010101, 9 10111, 19.14, Calcula el valor binario de los siguientes niimeros docimales: 9) 1458, b) 924,,. ©) 49.18, Convierte los siguientes nimeros en cédigo binario: a) 246, by 95674, ©) 4856, 4) S765, 1), 1001100100100... 19.16. Comvierte los siguientes nimeros binarios en cédigo octal, hexadecimal y BCD a) 11001010, b) 1010101110. 19.17. Dibuja el simbolo de una puerta OR con cuatro entra- das y escribe su tabla de la verdad. Haz lo mismo para tuna NOR, una AND, uta NAND, una XOR y una XNOR. do cuatro entradas, 19.18. Dibyja el diagrama l6gico con puertas para que se ‘cumpla la siguiente funcién do salida. Realza también ‘su tabla de la verdad. S=ABC+A-BC+A-B-C 19.19. Escribe la funcién de salida y la tabla de la verdad que ‘80 correeponde con ol crcuito l6gico dela Figura 19.74. igura 19.74, 19.20. Esctbe la uncién de salida que se corresponde con et Circuito de la Figura 19.75. ane Figura 19.75. a 10. Figura 19.76. Entradas de alimentacion o masa dependiendo del tipo de puerta. ividades de ampliacion Qué hacer cuando una puerta légica se queda con alguna entrada sin utilizar? Nunca se debe dojarnin- guna entrada de una puerta légica sin conectar, ya {que no se podria predecir el nivel l6gico que alcancen dichas entradas. Las entradas sin conectar son sensi- bles alas interferencias y una carga estatica podria des- establizar el funcionamiento correcto do la puerta, Vee Vex R=1kO R=1kQ Ba 2 4 s 8B s utilizar conectadas a la tensién Esta uitima precaucion es valida también para los Cl de la familia TTL. 2Qué hacemos entonces con los termina lesde entrada de una puerta légica que no necesitamos? 19.2. 19.3. one vaca) La solucién mas acertada os conectar todas las entra- ‘das que no se utlicen ala tensién de alimentacion VCC ‘o masa (GND) dependiendo del tioo de puerta logica: + Para as puertas AND y NAND se conactan las entra- das a VOC a través de una resistencia de 1 kL con ol {in de llevarias al nivel \6gico «1», + Para las puertas OR y NOR se conectan las entradas, ‘a masa para fijarias al nivel Iogioo «0». Enla Figura 19.76 se muestra, como ejemplo, una puerta, do tres entradas en las que solamente se necesttan dos para la ealizacion del circuito logico. Actividades resueltas de sistemas de num: racion. Con ol fin de consoguir una mayor pro- fundizacién en la materia, se han incluido una serie de «Ejercicios de sistemas de numeracién» ppara esta unidad que podrés encontrar resuel- tos dentro del Material web elaborado para este texto, Actividades resuoltas do disofio de circuitos ‘con puertas légicas. Consulta el documento ‘con este mismo nombre que encontraras den- ‘ro dol Material web. Aqui podrés encontrar ‘més ejemplos de como se disefian circuitos ‘con puertas logicas.

También podría gustarte