Documentos de Académico
Documentos de Profesional
Documentos de Cultura
INGENIERO:
JESÚS ALEJANDRO ÁLVAREZ GALEANA
ALUMNO:
ALFONSO CASAS MORALES
MATRICULA:
201703027
PRIMER PARCIAL
ENERO – FEBRERO 2018
GRADO Y GRUPO: 5° “A “
INTRODUCCIÓN
Los dispositivos electrónicos digitales más elementales son las puertas lógicas y
los bloques lógicos, que forman los circuitos lógicos. Un circuito lógico se puede
ver como un conjunto de dispositivos que manipulan de una manera determinada
las señales electrónicas que les llegan (las señales de entrada) y generan como
resultado otro conjunto de señales (las señales de salida).
El objetivo fundamental de este módulo es conocer a fondo los circuitos lógicos
combinacionales, es decir, saber cómo están formados y ser capaces de utilizarlos
con agilidad, hasta el punto de estar totalmente familiarizados con ellos.
Entendemos por circuito un sistema formado por un cierto número de señales de
entrada (cada señal corresponde a un cable), un conjunto de dispositivos
electrónicos que ejecutan operaciones sobre las señales de entrada (las
manipulan electrónicamente) y que generan un cierto número de señales de
salida. Así pues, las señales de salida se pueden ver como funciones de las
señales de entrada y se puede decir que los dispositivos electrónicos computan
estas funciones.
I. Lógica Digital
II. Sistemas Numéricos
62/2 2 X 31 = 62 0 8 X 5 = 40 3
31/2 2 X 15 = 30 1 8X0=0 5
15/2 2 X 7 = 14 1
7/2 2X3=6 1
3/2 2X1=2 1
1/2 2X0=0 1
2) (2015)10 (7DF)16
125 X 16 = 2,000 15 F
7 X 16 = 112 13 D
16 X 0 = 0 7 7
SUMA BINARIA
0+0=0
0+1=1
1+0=1
1+1=0 1 ACARREO
RESTA BINARIA
0-0=0
0-1=1
1-0=0
MULTIPLICACIÓN
0X0=0
0X1=0
1X0=0
1X1=1
DIVISION
TABLAS DE VERDAD
Es una tabla que muestra el valor de verdad de una proposición compuesta, para
cada combinación de verdad que se pueda asignar.
Fue desarrollada por Charles Sanders Pierce por los años 1880, pero el formato
más popular es el que introdujo Ludwig Wittgenstein en su Tractastus lógico
philosophicus, publicado en 1921.
Verdad indeterminada
Verdadero
NOT
OR
AND
DIFERENCIAS ENTREFAMILIA DE INTEGRADOS TTL Y CMOS
Lógica CMOS:
- Disipación de baja potencia: La disipación de potencia depende de la
potencia de la fuente de poder, su frecuencia, carga en la salida y el tiempo
de arranque a 1 MHz y a 50 pf de carga la disipación de potencia es
típicamente 10 nw por compuerta
Lógica TTL:
- 10nw de disipación de potencia por compuerta
- Retrasos de propagación son de 10 ns al tratar con 15pf/400 Ω de carga
MINTÉRMINOS
Suma de productos
Los 1 son variables sin completar (x)
Los 0 son variables complementados (x)
S ( x, y, z) =
X Y Z S
0 0 0 0
0 0 1 0
0 1 0 1
0 1 1 0
1 0 0 1
1 0 1 0
1 1 0 0
1 1 1 1
MAXITERMINOS
Producto de sumas
Los 1 son variables complementados (x)
Los 0 son variables sin complementar (x)
X Y Z S
0 0 0 0
0 0 1 0
0 1 0 1
0 1 1 0
1 0 0 1
1 0 1 0
1 1 0 0
1 1 1 1
EJERCICIO 1
a b s ab = ab + ab + ab
0 0 0
0 1 1
1 0 1
1 1 1
EJERCICIO 2
abc = abc + abc + abc + abc
a b c s
0 0 0 1
0 0 1 0
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 0
1 1 1 1
EJERCICIO 3 abc = abc + abc + abc + abc + abc
a b c s
0 0 0 1
0 0 1 1
0 1 0 0
0 1 1 0
1 0 0 1
1 0 1 1
1 1 0 0
1 1 1 1
EJERCICIO 4
S T A VR AV GD LA VR= STA
0 0 0 0 0 1 0 AV=ST + ST
0 0 1 0 0 0 0
GD= AT + TA
0 1 0 0 1 1 0
0 1 1 0 1 0 0 LA = STA + STA
1 0 0 0 0 1 1
1 0 1 1 0 0 0
1 1 0 0 1 1 1
1 1 1 0 1 0 0
27- Se desea diseñar el circuito de control de una planta de montaje encargada de dar
la señal de aviso de evacuación. El sistema dispone de 3 sensores.
A (sensor de encendido)
B (sensor de humedad)
C (sensor de presión)
Los materiales con los que se trabajan son inflamables y solo toleran unos niveles
mínimos de presión y humedad de forma conjunta. Estos niveles se encuentran
programados en los sensores correspondientes. El circuito a diseñar debe activar uan
señal de alarma cuando exista riesgo para los operarios de la planta. Obtén la tabla de
verdad y la función lógica correspondiente.
A B C S
0 0 0 0
0 0 1 1
0 1 0 0
0 1 1 1 ABC
1 0 0 0
1 0 1 1
1 1 0 0
1 1 1 1 ABC
MAPAS
DE
KARNAUGH
El primer procedimiento es el dibujo del mapa de karnaugh para el número de variables con las
que se está trabajando.
MAPA DE 2 VARIABLES: A y B
En este caso las 2 variables generan 4 casillas con equivalente numérica decimales 0,2,1 y 3.
Ténganse en cuenta que al colocar estos equivalentes decimales se considera que las variables se
ordenan de la forma AB siendo A las más significativa, y B la menos significativa, por eso, el valor
de A= 1 y B=0 da lugar al decimal 2. El procedimiento para obtener la función algebraica es
exactamente igual, aunque evidentemente, más sencillo de aplicar.
MAPA DE 3 VARIABLES
Se realizan sobre un mapa como el que se muestra en la siguiente figura para las
variables A, B y C:
Se agrupan las variables AB para identificar las dos filas podría haberte hecho al
revés en un formato con dos columnas asignado a 1 variable y 4 filas.
Simplemente es necesario ser coherente en la aplicación del método a la hora de
extraer la función algebraica, el procedimiento es el mismo aunque de aplicación
mas sencilla que para el caso de 4 variables.
MAPA DE 4 VARIABLES
Sea f una función de 4 variables: F(A,B,C,D)
Para elaborar el mapa de Karnaugh tendremos 2 4 = 16 combinaciones siguiendo
el mismo que para función de 3 variables, note el orden en que se colocan las 4
variables A,B,C y más significativo a menos significativo.
También como antes para las columnas AB, las filas CD siguen el orden 00, 01,
11, 00 para que haya adyacencia lógica.
ALGEBRA DE BOOLE
• Postulado 1
a+1=1
• Postulado 2
a+0=a
• Postulado 3
a·l=a
• Postulado 4
a·0=0
• Postulado 5
a+a=a
• Postulado 6
a·a=a
• Postulado 7
• Postulado 8
• Postulado 9
Si una variable es negada dos veces, ésta no varía. Este postulado es válido para
cualquier número par de inversiones:
Teoremas
a) a + a · b = a
Demostración:
a+a·b=a·(1+b)=a·1=a
b) a · ( a + b) = a
Demostración:
a · (a + b) = a · a + a · b = a + a · b = a
• Teorema 2.
Merecen especial mención las leyes de De Morgan por su gran utilidad en los
procesos de simplificación. La comprobación de estos teoremas la podrá realizar
el (la) lector (a) construyendo la tabla de la verdad:
EJERCICIO 32
Se quiere diseñar un sistema de riego automático de un invernadero. El sistema
está formado por tres sensores:
➢ AV : Mecanismo que abre ventanas para que entre aire fresco. Cuando se pone
a 1 se abren las ventanas, cuando se pone a 0 se cierran las ventanas.
1 0 0 0 0 1 1
1 0 1 1 0 0 0
1 1 0 0 1 1 1
1 1 1 0 1 0 0
EJERCICIO 33
Obtener las tablas de verdad e implementar los circuitos con puertas lógicas para
las salidas M y V para el control electrónico de un sistema de llenado automático
de bidones de aceite cuyo funcionamiento es el siguiente:
➢ Durante el llenado del bidón, la cinta transportadora permanece parada. Para echar
aceite en el bidón, el sistema tiene que activar (abrir) la válvula de llenado V. El sensor de
peso X se activa cuando el peso del bidón indica que ya está lleno, con lo cual se tiene que
desactivar (cerrar) la válvula V para dejar de echar aceite.
➢ Una vez lleno el bidón, la cinta se pone en marcha de nuevo y el bidón sigue hacia
adelante hasta que lo recoge una máquina-pulpo que lo deposita en un camión.
➢ El operario que dirige la máquina-pulpo dispone de un pedal de parada (P) que al ser
pisado detiene la cinta transportadora, de forma que en el momento de agarrar un bidón
éste no se esté moviendo.
➢ Al final de la cinta transportadora está el sensor de posición B que tiene que detener la
cinta en caso de que un bidón llegue al final sin ser recogido por la máquina-pulpo (es un
elemento de seguridad para evitar que se caigan los bidones al llegar al final de la cinta).
Las entradas del sistema son:
➢ encima.